图像显示设备和图像显示面板的制作方法

文档序号:2640713阅读:197来源:国知局
专利名称:图像显示设备和图像显示面板的制作方法
技术领域
本发明涉及一种图像显示设备和一种图像显示面板,其中所谓的点时序时钟驱动系统被应用到一个驱动电路。
背景技术
图1和图2是其中应用了点时序时钟驱动系统的图像显示面板的结构实例的方框图。
如图1和图2所示,图像显示面板1A和IB包含用像素排列成矩阵的像素部分2、垂直驱动电路(V.DRV)3、水平驱动电路(H.DRV)4、和预充电电路(P.CHG)5,作为连接到像素部分2的各种电路。
像素部分2使用例如液晶元件作为图像的显示单元(像素)。每个液晶元件具有一个液晶单元和一个薄膜晶体管(TFT),其中该薄膜晶体管在显示时被导通以便提供视频信号SP到液晶单元的一个电极(像素电极)。虽然没有特别地显示,但是在每一行(一个显示行)上的TFT的栅极连接到一条选通线(gateline),并且在每一列上的TFT的源极和漏极中的任何一个连接到一条数据线。垂直驱动电路(V.DRV)3在显示一个图像时扫描(每个预定时间顺序地驱动)选通线,并且水平驱动电路(H.DRV)4在选通线的驱动时间(水平扫描周期)点时序地提供一显示行的量的显示数据到数据线(水平扫描)。通过组合水平扫描和垂直扫描,在像素部分2上显示一个屏幕的图像。
在点时序时钟驱动系统中,水平驱动由一个水平时钟控制。
在如图1所示的结构实例中,面板内部的时钟生成部分6根据从外面输入的、相位彼此相反的水平时钟HCK和HCKX,生成具有较小占空率的脉冲宽度并且相位彼此相反的水平时钟(在下文中,称为驱动时钟)DCK1和DCK2和它们的反向驱动时钟DCK1X和DCK2X。当水平驱动电路(H.DRV)4从外部或者时钟生成部分6接收了一个水平起动脉冲(HST未显示)时,它通过由输入的相位彼此相反的水平时钟HCK和HCKX驱动的内置移位寄存器移位水平起动脉冲(HST),根据被移位了的脉冲提取驱动时钟DCK1和DCK2,并且生成一个用于驱动数据采样开关(HSW)的驱动脉冲。虽然未特别地说明,但是数据采样开关(HSW)被提供给水平驱动电路(H.DRV)4的输出级或者像素部分2的视频信号输入部分,并且通过水平驱动脉冲点时序地采样输入视频信号。注意到,在图1中,依据需要提供一个时钟缓冲电路7。在这种情况下,时钟缓冲电路7通过使用水平时钟HCKX调整水平时钟HCK,通过使用驱动时钟DCK1X调整驱动时钟DCK1,通过使用驱动时钟DCK2X调整驱动时钟DCK2,并且输出调整了的驱动时钟DCK1和DCK2。此外,时钟缓冲电路7把各个时钟的电压电平转换为适于面板驱动的电压。
另一方面,在如图2所示的结构实例中,水平时钟HCK和它的反向时钟HCKX、用于驱动水平驱动电路(H.DRV)4的驱动时钟DCK1和DCK2、和它们的反向驱动时钟DCK1X和DCK2X全都是从面板的外部提供的。
注意到,用于驱动垂直驱动电路(V.DRV)3的起动脉冲和时钟在图2中被省略了。此外,在这种情况下,依据需要提供了具有与图1中相同功能的时钟缓冲电路7。
包括在面板中的多种电路中的有源元件由在与像素部分2相同的衬底上形成的大量TFT组成。与体晶体管(bulk transistor)相比TFT具有更大的特性变化,并且该特性容易通过老化及其它热处理而被改变。当TFT的特性改变时,特别地,数据采样开关的采样时序就被偏离。采样时序的偏差导致了被称作“重影”的现象,即通过从正确的图像位置偏离某些点而生成的不合乎需要的图像与正确的图像在显示屏幕上重叠。
为了防止重影,已知一种采样操作的时序调整技术,其通过检测由于晶体管的特性改变而导致的采样脉冲的偏差、并且把它反馈给水平时钟的时序生成。
图9是在水平驱动电路4内部提供的一个检测电路的结构实例的视图。
当前实例的检测电路100涉及这样一个事实用于实际上向像素发送一个视频信号的数据采样开关HSW由高速CMOS传输门(transfer gate)组成。即,在水平驱动电路4中,检测电路100包含在接近于用于向像素发送一个视频信号的数据采样开关HSW的位置处提供的CMOS传输门101,并且传输门101由将一次形成的、具有和组成数据采样开关HSW的CMOS传输门相同尺寸的TFT组或。
CMOS传输门101包含PMOS晶体管101P和NMOS晶体管101N,其中源极彼此连接并且漏极彼此连接。相互连接的一端在此是接地的,而它在数据采样开关HSW中连接到视频信号SP的电源线。
根据将要输入的驱动时钟DCK1(或者DCK2),用于生成一对相位彼此相反的水平驱动脉冲DP和DPx的电路102连接到两个晶体管101P和101N的栅极。
互相连接的另一端经由配线(wiring)放到面板的外部,并且连接到所谓的反馈IC 110的输入端。在配线当中的一个节点经由上拉电阻111连接到电源电压Vdd的电源线。
在要施加水平驱动脉冲DP和DPx的情况下,当CMOS传输门101导通时,输出端的电势从由电源电压Vdd上拉的状态变换为地电势GND。当完成了脉冲的施加时,CMOS传输门101断开,所以配线的电势依据由配线的电阻RL和电容CR确定的时间常数增加。
反馈IC 110检测到电势从高电平变化到低电平,并且根据电势改变量检测到水平驱动脉冲的相位偏差。更具体地说,当没有相位偏差时,CMOS传输门101的输出端转变为最大(或者接近于最大的常量值),而在有相位偏差时,电势改变量随偏差量而变小。反馈IC 110根据电势改变量估计相位的偏差量,调整生成水平时钟HCK和HCKX的脉冲的时序以便不引起相位偏差,并且对其进行空制以便再次把它发送回图像显示面板。
然而,有这样一种情况,其中特别地检测信号的低电平没有由于TFT的特性变坏而被完全降低到地电势GND。在这种情况下,在低电平的电势依据TFT的特性如何下降而改变,并且不会变为恒定。反馈IC 110基本上通过使用电源电压Vdd和地电势GND(或者接近于其的恒定值)的电位差作为参考来估计相位的偏差量,但是在这种情况下,该参考上下波动。因此,反馈控制的准确度下降,并且时钟的时序被调整为一个错误的值。
由于图像显示面板的水平像素数目增加,并且采样脉冲的周期变得更短,所以反馈控制的准确度下降就变得显著了。
此外,当由于特性下降而导致TFT的非正常泄漏(off-leakage)增加时,在断开的状态下电流从电源电压Vdd经由CMOS传输门101流到地电势,因此,在图像显示设备或者图像显示面板中的功率损耗增加了。

发明内容
本发明的一个目的是提供一种用于改善调整视频信号的采样时序的准确度、并且防止恒定的无用功率损耗的图像显示设备和图像显示面板。
依据本发明,提供了一种图像显示设备,具有一个像素排列成矩阵的像素部分、和一个驱动电路,该驱动电路包含一个连接到由在像素部分的每一列中的像素共享的每一条数据线、用于采样一个视频信号并且连续地输出到数据线的开关电路,该图像显示设备包含一个时序检测电路,用于生成一个时序检测信号,每当开关电路发送视频信号时该时序检测信号从第一电平改变到第二电平;以及一个时序调整电路,用于根据时序检测信号调整开关电路的操作时序;其中时序检测电路在时序检测信号的输出端包含一个用于与开关电路的视频信号发送操作同步地在第一电平侧闭合电流通路的装置,和一个用于与开关电路的视频信号发送操作同步地在第二电平侧断开电流通路的装置。
依据本发明,提供了一种图像显示面板,具有一个像素排列成矩阵的像素部分、和一个驱动电路,该驱动电路包含一个连接到由在像素部分的每一列中的像素共享的每一条数据线、用于采样一个视频信号并且连续地输出到数据线的开关电路,该图像显示面板包含一个时序检测电路,用于生成一个将被输出到面板的外部的时序检测信号,每当开关电路发送视频信号时,该时序检测信号从第一电平改变到第二电平;并且该时序检测电路在时序检测信号的输出端包含一个用于与开关电路的视频信号发送操作同步地在第一电平侧闭合电流通路的装置,和一个用于与开关电路的视频信号发送操作同步地在第二电平侧断开电流通路的装置。
在具有以上结构的图像显示设备和图像显示面板中,在图像显示操作期间,执行其中由驱动电路采样视频信号并且将其发送到数据线的水平扫描。在这时,每当在驱动电路内部提供的开关电路发送一个视频信号到数据线时,从时序电路输出的时序检测信号从第一电平变为第二电平。该时序检测电路具有一个用于与开关电路的视频信号发送操作同步地在第一电平侧闭合电流通路的装置,和一个用于与开关电路的视频信号发送操作同步地在第二电平侧断开电流通路的装置。因此,电势迅速从第一电平变为第二电平。当这些装置由晶体管组成时,它受到特性下降的影响,但是由于提供了两个装置,所以电势改变的驱动性能显著地改善了。因此,即使当晶体管的特性等下降时,在电势改变之后的电势也会在短时间内变为第二电平或者极其接近于第二电平的电平。


通过结合附图给出的最佳实施例的下列描述,本发明的这些及其它目的和特征将变得更加清楚,其中图1是依据本发明一个实施例、其中包含一个点时序时钟驱动系统的图像显示面板的第一结构实例的方框图;图2是依据本发明一个实施例、其中包含一个点时序时钟驱动系统的图像显示面板的第二结构实例的方框图;图3是液晶面板的详细结构的电路图;图4A到图4K是在水平驱动液晶面板时的相应信号的波形的时序图;图5是电流镜开关的第一结构实例的电路图;图6是电流镜开关的第二结构实例的电路图;图7A到图7C是输入到电流镜开关的驱动脉冲和反馈输出的波形的时序图;图8是其中出现相位偏差的反馈输出的波形视图;以及图9是在相关技术的水平驱动电路内部提供的一个检测电路的结构实例的电路图。
具体实施例方式
以下,将结合附图通过采用液晶显示器(LCD)作为例子说明本发明中的实施例。整个液晶显示面板具有与如图1和图2中所示相同的结构。
图3是其中应用了点时序时钟驱动系统的液晶面板1的结构实例的电路图。图4A到图4K是各个信号的波形的时序图。注意到,图3对应于图1,并且显示了在内部生成一个时钟的情况。
例如,在XGA说明书中,像素部分2具有1024×768个像素21以矩阵排列的结构。每一个像素21具有一个开关TFT 22、一个保持电容器Cs和一个液晶单元(未显示)。保持电容器Cs是在连接到TFT 22的源极和漏极中的一个的像素电极以及公共电势VCOM的电源线之间形成的。TFT 22的源极和漏极中的另一个连接到相应的一条数据线DL。像素21起到光调制设备的作用,它依据经由TFT22提供并且保存在像素电极中的大量电荷改变光的透射率。
沿水平方向按偶数、例如6或者12重复像素21,并且由此组成将一次显示的一个图像单位(在下文中,简单地称为一个“区段(section)”)。图3显示了一个奇数区段,即(2N-1)(N为自然数)和一个偶数区段,即2N。
水平驱动电路4由提供给每个区段的、被称作扫描仪的单元组成。在奇数(2N-1)区段中的扫描仪包含一个由从面板外部提供的水平时钟HCK和HCKX驱动的移位寄存器单元(S/R)40o、一个脉冲提取开关41o、一个相位调整电路(PAC)42o和一个数据采样开关HSW。类似地,在偶数(2N)区段中的扫描仪包含一个移位寄存器单元(S/R)40e、一个脉冲提取开关41e、一个相位调整电路(PAC)42e和一个数据采样开关HSW。
当在图中显示的奇数(2N-1)区段是第一个区段时,水平起动脉冲HST被输入到在第一个区段的扫描仪中的移位寄存器单元40o。此外,扫描仪中的移位寄存器单元40o和40e连续地连接在区段之间,因此一个移位寄存器作为一个整体被构成。
每个移位寄存器单元40o(或者40e)在如图4B到图4H所示水平时钟HCK和HCKX上升的时序向脉冲提取开关41o(或者41e)的控制终端输出一个正被传送的、与起动脉冲HST具有相同脉冲宽度的脉冲。所提取的脉冲在下面将被称作时钟采样脉冲。如图4F到图4H所示,时钟采样脉冲CP1、CP2、CP3、……、变为从水平时钟HCK起连续地延迟一个脉冲的一组脉冲。
在奇数(2N-1)区段中,脉冲提取开关41o连接在驱动时钟DCK2的电源线和相位调整电路42o之间。因此,在奇数区段中的脉冲提取开关41o在每个导通的期间仅仅从出现在驱动时钟DCK2的电源线上的脉冲DP奇(DP1、DP3、……)中提取一个,并且发送到相位调整电路42o。
类似地,在偶数(2N)区段中,脉冲提取开关41e连接在驱动时钟DCK1的电源线和相位调整电路42e之间。因此,在偶数区段中的脉冲提取开关41e在每个导通的期间仅仅从出现在驱动时钟DCK1的电源线上的脉冲DP偶(DP2、DP4、……)中提取一个,并且发送到相位调整电路42e。
这样提取的驱动时钟中的脉冲被称作驱动脉冲。图4I到图4K显示了驱动脉冲DP1、DP2和DP3。
驱动时钟DCK1和DCK2由时钟生成部分(CK.GEN)6生成为具有与水平时钟HCK和HCKX相同的周期、和比它们更小的占空率的时钟。因此,通过提取驱动时钟DCK1和DCK2生成的驱动脉冲DP1、DP2、DP3、……变为点时序采样脉冲,该点时序采样脉冲使得间隔符合在相邻脉冲之间的上述占空率的差值。
采样脉冲在相位调整电路42o或者42e中被调整为相位彼此相反、并且具有相同半周期相位差的一对驱动脉冲DP和DPx,并且被连续地施加到数据采样开关HSW。因此,视频信号SP被提供给用于在一个显示行中的、其中选择了选通线GL的、每M个像素的数据线,并且执行图像显示的高速水平驱动。
通过连续地重复将被选择的选通线的水平驱动,显示了一个屏幕(一个场)。
在本实施例中,如图3所示,在扫描仪的相邻位置处形成一个用于采样时序检测的、被称作伪(dummy)扫描仪的扫描仪50。在该例子中,当如图3所示的奇数(2N-1)区段是第一个区段时,例如,在第一区段的扫描仪的扫描开始端(在图3的左边)提供伪扫描仪50。
时序检测扫描仪50具有与用于每条数据线的扫描仪相同的结构,包含一个移位寄存器单元40d、一个脉冲提取开关41d和一个相位调整电路42d,并且具有与在第一个区段中的扫描仪近似相同的连接关系。这是为了使时序检测扫描仪50以和在第一个区段中的扫描仪相同的方式操作。注意到,在移位寄存器单元40d和移位寄存器单元40o之间是隔开的,以便不影响移位寄存器操作。
在本实施例中,在时序检测扫描仪50中形成电流镜形状的开关电路(CM.SW以下简称为电流镜开关)51而不是数据采样开关(HSW)。电流镜开关51形成了本发明中的“时序检测电路”的一个实施例。
向电流镜开关51提供电源电压Vdd和地电势GVD,并且它的输出输入到反馈IC 110。反馈IC 110形成了本发明中的一个“时序调整电路”。注意到,不同于在图9中的情况,在本实施例中反馈通路没有被电阻上拉。
图5和图6是电流镜开关51的结构实例的电路图。
如图5所示的电流镜开关51A包含两个NMOS晶体管N1和N2、以及三个PMOS晶体管P1、P2和P3。它们全部由TFT构成。
晶体管N1组成CMOS传输门TG,并且传输门TG和晶体管P2串联连接在地电势GND和电源电压Vdd之间。此外,晶体管N2和P3也串联连接在地电势GND和电源电压Vdd之间。晶体管P2和P3的栅极彼此连接,并且该连接的中点连接到晶体管P2的漏极,由此形成电流镜电路。
向传输门TG的NMOS晶体管N1的栅极施加驱动脉冲DP,并且向PMOS晶体管P1施加具有相位相反的反向驱动脉冲DPx。反向驱动脉冲DPx还被施加到另一个NMOS晶体管N2的栅极。从晶体管N2和P3的连接的中点提取反馈输出Vfb作为时序检测信号。
在如图6所示的电流镜开关51B中,提供了由输入到栅极的驱动脉冲DP控制的NMOS晶体管N1,而不是传输门TG。其他结构与如图1所示的第一结构相同。
图7A到图7C显示了输入到电流镜开关的驱动脉冲DP和DPx以及反馈输出Vfb的波形。
在其中没有施加驱动脉冲DP的初始状态,由于反向驱动脉冲DPx处于高电平,所以在输出端的晶体管N2导通,并且反馈Vfb的电势变为地电势GND。
在时间t1处,当驱动脉冲DP从低电平变为高电平、并且反向驱动脉冲DPx从高电平变为低电平时,在输入端的晶体管N1(以及P1)导通,并且电流I流向那里。具有与电流I近似相同的值的镜像电流IM流到输出端,并且反馈输出Vfb的电势升高。然而,由于在t1时在输出端的晶体管N2从导通变为断开,所以在到达预定的高电平值Vh的点处反馈输出Vfb的电势停止上升。
在时间t2处,当驱动脉冲DP从高电平变为低电平、并且反向驱动脉冲DPx从低电平变为高电平时,在输入端的晶体管N1(以及P1)断开,并且在输出端的晶体管N2导通。在这时,由于组成电流镜部分的PMOS晶体管P3断开,所以电源电压Vdd的供给通路被切断。因此,在从时间t2到时间t3的短时间内,反馈输出Vfb的电势迅速降到地电势GND。在此,PMOS晶体管P3形成了本发明中的“用于在第一电平侧闭合电流通路的装置”的一个实施例,并且NMOS晶体管形成了本发明中的“用于在第二电平侧断开电流通路的装置”的一个实施例。
每次施加驱动脉冲DP时,电流镜开关51重复该操作。
例如,在时钟生成部分6中,通过使输入的水平时钟HCK和HCKX通过多级的反相器及其它选通电路而生成上述驱动时钟DCK1和DCK2。因此,当TFT的特性下降时,获得的驱动时钟DCK1和DCK2的相位有时候会有偏差。
反馈IC 110把从电流镜开关51输出的反馈输出Vfb接收作为输入,并且根据反馈输出Vfb检测驱动时钟DCK1和DCK2的相位偏差量。当在驱动时钟DCK1和DCK2中出现相位偏差时,在基于它们生成的驱动脉冲DP和DPx也出现了相位偏差。因此,电流镜开关51的输出Vfb的相位也有偏差。所以,根据电流镜开关51的输出Vfb的相位偏差量,能够检测到驱动时钟DCK1和DCK2的相位偏差量。
图8是具有相位偏差的反馈输出的波形图。
在图8中所示的虚线表示没有相位偏差的情况,而且反馈IC 110被假定为检测接近最大值的振幅Vh。当在这时出现相位偏差时,正被检测的反馈输出的振幅从Vh降低为Vh′,并且检测到电压差ΔV。能够根据电压差ΔV获得相位偏差量,以使反馈IC 110把水平时钟HCK和HCKX的相位全部调整为原始值,以便校正电压差ΔV。
在本实施例中,即使当TFT的特生下降时,相位调整的准确度也会得到改善,原因在于用于确定振幅Vh和Vh′的低电平V1是固定的。
此外,在TFT特性下降并且采样开关的输出的低电平没有完全被降到0V的情况下,甚至在面板被关闭的状态下也经常有电流流过,这就是在图9的相关技术的结构中无用功率损耗的原因。另一方面,在本实施例中,因为晶体管P3被断开了,所以没有无用的功率损耗。注意到,当TFT特性的下降急剧时,有时候晶体管P3不能被完全地断开,但是即使在那种情况下,由于晶体管P3和N2的相互作用,与相关技术中相比,也能够使无用的功率损耗非常小。
在此,反馈输出Vfb的振幅本身能够通过改变电流镜部分中的PMOS晶体管P2和P3的大小而被调整。
此外,反馈输出波形的下降时间(t3-t2)能够通过改变在输出端的NMOS晶体管N2的大小而被调整。
此外,在如图5所示具有CMOS传输门TG的情况下,反馈输出Vfb的上升时间能够通过改变在输入端的PMOS晶体管P1和NMOS晶体管N1的大小而得以改变。另一方面,在如图6所示的只有NMOS晶体管N1处于上输入端的结构中,只有反馈输出Vfb的下降时间能够通过改变在输出端的晶体管N2的大小而得以调整。
在本实施例中,由于没有必要象在相关技术中那样从面板外部上拉,所以能够简化外部电路的结构。因此,在设计时,电路结构变得简单并且布局变得容易了。
依据本发明中的图像显示设备和图像显示面板,可以提高调整视频信号的采样时序的准确度和防止恒定的无用功率损耗。
以上说明的实施例是为了更容易理解本发明,而不是限制本发明。因此,在上述实施例中公开的相应单元包含在属于本发明的技术领域的设计和等效中的所有修改。
权利要求
1.一种图像显示设备,具有一个像素排列成矩阵的像素部分、和一个驱动电路,该驱动电路包含一个连接到由在所述像素部分的每一列中的像素共享的每一条数据线、用于采样一个视频信号并且连续地输出到数据线的开关电路,该图像显示设备包含一个时序检测电路,用于生成一个时序检测信号,每当所述开关电路发送所述视频信号时,该时序检测信号从第一电平改变到第二电平;以及一个时序调整电路,用于根据所述时序检测信号,调整所述开关电路的操作时序;其中所述时序检测电路在所述时序检测信号的输出端包含一个用于与所述开关电路的视频信号发送操作同步地在所述第一电平侧闭合电流通路的装置,和一个用于与所述开关电路的视频信号发送操作同步地在所述第二电平侧断开电流通路的装置。
2.如权利要求1所述的图像显示设备,其中所述时序检测电路具有一个电流镜类型的电路结构;以及用于在所述第一电平侧闭合电流通路的所述装置包含在一个电流镜电路中的P沟道类型晶体管,其中该P沟道类型晶体管以与用于在所述第二电平侧断开电流通路的所述装置的P沟道类型晶体管相反相位进行操作。
3.如权利要求1所述的图像显示设备,其特征在于所述开关电路包含由两个具有相反相位的驱动脉冲驱动的相反导电类型的两个晶体管,并且它们的源极彼此连接,而且它们的漏极彼此连接;以及所述时序检测电路由具有相反相位的两个驱动脉冲驱动,其中这两个驱动脉冲由与用于驱动所述开关电路的所述驱动脉冲的电路结构相同的电路结构生成。
4.一种图像显示面板,具有一个像素排列成矩阵的像素部分、和一个驱动电路,该驱动电路包含一个连接到由在所述像素部分的每一列中的像素共享的每一条数据线、用于采样一个视频信号并且连续地输出到数据线的开关电路,该图像显示面板包含一个时序检测电路,用于生成一个将被输出到面板外部的时序检测信号,每当所述开关电路发送所述视频信号时,该时序检测信号从第一电平改变到第二电平;以及其中所述时序检测电路在所述时序检测信号的输出端包含一个用于与所述开关电路的视频信号发送操作同步地在所述第一电平侧闭合电流通路的装置,和一个用于与所述开关电路的视频信号发送操作同步地在所述第二电平侧断开电流通路的装置。
5.如权利要求4所述的图像显示面板,其特征在于所述时序检测电路具有一个电流镜类型的电路结构;以及用于在所述第一电平侧闭合电流通路的所述装置包含在一个电流镜电路中的P沟道类型晶体管,其中该P沟道类型晶体管以与用于在所述第二电平侧断开电流通路的所述装置的P沟道类型晶体管相反相位进行操作。
6.如权利要求4所述的图像显示面板,其特征在于所述开关电路包含由两个具有相反相位的驱动脉冲驱动的相反导电类型的两个晶体管,并且它们的源极彼此连接,而且它们的漏极彼此连接;以及所述时序检测电路由具有相反相位的两个驱动脉冲驱动,其中这两个驱动脉冲由与用于驱动所述开关电路的所述驱动脉冲的电路结构相同的电路结构生成。
全文摘要
一种图像显示设备和一种图像显示面板,具有调整视频信号的采样时序的高准确度,并且能够防止恒定的无用功率损耗,包含一个时序检测电路,用于生成一个时序检测信号,每当开关电路发送视频信号时,该时序检测信号从第一电平改变为第二电平其中该开关电路连接到由在每一列中的像素共享的每条数据线,并且该时序检测电路在时序检测信号的输出端包含一个用于与开关电路的视频信号发送操作同步地在第一电平侧闭合电流通路的装置(例如,PMOS),和一个用于与开关电路的视频信号发送操作同步地在第二电平侧断开电流通路的装置(例如NMOS)。
文档编号G09G5/18GK1540616SQ20041000
公开日2004年10月27日 申请日期2004年1月21日 优先权日2003年1月27日
发明者原野环 申请人:索尼株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1