等离子显示装置及其驱动方法

文档序号:2610969阅读:184来源:国知局
专利名称:等离子显示装置及其驱动方法
技术领域
本发明涉及一种等离子显示板,更具体地说,涉及一种等离子显示装置及其驱动方法,其控制在寻址期间施加到寻址电极的数据脉冲的上升和下降时间(持续时间),从而降低噪声产生、稳定寻址放电、并防止驱动电路电气损坏。
背景技术
通常,等离子显示板包括形成在前基板和后基板之间的障栅肋。障栅肋与前后基板一起形成单元。每个单元填充有基本放电气体如氖(Ne)、氦(He)或包括Ne和He的混合气体。此外,每个单元包含具有少量氙的惰性气体。如果该惰性气体使用高压放电,则产生真空紫外线。该紫外线激励形成在障栅肋之间的发光的磷光体,显示图像。等离子显示板可以制成很薄,并因此已经成为令人注目的下一代显示设备。
图1是现有技术中等离子显示板的结构的透视图。在图1中,现有技术等离子显示板包括前基板100,在其中,由多对扫描电极102和维持电极103形成的多对显示电极排列在前玻璃101上,前玻璃101用作在其上显示图像的显示表面。等离子显示板还包括后基板110,在其中,与多个显示电极交叉的多个寻址电极113排列在形成后表面的后玻璃111上。前基板100和后基板110彼此平行,其间具有预定的距离。
前基板100包括多对扫描电极102和维持电极103以执行对其它电极的相互放电,并维持一个放电单元中的发射。扫描电极102和维持电极103都具有一个透明ITO材料制成的透明电极“a”和金属材料制成的母线电极“b”,并且扫描和维持电极102、103成对形成。扫描电极102和维持电极103覆盖有一层电介质层104以限制放电电流并提供电极对之间的绝缘。在电介质层104上形成一个保护层105,在保护层105上沉积氧化镁(MgO)以利于放电状态。
在后基板110上,条纹形或井形的障栅肋112形成多个放电空间,即放电单元,障栅肋112以平行的方式排列。此外,平行于障栅肋112放置多个寻址电极113,寻址电极113执行寻址放电以产生真空紫外线。在后基板110的顶面上涂覆红(R)、绿(G)和蓝(B)磷光体114,磷光体114基于寻址放电发出可见光用于显示图像。在寻址电极113和磷光体114之间形成保护寻址电极113的低电介质层115。
现在参考图2描述使用现有技术等离子显示板实现图像灰度级的方法。如图2所示,在现有技术等离子显示板中,为了表现图像灰度级,一个帧周期被分成多个子帧,每个子帧具有不同数值的发射。每个子帧被细分成用于初始化所有单元的复位周期、用于选择放电单元的寻址周期、以及用于根据放电数值执行灰度级的维持周期。例如,如果希望以256灰度级显示图像,如图2所示,对应于1/60秒的帧周期(16.67ms)被分成8个子帧SF1-SF8。如上所述,8个子帧SF1-SF8的每个被分成复位、寻址和维持周期。
对每个子帧来说,各个子帧的复位周期和寻址周期是相同的。由于寻址电极113和扫描电极102的透明电极“a”之间的电压差,产生用于选择要放电的单元的寻址放电。在每一个子帧中维持周期增加2n(这里n=0,1,2,3,4,5,6,7)的比率。因为在每个子帧中维持周期都改变,通过调节每个子帧的维持周期,即,通过调节维持放电的数值,表现图像的灰度级。下面将参考图3描述在驱动现有技术等离子显示板的方法中的驱动波形。
参考图3,以下述方式驱动等离子显示板每个每个子帧(sub-field)被分成用于初始化所有单元的复位周期、用于选择要放电的单元的寻址周期、用于维持选择的单元放电的维持周期,以及用于擦除放电的单元内的壁电荷(wall charge)的擦除周期。
复位周期被分成上行周期(set-up period)和下行周期(set-downperiod)。在的复位周期的上行周期内,上行斜坡被同时施加到所有扫描电极102。由于上行斜坡,在整个屏幕的放电单元内产生微弱的无光放电。上行放电使正极性壁电荷累积在寻址电极113和维持电极103上,并且使负极性壁电荷累积在扫描电极102上。
在复位周期的下行周期内,下行斜坡波形被施加到所有的扫描电极102。下行斜坡是这样的波形扫描电极102上的电压从低于上行波形的峰值电压的正电压下降到低于地电平电压GND的电压。施加到扫描电极102的下行斜坡波形使得在这些单元内产生微弱的擦除放电。结果,形成在扫描电极102上的过量的壁电荷被充分地擦除。下行放电还使壁电荷均匀地保持在这些单元内,其均匀程度使得能够产生稳定的寻址放电。
在每个子帧寻址其间,当负扫描脉冲连续地施加到扫描电极102时,与负扫描脉冲同步的正数据脉冲被施加到寻址电极113。随着扫描脉冲和数据脉冲以及在复位周期中产生的壁电压之间的电压差增加,在被施加数据脉冲的放电单元内产生寻址放电。此外,当施加维持电压Vs时,在寻址放电选择的单元内形成达到能够产生放电的程度的壁电荷。正极性电压Vz被施加到维持电极103,从而通过减小在寻址其间与扫描电极102的电压差,扫描电极102不产生错误放电。
在维持周期,维持脉冲Sus交替地施加到扫描电极102和维持电极103。在寻址放电选择的单元内,随着这些单元内的壁电压和维持脉冲增加,只要每一个维持脉冲被施加,就在扫描电极102和维持电极103之间产生维持放电,即,显示放电。
在擦除周期,完成维持放电之后,具有窄脉冲宽度和低电压电平的擦除斜坡波形Ramp-ers被施加到维持电极103,从而使保持在这个屏幕的这些单元内的壁电荷被擦除。
在现有技术的驱动波形中,下面将参考图4描述在寻址周期施加到寻址电极113的数据脉冲的施加时间点。如图4所示,在寻址周期施加的数据脉冲倾斜上升并且倾斜下降。该现有技术数据脉冲具有相对短的电压上升时间或持续时间(tup)和电压下降时间或持续时间(tdown)。例如,现有技术数据脉冲的tup时间和tdown时间可以接近20ns。
此外,现有技术数据脉冲对所有寻址电极都相同。将参考图5描述这种情况,这是解释现有技术驱动波形在寻址周期施加到寻址电极的数据脉冲的电压上升时间和电压下降时间的一个视图。
如图5所示,具有同样电压上升时间tup和同样电压下降时间tdown的数据脉冲施加到所有寻址电极X1到Xm。在图5中,施加到寻址电极X1,X2,X3...Xm的数据脉冲在时间点t1都开始上升,然后在时间电t2到达最高点。也就是说,对于所有电极,电压上升时间tup是t2-t1。此外,在时间点t3,所有数据脉冲都开始下降,然后在时间点t4到达最低点。也就是说,对于所有电极,电压下降时间tdown是t4-t3。
同样地,在本领域中,数据脉冲的tup和tdown时间相对短,对于施加到寻址电极所有数据脉冲同样如此。将参考图6描述由于数据脉冲产生的噪声。
从图6可知,在施加到寻址电极的数据脉冲中产生较大量的噪声。也就是说,当数据脉冲上升时,在上升电压(上冲)的方向产生一些噪声。当数据脉冲下降时,在下降电压(下冲)的方向产生一些噪声。由于在数据脉冲电压突然改变的那些点即在电压下降和电压升高的那些点施加到寻址电极数据脉冲的耦合,产生噪声。
如果上升噪声的最高值和下降噪声的最低值之间的差值,即,噪声量Vr,变得过大,则寻址周期期间产生的寻址放电变得不稳定。结果,降低了等离子显示板的驱动效率。并且,能够电气破坏向寻址电极提供数据脉冲的数据驱动IC。具有该电压额定值的元件能够用于防止这种对于数据驱动IC的电气破坏。然而,使用这种元件增加了产品成本。

发明内容
本发明提供一种等离子显示装置,在该装置中,控制在寻址周期施加到寻址电极的数据脉冲的电压上升时间(持续时间)和电压下降时间(持续时间),以降低噪声的产生。
根据本发明的一个实施例,提供一种等离子显示装置,其具有包括多个寻址电极的等离子显示板,包括多个数据驱动IC的分别具有多个通道的数据驱动单元,其中该数据驱动IC通过这些通道电气连接到寻址电极并驱动该寻址电极,和数据脉冲控制器,该数据脉冲控制器配置成通过控制数据驱动单元,控制在寻址周期施加到多个寻址电极的一个或多个数据脉冲的电压上升时间和电压下降时间为100ns或更长。
在这种情况下,数据脉冲控制器控制在寻址周期施加到多个寻址电极的数据脉冲的电压上升时间和电压下降时间为相同。
此外,数据脉冲控制器施加数据脉冲到多个寻址电极,同时这些寻址电极被分成分成多个寻址电极组,每个寻址电极组包括一个或多个寻址电极。
此外,数据脉冲控制器控制施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压上升时间与其它寻址电极组的不同,或控制施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压下降时间与其它寻址电极组的不同。
此外,数据脉冲控制器控制施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压上升时间与其它寻址电极组的不同,或控制施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压下降时间与其它寻址电极组的不同。
数据脉冲控制器控制多个寻址电极组,其中这些寻址电极组数量范围从2到寻址电极的总数。
此外,寻址电极组的数量范围从4到8。
此外,寻址电极组在组内具有100到1000个寻址电极。
此外,所有的寻址电极组具有相同数量的寻址电极,或一个或多个寻址电极组具有不同数量的寻址电极。
此外,数据脉冲控制器控制施加到包括在相同寻址电极组内的所有寻址电极的数据脉冲的电压上升时间和电压下降时间相同。
此外,数据脉冲控制器控制施加到多个寻址电极组的数据脉冲的电压上升时间之间的差值基本上为规则的。
此外,数据脉冲控制器控制施加到多个寻址电极组的数据脉冲的电压下降时间之间的差值基本上为规则的。
当数据脉冲的电压上升时间比较长时,数据脉冲控制器控制数据脉冲的电压下降时间为更短。
此外,数据脉冲控制器控制施加到多个寻址电极组的所有数据脉冲的脉冲宽度为至少一个预定的持续时间。
此外,数据驱动IC的通道数量为150或更大。
根据本发明一个实施例,提供一种驱动包括多个寻址电极的等离子显示板的方法,其中在寻址周期通过多个数据驱动IC的多个通道施加到多个寻址电极的数据脉冲的电压上升时间和/电压下降时间为100ns或更长。
此外,在寻址周期施加到多个寻址电极的数据脉冲的电压上升时间和电压下降时间相同。
此外,数据脉冲被施加到多个寻址电极,这些寻址电极被分成多个寻址电极组,其中每个寻址电极组包括一个或多个寻址电极。
此外,施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压上升时间与其它寻址电极组的不同,或施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压下降时间与其它寻址电极组的不同。
此外,施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压上升时间与其它寻址电极组的不同,以及施加到多个寻址电极组中的一个或多个寻址电极组的数据脉冲的电压下降时间与其它寻址电极组的不同。


从下面结合附图的详细描述中,能够更加充分地理解本发明的其它目的和优越性,在附图中[42]图1是透视图,示出了现有技术等离子显示板的结构;[43]图2是用于解释实施现有技术等离子显示板图像灰度级的方法;[44]图3是显示驱动现有技术等离子显示板的方法中驱动波形的视图;[45]图4是用于更详细解释在现有技术驱动波形中在寻址周期期间施加的数据脉冲的视图;[46]图5是用于解释在现有技术驱动波形在寻址周期期间施加到寻址电极的数据脉冲的电压上升时间和电压下降时间的视图;[47]图6是用于解释在现有技术驱动波形中由于在寻址周期期间施加到寻址电极的数据脉冲产生的噪声的视图;[48]图7是方框图,示出了根据本发明实施例的等离子显示装置的结构;[49]图8是用于解释通过图7所示根据本发明实施例的等离子显示装置执行的驱动方法的视图。
图9是用于解释由于图8所示根据本发明实施例的驱动波形中的数据脉冲造成的噪声产生的视图。
图10是用于解释根据本发明的实施例在施加到两个寻址电极的数据脉冲的电压上升时间之间的差值的视图;[52]图11是用于解释当施加到两个寻址电极的数据脉冲的电压上升时间彼此不同时噪声降低的视图;[53]图12是用于解释根据本发明实施例施加到两个寻址电极的数据脉冲的电压下降时间之间的差值的视图;[54]图13是用于解释当施加到两个寻址电极的数据脉冲的电压下降时间彼此不同时噪声降低的视图;[55]图14是用于解释根据本发明实施例的方法的视图,在该方法中施加到两个寻址电极的数据脉冲的电压上升时间和电压下降时间彼此不同;[56]图15是用于显示寻址电极组的视图,用于解释根据本发明的实施例驱动等离子显示板的方法;[57]图16是用于解释图15中描述的情况下数据脉冲的电压上升时间和电压下降时间的视图;[58]图17是用于解释根据本发明的实施例在等离子显示板寻址电极排列顺序和数据脉冲的电压上升时间、电压下降时间之间的关系的视图;[59]图18是显示一个例子的视图,在该例中,根据本发明的一个实施例,形成在等离子显示板上的寻址电极被分成多个寻址电极组,每组包括不同数量寻址电极;[60]图19是用于解释根据本发明一个实施例的考虑数据脉冲的脉冲宽度的数据脉冲的电压上升时间和电压下降时间的视图;[61]图20是用于解释根据本发明一个实施例控制施加到包括在一个数据驱动IC内的多个信道的数据脉冲的一个或多个电压下降时间和电压上升时间的方法的例子的视图。
具体实施例方式下面将结合附图详细描述根据本发明各个实施例的等离子显示装置及其驱动方法。
图7是方框图,示出了根据本发明一个实施例的等离子显示装置的结构。如图7所示,等离子显示装置包括等离子显示板700。等离子显示板700包括多个扫描电极Y1到Yn、维持电极Z、和与扫描电极Y1到Yn以及维持电极Z交叉的多个寻址电极X1到Xm。维持电极可以作为公共电极实现。等离子显示板700通过在一个子帧的复位、寻址和维持周期内向寻址电极X1到Xm、扫描电极Y1到Yn以及维持电极Z施加驱动脉冲,显示图像。等离子显示装置还包括向寻址电极X1到Xm施加数据脉冲的数据驱动单元702、驱动扫描电极Y1到Yn的扫描驱动单元703、驱动维持电极Z的维持驱动单元704、控制数据驱动单元的数据脉冲控制器701、以及向驱动单元702、703和704提供必要驱动电压的驱动电压产生器705。
等离子显示装置通过一个或多个子帧的结合显示图像帧,在所述一个多个子帧,在复位、寻址和扫描周期内向寻址电极X1到Xm、扫描电极Y1到Yn或维持电极Z施加驱动脉冲。在本发明中,通过控制数据驱动单元702,在一个子帧的寻址周期内施加到多个寻址电极X1到Xm的数据脉冲的电压上升时间tup和/或电压下降时间tdown被控制为预定的最小持续时间或更长。优选预定的最小上升和/或下降持续时间为至少100ns。下面降解释控制数据脉冲的tup和/或tdown时间的原因。
前述等离子显示板700包括前面板(未图示)和后面板(未图示),它们结合在一起,其间具有预定的间隙。每一个扫描电极Y1到Yn与维持电极Z成对。扫描电极Y1到Yn和维持电极Z与寻址电极X1到Xm交叉。
通过反向γ校正电路(未图示)和误差扩散电路(未图示)等经历反向γ校正和误差扩散并通过子帧映射电路(未图示)映射到各子帧的图像数据,被提供到数据驱动单元702。数据驱动单元702包括具有电连接到寻址电极X1到Xm的多个通道的数据驱动IC。数据驱动单元702通过数据驱动IC的通道向寻址电极X1到Xm施加数据脉冲。数据驱动单元702响应来自数据脉冲控制器701的数据定时控制信号CTRX,采样并锁存数据,并将数据脉冲施加到寻址电极X1到Xm。
在复位周期期间,扫描驱动单元703将上行斜坡波形Ramp-up和下行斜坡波形Ramp-down施加到扫描电极Y1到Yn。此外,扫描驱动单元703在寻址周期期间将电压Vy的扫描脉冲Sp顺序地施加到扫描电极Y1到Yn,并在维持周期期间将维持脉冲Sus施加到扫描电极Y1到Yn。
在定时控制器(未图示)的控制下,维持驱动单元704在复位周期期间将维持电压Vs施加到维持电极Z,在寻址周期期间施加偏压Vz。在维持周期周期期间,维持驱动单元704还与扫描驱动单元703交替地向维持电极Z施加维持脉冲Sus。
数据脉冲控制器701在复位周期、寻址周期和维持周期产生并提供控制信号到数据驱动单元702以控制同步。更具体地说,通过控制数据驱动单元702,数据脉冲控制器701控制施加到多个寻址电极的数据脉冲的tup和/或tdown时间为100ns或更高。
定时控制信号CTRX包括用于采样数据的采样时钟、锁存控制信号、和用于控制能量恢复电路通/断时间并驱动开关元件(未图示)的开关控制信号。
驱动电压产生器705产生启动电压Vsetup,扫描参考电压Vsc,扫描电压-Vy,维持电压Vs,偏压Vz,数据电压Vd等。这些驱动电压可以根据放电气体混合物或放电单元的结构而改变。
如上所述,数据脉冲控制器701控制数据驱动单元702,以在寻址周期控制同步,并向数据驱动单元702提供定时控制信号。更具体地,数据脉冲控制器701传输控制信号以控制寻址周期内施加到多个寻址电极的数据脉冲的tup/tdown时间为一些最小的持续时间,例如100ns或更长。
此外,数据脉冲控制器701控制施加到多个寻址电极组的数据脉冲的定时。如图示,多个寻址电极可以被分成多个寻址电极组,其中每一个寻址电极组包括至少一个寻址电极。数据脉冲控制器701能够控制数据驱动单元702,从而施加到每一个寻址电极组的数据脉冲与施加到任何其它寻址电极组的数据脉冲不同。例如,tup时间不同,tdown时间不同,数据脉冲开始时间不同,数据脉冲结束时间不同,或控制这些差别的任意组合。
通过对后面驱动方法的描述,根据本发明一个实施例的等离子显示装置的功能将更加清楚。
图8是用于解释根据本发明一个实施例的图7的等离子显示装置执行的驱动方法的视图。
在该驱动方法中,寻址周期期间施加到多个寻址电极的数据脉冲的tup时间和tdown时间的一个或两者都被设置为100ns或更长。如此,只有数据脉冲的tup时间能够被设置为100ns或更长,或只有tdown时间能够被设置为100ns或更长,或tup和tdown时间两者都能够被设置为100ns或更长。优选tup和tdown时间两者都被设置为100ns或更长。
例如,如图所示,施加到寻址电极X的数据脉冲在时间点t1开始上升,在时间点t2达到最大,在时间点t3开始下降,然后在时间点t4达到最小。数据脉冲的电压上升时间tup=t2-t1优选为100ns或更长,电压下降时间tdown=t4-t3也优选为100ns或更长。施加到所有多个寻址电极的数据脉冲的tup和tdown时间在这种情况下可以相同。
图9是用于解释根据本发明一个实施例的图8的驱动波形中数据脉冲产生的噪声的视图。在图9中可以看到,与在图6的现有技术装置中产生的噪声相比,在施加到寻址电极的数据脉冲中产生的噪声大大降低。也就是说,随着数据脉冲的tup时间增加,例如100ns或更长,在电压上升方向上产生的噪声的量减小。同样,随着tdown时间的增加,在电压降低方向上产生的噪声的量减小。因此,总噪声Vr减小,导致稳定的寻址放电产生。如此,提高了等离子显示板的驱动效率,并防止或降低了对向寻址电极提供数据脉冲的数据驱动IC的电气破坏。这导致整个等离子显示板的稳定性提高。
在上述例子中,通过控制在寻址周期期间施加的数据脉冲的tup时间和tdown时间中一个或两者,实现降低噪声。注意,即使所有的寻址电极被施以相同的数据脉冲,也能实现降低噪声。但是,通过向寻址电极施加不同的数据脉冲,能够实现进一步的噪声降低。将参考图10描述这种驱动方法。简单起见,只图示了两个电极。但是,这种情况可以应用于多于两个寻址电极。
参考图10,施加到等离子显示板上的两个寻址电极XA和XB的数据脉冲的电压上升时间彼此不同。为了方便,施加到XA和XB寻址电极的数据脉冲将分别称为DPA和DPB。在这种情况下,所示用于DPA和DPB的数据脉冲的电压下降时间相同,即tdown=t5-t4。但是,数据脉冲的电压上升时间不同。如图示,DPA的tup为t2-t1,DPB的tup为t3-t1。换句话说,尽管DPA和DPB的电压上升转变的上升开始时间点相同,但上升结束时间点不同。优选两数据脉冲的电压上升时间为100ns或更长,即t2-t1和t3-t1应当为至少100ns。此外,优选两数据脉冲的电压下降时间即t5-t4为100ns或更长。
在图10所示情况下,施加到两寻址电极DPA和DPB的数据脉冲的电压上升时间tup彼此不同,进一步降低噪声。将参考图11解释这种噪声的降低。
参考图11,当数据脉冲DPA和DPB的电压上升时间tup彼此不同时,噪声进一步降低。例如,如图11所示,关于数据脉冲DPA,时间点t1和t2之间产生的噪声降低。类似地,关于数据脉冲DPB,时间点t1和t3之间产生的噪声降低。噪声降低主要由于当数据脉冲的电压上升时间彼此不同时降低了数据脉冲的耦合。
应当注意,即使一个或两个数据脉冲的电压上升时间tup不被设置为100ns或更长,通过对不同数据脉冲设置不同tup时间,相比于现有技术装置,仍能够实现噪声降低。此外,两个时间脉冲的tup时间之间的差,即持续时间t3-t2,能够被设置为预定的最小值或更长,如100ns,以进一步降低耦合作用。
就象通过施加具有不同电压上升时间的数据脉冲能够降低噪声一样,通过向两个寻址电极施加具有不同电压下降时间的数据脉冲也能够实现噪声降低。将参考图12描述该方法。再次说明,为了简单起见,只图示了两个电极。
参考图12,分别施加到两个寻址电极XA和XB的数据脉冲DPA和DPB的电压下降时间tdown彼此不同。如图12所示,DPA在时间点t1开始上升,在时间点t2达到最大值,在时间点t4开始下降,然后在时间点t5达到最小值。DPB也在时间点t1开始上升,在时间点t2达到最大值,但是在时间点t3开始下降,然后在时间点t5达到最小值。也就是说,电压上升时间tup相同,但是电压下降时间tdown不同。换句话说,尽管DPA和DPB的电压下降转变的下降结束时间点相同,但下降开始时间点不同。更具体地说,DPA的tdown时间为t5-t4,DPB的tdown时间为t5-t3。优选两数据脉冲的电压上升时间(t2-t1)和下降时间(t5-t3和t5-t3)为100ns或更长。
在图12所示情况下,施加到两寻址电极的数据脉冲的tdown时间彼此不同,进一步降低噪声。将参考图13解释这种噪声降低。在图13中,可以看到,与图9相比,噪声进一步降低。再次说明,由于降低了数据脉冲的耦合,导致噪声降低。
再次注意到,即使一个或两个时间脉冲的tdown时间不被设置为100ns或更长,通过对不同数据脉冲设置不同的tdown时间,当与现有技术装置相比时,仍能够实现噪声降低。此外,两个数据脉冲的tdown时间的差,也就是持续时间t4-t3,能够被设置为预定最小值或更长,如100ns,以进一步降低耦合作用。
当然,数据脉冲的tup和tdown时间都可以不同。将参考图14描述这种方法。如图14所示,当数据脉冲的tup和tdown时间都彼此不同时,与tup和tdown时间只有一个不同时相比,可进一步降低噪声。即使在图14所示情况下,优选数据脉冲DPA和DPB的tup和tdown时间为100ns或更长。
已经参考图10到13详细描述了图14的驱动波形的细节。为了避免繁琐,省略了其描述。
在图14中,描述了数据脉冲DPA的tup和tdown时间都小于数据脉冲DPB的相应时间的情况。但是,本发明不限于此。DPA的tup时间长于DPB的tup时间以及DPA的tdown时间短于DPB的tdown时间的情况,也处于在本发明的范围内。为了以另一种方式进行说明,数据脉冲电压上升时间的次序无需与电压下降时间的次序有关。
在上面的描述中,在两个寻址电极之间比较数据脉冲的tup和tdown时间。再次说明,本发明不局限于此。如先前所述,多个寻址电极可以被分成多个寻址电极组,每个寻址电极组包括至少一个寻址电极,可以向每个组施加不同的数据脉冲。实际上,每个寻址电极能够接收唯一的数据脉冲。下面将参考图15描述说明组的方法的一个示例 如图15所示,等离子显示板1500的寻址电极X1到Xm被分成电极组Xa(电极X1到X(m/4))1501、Xb(电极X((m/4)+1)到X(2m/4))1502、Xc(电极X((2m/4+1)到X(3m/4))1503、和Xd(电极((3m/4+1)到Xm)1504。寻址电极组数的范围从2到寻址电极总数,即,2≤N≤m,其中寻址电极总数为m。当考虑因数如驱动寻址电极的数据驱动IC的尺寸时,寻址电极组数优选在4和8之间。优选一个寻址电极组包括100和100之间的电极。
注意,包括在一个寻址电极组内的寻址电极不必是连续的。例如,可以有两个电极组,所有奇数编号的寻址电极属于一个寻址电极组,所有偶数编号的寻址电极组属于另一寻址电极组。
在图15中,为了简单解释,图示了包括在每个寻址电极组1501、1502、1503和1504内的相等的寻址电极数。换句话说,包括在每一个寻址电极组1501、1502、1503和1504内的寻址电极数能够不同。寻址电极组数也可以被控制,后面将更详细地对此进行描述。
将参考图16描述一方法,在该方法中,多个寻址电极被分成多个寻址电极组,并且施加到寻址电极组的数据脉冲的tup和/tdown时间不同,图16的视图用于解释图15中所示状况的数据脉冲的电压升时间和电压降时间。
参考图16,施加到多个寻址电极组的数据脉冲的tup和tdown时间彼此不同。在图16中,施加到Xa寻址电极组即施加到寻址电极X1到X(m/4)(方便起见称为DPGA)的数据脉冲,在时间点t1开始上升,在时间点t2达到最大值,在时间点t9开始下降,在时间点t10达到最小值。施加到Xb寻址电极组(称为DPGB)的数据脉冲在时间点t1开始上升,在时间点t3达到最大,在时间点t8开始下降,在时间点t10达到最小。施加到Xc寻址电极组的数据脉冲(称为DPGC)在时间点t1开始上升,在时间点t4达到最大值,在时间点t7开始下降,在时间点t10达到最小值。施加到Xd寻址电极组的数据脉冲(称为DPGD)在时间点t1开始上升,在时间点t5达到最大值,在时间点t6开始下降,在时间点t10达到最低值。换句话说,数据脉冲DPGA,DPGB,DPGC和DPGD的tup时间分别是(t2-t1),(t3-t1),(t4-t1)和(t5-t1)。如此,对于每一个寻址电极组电压上升时间不同。另外,数据脉冲DPGA,DPGB,DPGC和DPGD的tdown时间分别是(t10-t9),(t10-t8),(t10-t7)和(t10-t6)。如此,对于每一个寻址电极组电压下降时间也不同。
在这种情况下,在每一个寻址电极组Xa和Xb和Xc和Xd内施加到所有寻址电极的数据脉冲的电压上升时间和电压下降时间相同。例如,DPGA数据脉冲被施加到寻址电极组Xa的所有电极。
优选数据脉冲的电压上升时间之间的差是基本规则的。例如,DPGA和DPGB的tup时间之间的差(t3-t2)优选为大致等于DPGB和DPGC之间的差(t4-t3)。类似地,优选(t5-t4)大致等于(t4-t3)。
优选的,tdown时间之间的差基本上规则。换句话说,优选地,对应于DPGD和DPGC、DPGC和DPGB、以及DPGB和DPGA之间的电压下降时间中的差值的(t9-t8)、(t8-t7)和(t7-t6)分别彼此大致相等。
优选地,施加到每一个寻址电极组的数据脉冲的电压上升时间tup和电压下降时间tdown为100ns或更长。重复说明,数据脉冲的tup时间的次序不取决于tdown时间的次序。
实际上,在寻址周期,施加到一个寻址电极组的数据脉冲的tup时间和/或tdown时间可以与施加到其它寻址电极组的一个或多个数据脉冲相同或不同。此外,数据脉冲可以被控制,使得在一个寻址周期内施加到一个电极组的数据脉冲无需具有与在另一个寻址周期施加到相同电极组的数据脉冲相同的特征。
在该驱动方法中,多个寻址电极被分成多个寻址电极组,比较的主体是一个寻址电极组对另一个寻址电极组。如此,参照图8到14描述的一个寻址电极与另一个寻址电极进行比较的情形可以扩展到覆盖寻址电极组的概念。因此,为了减小混乱和冗长,省略了其描述。
回来参考图16,根据等离子显示板上寻址电极的排列顺序,数据脉冲的tup时间和tdown时间增加。但是,本发明不局限于此。数据脉冲的tup时间和tdown时间可以任意设置,与寻址电极的排列顺序无关。将参考图17描述这种驱动方法。
参考图17,不象图16,DPGB-施加到Xb寻址电极组的数据脉冲在时间点t1开始上升,在时间点t5达到最大值,在时间点t6开始下降,在时间点t10达到最小值。施加到Xb寻址电极组的数据脉冲DPGD在时间点t1开始上升,在时间点t3达到最大值,在时间点t8开始下降,在时间点t10达到最小值。也就是说,等离子显示板上的寻址电极的排列顺序和数据脉冲的定时之间没有关系。由于实现了噪声减小,简单地优选,施加到一个寻址电极组的数据脉冲的tup和tdown时间与其它寻址电极组的tup和tdown时间不同。
在图15-17,示出了一些例子,在这些例子中,多个寻址电极被分成多个寻址电极组,在这些组中的寻址电极组数相等。但是,本发明不局限于此。如参考图18说描述的,每一个组中的寻址电极数能够不同。
如图18所示,假定等离子显示板1800的寻址电极总数为100,寻址电极X1到X100被分成寻址电极组Xa、Xb、Xc、Xd和Xe。寻址电极X1到X10属于组Xa 1801,电极X11到X15属于组Xb 1802,电极X16属于组Xc 1803,电极X17到X60组Xd 1804,电极X61到X100属于组Xe 1805。换句话说,每一个寻址电极组包括不同数量的寻址电极。如先前所述,寻址电极组能够包括只有一个寻址电极。这在图18中示出,Xc寻址电极组具有X16寻址电极作为组内仅有的寻址电极。
无论不同寻址组内得寻址电极数是否相同或不同,优选地,施加到每个组的数据脉冲与施加到任何其它组的数据脉冲不同。换句话说,数据脉冲的tup和/或tdown时间应当彼此不同,以提高噪声降低。
在上述例子中,不考虑数据脉冲的宽度的情况下控制数据脉冲的tup和tdown时间以减小噪声。现在将参考图19描述一种方法,其中,在考虑脉冲宽度的情况下控制数据脉冲的tup和tdown时间。
参考图19,两个不同的数据脉冲具有相同的脉冲宽度,但是具有不同的tup和tdown时间。为了简单起见再次说明,图19中只示出施加到寻址电极XA和XB的数据脉冲(分别称为DPA和DPB)。但如上所述,可以扩展该概念以覆盖多于两个数据脉冲和寻址电极组。如图19所示,数据脉冲DPA和DPB的脉冲宽度基本相同,即W。更具体地,每一个数据脉冲的持续时间在最大电压,即高电平持续时间,基本相同。为了维持两个数据脉冲的相同脉冲宽度W,可以看到,与DPB的相应时间相比,DPA具有较短的tup时间和较长的tdown时间。
维持脉冲宽度持续时间W的目的是使得产生充足的寻址放电。例如,如果数据脉冲的脉冲宽度,即高持续时间小于某些阈值,可能不产生足够的寻址放电。因此,寻址周期后面的维持周期期间的维持放电可能不稳定。实际上,可能在维持周期不产生维持放电。因此,当控制数据脉冲的tup和tdown时间时,数据脉冲的脉冲宽度也应当保持以产生足够的寻址放电。因此,宽度持续时间W代表最小的高电平持续时间,脉冲宽度应当保持于或长于W。
当用于驱动数据脉冲到寻址电极的包括在数据驱动IC内的通道的数量众多时,可提高噪声降低的效率。因此,优选包括在一个数据驱动IC内的通道数相对较大,例如150或更大。如所示,如果包括在一个数据驱动IC内的通道数为10,则数据驱动IC受到在这10个通道内产生的噪声的影响。但是如果一个数据驱动IC包括150个通道,则受到在150个通道内产生的噪声的影响。换句话说,包括在一个数据驱动IC内的通道数越大,影响这个数据驱动IC的噪声量就越大。对应地,当包括在一个数据驱动IC内的通道数量较大时,本发明的实施例更有效,在该实施例中,控制数据脉冲的电压上升时间和电压下降时间以降低噪声。
如此,当包括在一个数据驱动IC内的通道数量相对较大时,优选地,基于通道,控制在寻址周期施加的数据脉冲的tup和/或tdown时间。将参考图20描述该方法,图20是用于解释控制施加到包括在一个数据驱动IC内的多个通道的数据脉冲的tup和/或tdown时间的示例方法的视图。
参考图20,等离子显示装置的数据驱动IC 2000包括多个通道。在数据驱动IC 2000上,这些通道被分成A通道组2001、B通道组2002、C通道组2003和D通道组2004,每一个通道组向相应组的寻址电极施加具有不同tup和/或tdown时间的数据脉冲。控制信号通过不同的选通(STB)信号提供给通道组,从而每一个通道组提供具有不同电压上升和/或电压下降时间的数据脉冲。
在图20中,示出了一个例子,在该例中,在数据驱动IC 2000上总共形成200个通道。控制信号STB1被提供到A通道组2001(其包括通道1到50),控制信号STB2被提供到B通道组2002(其包括通道51到100),控制信号STB3被提供到C通道组2003(其包括通道101到150),控制信号STB4被提供到D通道组2004(其包括通道151到200)。基于控制信号STB1,数据驱动IC2000通过A通道组2001控制施加到Xa电极组(见图16)的数据脉冲DPA的tup和tdown时间。类似地,分别基于控制信号STB2、STB3和STB4,数据驱动IC2000分别通过B通道组2002、C通道组2003和D通道组2004控制数据脉冲DPB、DPC和DPD的电压上升和电压下降时间。提供控制信号的STB的线路数能够根据数据脉冲的电压上升时间而改变。
如上所述,关于根据本发明实施例的等离子显示装置,控制在寻址周期施加到寻址电极数据脉冲的电压上升和/或电压下降时间,以降低噪声。因此,稳定了寻址放电,提高了等离子显示板的放电效率,并防止了对数据驱动IC的电气破坏。
如此描述本发明,注意,这些实施例可以各种方式变化。这种变化不被认为是脱离了本发明的精神和范围,所有的这种修改对本领域技术人员来说是显而易见的,并已经包括在后面权利要求的范围内。
权利要求
1.一种等离子显示装置,包括数据脉冲控制器,配置用于控制在寻址周期向等离子显示板的寻址电极施加数据脉冲,这样,数据脉冲的电压上升时间是预定的最小上升持续时间或更长,或数据脉冲的电压下降时间是预定的最小下降持续时间或更长,或两者,其中预定的最小上升持续时间和预定的最小下降持续时间中的一个或两者实质上为100ns。
2.根据权利要求1的装置,其中数据脉冲的电压上升时间不同于数据脉冲的电压下降时间。
3.根据权利要求1的装置,其中施加到寻址电极的数据脉冲的高电平持续时间为预定的最小高电平持续时间或更长。
4.根据权利要求1的装置,其中数据脉冲的电压上升时间和电压下降时间之间的关系为,当电压上升时间增加时,电压下降时间降低,反之亦然。
5.一种等离子显示装置,包括数据脉冲控制器,配置用于控制向等离子显示板的多个寻址电极施加包括第一数据脉冲和第二数据脉冲的多个数据脉冲,第一数据脉冲和第二数据脉冲都在相同的寻址周期内,这样,第一数据脉冲的电压上升时间或第二数据脉冲的电压上升时间中的至少一个为预定的最小上升持续时间或更长,或第一数据脉冲的电压下降时间或第二数据脉冲的电压下降时间中的至少一个为预定的最小下降持续时间或更长,或两者,其中多个寻址电极每一个被分组为一个或多个寻址电极组,从而每一个寻址电极组包括至少一个寻址电极,以及其中多个寻址电极组包括第一电极组和第二电极组,第一数据脉冲被施加到第一电极组的所有电极,第二数据脉冲被施加到第二电极组的所有电极。
6.根据权利要求5的装置,其中预定最小上升持续时间和预定的最小下降持续时间中的一个或两者都实际上为100ns。
7.根据权利要求5的装置,其中,第一数据脉冲的电压上升时间与第一数据脉冲的电压下降时间不同,或第二数据脉冲的电压上升时间与第二数据脉冲的电压下降时间不同,或两者。
8.根据权利要求5的装置,其中第一和第二数据脉冲的高电平持续时间都是预定的高电平最小持续时间或更长。
9.根据权利要求8的装置,其中第一和第二数据脉冲的电压上升时间和电压下降时间之间的关系为当第一数据脉冲的电压上升时间增加时,第一数据脉冲的电压下降时间减少,反之亦然,或当第二数据脉冲的电压上升时间增加时,第二数据脉冲的电压下降时间减小,反之亦然,或两者。
10.根据权利要求5的装置,进一步包括一个或多个数据驱动IC,其中每个数据驱动IC配置为向第一和第二寻址电极组的一个或两者的寻址电极提供第一和第二数据脉冲中的一个或两者。
11.根据权利要求5的装置,其中第一数据脉冲的电压上升时间与第二数据脉冲的电压上升时间不同,或其中第一数据脉冲的电压下降时间与第二时间脉冲的下降时间不同,或两者。
12.根据权利要求5的装置,其中第一和第二数据脉冲的电压上升转变的上升结束时间点彼此不同,或第一和第二数据脉冲的电压下降转变的下降开始时间点彼此不同,或两者。
13.根据权利要求12的装置,其中,当第一和第二数据脉冲的电压上升转变的上升结束时间点彼此不同时,第一和第二数据脉冲的电压上升转变的上升开始时间点实际上相同,或当第一和第二数据脉冲的电压下降转变的下降开始时间点彼此不同时,第一和第二数据脉冲的电压下降转变的下降结束时间点实际上相同,或两者。
14.根据权利要求12的装置,其中多个寻址电极组进一步包括至少第三电极组,和其中数据脉冲控制器配置用于控制在相同寻址周期内向第三电极组内的所有电极施加第三数据脉冲,从而当第一、第二和第三数据脉冲的电压上升转变的上升结束时间点都彼此不同时,第一、第二和第三数据脉冲的上升结束时间点之间的间隔实际上相等,或当第一、第二和第三数据脉冲的电压下降转变的下降开始时间点都彼此不同时,第一、第二和第三数据脉冲的下降开始时间点之间的间隔实际上相等,或两者。
15.一种等离子显示装置,包括数据脉冲控制器,配置用于控制在寻址周期向等离子显示板的寻址电极施加数据脉冲,从而数据脉冲的电压上升时间与数据脉冲的电压下降时间不同。
16.根据权利要求15的装置,其中寻址电极是等离子显示板的第一寻址电极,施加到第一寻址电极的数据脉冲是第一数据脉冲,其中数据脉冲控制器被配置用于控制向等离子显示板的第二寻址电极施加第二数据脉冲,从而第一数据脉冲的电压上升时间与第二数据脉冲的电压上升时间不同,或第一数据脉冲的电压下降时间与第二数据脉冲的电压下降时间不同,或两者。
17.一种控制等离子显示装置的方法,包括在相同周期内向等离子显示板的多个寻址电极施加包括第一数据脉冲和第二数据脉冲的多个数据脉冲,从而第一数据脉冲的电压上升时间或第二数据脉冲的电压上升时间的至少一个为预定的最小上升持续时间或更长,或第一数据脉冲的电压下降时间或第二数据脉冲的电压下降时间的至少一个是预定的最小下降持续时间或更长,或两者,其中多个寻址电极每一个分组成多个寻址电极组中的一个,从而每个寻址电极组包括至少一个寻址电极,和其中多个寻址电极组包括第一电极组和第二电极组,第一数据脉冲被施加到第一电极组的电极,第二数据脉冲被施加到第二电极组的电极。
18.根据权利要求17的方法,其中预定的最小上升持续时间和预定的最小下降持续时间中一个或两者实际上为100ns。
19.根据权利要求17的方法,其中第一数据脉冲的电压上升时间与第一时间脉冲的电压下降时间不同,或第二数据脉冲的电压上升时间与第二数据脉冲的电压下降时间不同,或两者。
全文摘要
本发明涉及一种等离子显示装置及其驱动方法,其中控制在寻址周期施加到寻址电极的数据脉冲的上升时间和/或下降时间以减小噪声产生。这样,稳定了寻址放电,提高了等离子显示板的放电效率,并防止对数据驱动IC的电气破坏。等离子显示装置包括具有多个寻址电极的等离子显示板,包括多个数据驱动IC的数据驱动单元,数据驱动IC具有多个通道,其中数据驱动IC通过通道电连接到寻址电极并驱动寻址电极,通过控制数据驱动单元,数据脉冲控制器控制在寻址周期施加到多个寻址电极的数据脉冲的电压上升时间和/或电压下降时间为一个足够的持续时间,如100ns或更长。
文档编号G09G3/288GK1862636SQ2006100092
公开日2006年11月15日 申请日期2006年2月15日 优先权日2005年5月10日
发明者韩正观, 五十野胜男 申请人:Lg电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1