专利名称:液晶显示器装置及其驱动方法
技术领域:
本发明与一种像素有关,特别是与液晶显示器的具改善视角的像素有关。
背景技术:
液晶显示器已被广泛地使用在各种电子产品中,例如电子手表或计算机中。为了提供广视角,富士通(Fujitsu)公司于1997年提出一种,像素分割垂直配向(Multi-Domain Vertical Alignment,MVA)技术。MVA技术可以获得160度的视角,而且,也可提供高对比及快速响应的优秀表现。然而,MVA技术有一个极大的缺点,即是当斜视时对人的皮肤颜色,尤其是亚洲人皮肤颜色,会产生色偏(clor shift)。
图1是绘示使用MVA技术的液晶分子的灰阶电压与穿透率的关系图,其中横轴表示液晶分子的灰阶电压,单位为伏特(V),以及纵轴表示穿透率。当人眼正视此液晶显示器时,其透射率与电压的关系曲线是以虚线101表示,当所施加的灰阶电压增加时,其透射率随之改变。而当人眼以倾斜角度斜视此液晶显示器,其透射率与电压的关系曲线是以虚线102表示,虽然施加电压增加其透射率亦随之改变,但在区域100中,其其透射率的变化并未随着施加电压的增加而增加,反而下降此为造成色偏的主要原因。
传统上解决上述问题的方法,是通过在一像素中形成两组可产生不同透射率与灰阶电压关系曲线的子像素来补偿斜视时的透射率与灰阶电压的关系曲线。参阅图2所示,其中的虚线为原本的透射率与灰阶电压的关系曲线,而细的实线则为同一像素中的另一子像素所产生的透射率与灰阶电压的关系曲线。通过虚线201与虚线202两者间的光学特性的混合,可获至较平滑的透射率与灰阶电压的关系曲线,如图2中的实线203所示。
因此,如何在一像素中产生两个子像素,且在同一驱动波形下可形成不同电压,及成为追求的目标。
发明内容
因此,本发明的主要目的是在提供一种具有两个独立子像素的像素。
本发明的另一目的是在提供一种在同一驱动波形下具不同像素电压的像素。
本发明的再一目的是在提供一种具有两个子像素的像素,在同一驱动波形下此两子像素可分别形成不同的像素电压。
鉴于上述目的,本发明提出一种液晶显示器装置,该装置至少包含多条数据线;多条与该些数据线交叉的扫描线,其中该些扫描线被分成彼此交错排列的第一群与第二群,其中任相邻的两条数据线与任相邻两条扫描线共同围出一像素区域;多条共同电极线,分别位于每一像素区域中,而将每一像素区域分隔成第一子像素区与第二子像素区;多个切换元件形成于该些数据线与该些扫描线的交叉点邻近处,其中与该第二群中同一条扫描线相接的多个切换元件是排列在扫描线上下两侧,其中位在上侧的该些切换元件用以与相邻的第一群扫描线耦接,位在下侧的该些切换元件分别排列在该第一子像素区,而与该第一群中同一条扫描线相接的多个切换元件是排列在扫描线一侧,并位在第二子像素区,且是通过耦接于相邻的第二群扫描线上侧的该些切换晶体管与数据线相接;以及多个像素电极分别位在每一像素区域中,且与像素区域中的该些切换元件连接。
根据一实施例,该装置还包含数据线驱动集成电路。
根据一实施例,该装置还包含扫描线驱动集成电路。
根据一实施例,本发明提出一种液晶显示器装置,是形成于基板上,该装置至少包含多条数据线,排列于该基板上,并沿第一方向互相平行排列;多条扫描线,沿第二方向平行排列,并与该些数据线交叉,其中该些扫描线被分成第一群与第二群,且该第一群扫描线与该第二群扫描线彼此交错排列,其中任相邻的两条数据线,与任相邻两条扫描线共同围出一像素区域;多个第一与第二切换元件形成于该些数据线与该第二群扫描线的交叉点邻近处,其中该些第一切换元件排列在该第二群扫描线上侧,用以与相邻的该第一群扫描线耦接,而该些第二切换元件分别排列在由该第二群扫描线所围出的像素区域中;多个第三切换元件形成于该些数据线与该第一群扫描线的交叉点邻近处,其中该些第三切换元件排列在由该第一群扫描线所围出的像素区域中,其中该些第三切换元件是通过对应的该些第一切换晶体管与对应数据线相接;以及多个像素电极分别位在每一像素区域中,且与像素区域中的第二与第三切换元件连接。
根据一实施例,本发明提出一种液晶显示器装置,是形成于基板上,该装置至少包含多条扫瞄线;多条与该些数据线交叉的扫描线,其中任相邻第一与第二数据线与任相邻的第一与第二扫描线,共同围出一像素区域,其中每一像素区域至少包括第一像素电极;第二像素电极;共同电极,其中该共同电极与该第一像素电极构成第一子像素区,与该第二像素电极构成第二子像素区;第一晶体管,位于该第一子像素区,该第一晶体管的栅极端耦接至该第一扫描线,该第一晶体管的第一源/漏极端耦接于该第一数据线,该第一晶体管的第二源/漏极端耦接于该第一像素电极;以及第二晶体管,位于该第二子像素区,该第二晶体管的栅极端与第一源/漏极端耦接至该第二扫描线,该第二晶体管的第二源/漏极端耦接于该第二像素电极;以及第三晶体管,位于相邻两像素区域间,其中该第三晶体管的第二源/漏极端耦接至该第二扫描线,该第三晶体管的第一源/漏极端耦接于该第一数据线,使得该第二晶体管通过该第三晶体管连接于该第一数据线,且该第三晶体管的栅极端是耦接于该第一扫描线。
根据一实施例,其中该共同电极与对应的像素电极形成储存电容。
根据另一实施例,本发明提出一种驱动方法,用以驱动上述的液晶显示器,此方法包含提供第一信号给第一扫描线;提供第二信号给第二扫描线,其中该第一信号与该第二信号具时间差,且第一扫描线和第二扫描线彼此相邻;以及依序提供包含第一电压信号与第二电压信号的二阶信号给该些数据线,其中当第一与第二扫描线同时受到该脉冲信号驱动时,该第一电压信号会经由该第一晶体管写入第一子像素区,而当第一扫描线没受脉冲信号驱动且第二扫描线与相邻像素区的第一扫描线受该脉冲信号驱动时,该第二电压信号会经由该第三晶体管与第二晶体管写入第二子像素,使得该像素区域呈现两种不同电压信号。
根据一实施例,其中该时间差为该第一信号宽度的一半。
根据一实施例,其中该第一信号与该第二信号均为脉冲信号。
根据一实施例,其中该第一信号为脉冲信号,该第二信号为时钟信号。
根据一实施例,当该第一扫描线受到第一信号驱动时,还包括该第二扫描线亦受到第二信号驱动。
根据一实施例,当该第一扫描线受到第一信号驱动时,还包括该第二扫描线未受到第二信号驱动。
根据另一实施例,本发明提出一种驱动方法,用以驱动上述的液晶显示器装置,该方法包含依序提供脉冲信号给该些扫描线,其中相邻两扫描线的脉冲信号具时间差;以及依序提供二阶信号给该些数据线,其中该二阶信号包含第一电压信号与第二电压信号,其中当形成像素区域的第一与第二扫描线同时受到该脉冲信号驱动时,该第一电压信号会经由该第一晶体管写入第一子像素区,而当第一扫描线没受脉冲信号驱动且第二扫描线与相邻像素区的第一扫描线受该脉冲信号驱动时,该第二电压信号会经由该第三晶体管与第二晶体管写入第二子像素,使得该像素区域呈现两种不同电压信号。
根据另一实施例,本发明提出一种驱动方法,用以驱动上述的液晶显示器装置,该方法包含依序提供脉冲信号给该些扫描线,其中相邻两扫描线的脉冲信号具时间差;以及依序提供二阶信号给该些数据线,其中该二阶信号包含第一电压信号与第二电压信号,其中当形成像素区域的第一扫描线受到该脉冲信号驱动时,该第一电压信号会经由该第一晶体管写入第一子像素区,而当第一扫描线未受脉冲信号驱动,且第二扫描线与相邻像素区的第一扫描线受该脉冲信号驱动时,该第二电压信号会经由该第三晶体管与第二晶体管写入第二子像素,使得该像素区域呈现两种不同电压信号。
由于本发明的每一像素区被分隔成两子像素,且在每一子像素中均具有各自的晶体管、液晶电容与储存电容。而两子像素中的晶体管分别耦接至不同的扫描线,且其中之一晶体管是通过其它晶体管耦接至数据线,因此可于一像素中产生两种不同的像素电压。
为让本发明的上述和其它目的、特征、和优点能更明显易懂,配合所附图式,加以说明如下图1与图2是绘示液晶分子的驱动电压与穿透率的关系图。
图3A为本发明的液晶显示器架构的上视图。
图3B为一像素的放大图示。
图4A所示为根据本发明一实施例用以驱动本发明像素的驱动波形及相邻四子像素的对应电压。
图4B所示为根据本发明另一实施例用以驱动本发明像素的驱动波形及相邻四子像素的对应电压。
100区域 101、102、201和202虚线203实线 301数据线驱动集成电路302扫描线驱动集成电路 303像素3030、3031、3032和3033子像素具体实施方式
请参照图3A,为根据本发明实施例的液晶显示器架构的上视图,其中该液晶显示器是由数据线D1、D2、D3…Dn、以及群组A的扫描线G1(A)、G2(A)、G3(A)…Gn(A)和群组B的扫描线G2(B)、G3(B)、G4(B)…Gn-1(B)共同所组成。而扫描线G1(A)、G2(A)、G3(A)…Gn(A)和扫描线G2(B)、G3(B)、G4(B)…Gn-1(B)是以彼此平行且交错排列的方式形成于液晶显示器的基板(未显示于图中)上。其中数据线与扫描线彼此垂直交叉,相邻的两数据线以及相邻的群组A的扫描线和群组B的扫描线所围绕出的区域被称为像素,在每一像素中包含平行于扫描线的共同电极Vcom。而根据本发明,相邻两像素间的群组B扫描线,会耦接两晶体管,藉以控制此两像素是否接受对应数据线所传送的像素电压数据。
根据本发明,一像素被分隔成两子像素。在每一子像素中包括由像素电极和共同电极结构而成的储存电容、由像素电极和上基板导电电极结构而成的液晶电容以及晶体管形成在数据线与扫描线的交叉点上。根据本发明,每一子像素中的晶体管是分别耦接于不同的栅极线,而相邻像素的两扫描线则是通过晶体管相连,而此晶体管是由群组B的扫描线所控制。数据线驱动集成电路301控制数据线D1、D2、D3…Dn,扫描线驱动集成电路302控制扫描线G1(A)、G2(A)、G3(A)…Gn(A)以及扫描线G2(B)、G3(B)、G4(B)…Gn-1(B)。
为说明起见,不同子像素区域中的储存电容和液晶电容是以不同的标号表示,并不代表电容值的大小。
参阅图3B为一像素的放大图示。以像素303为例,其是由数据线Dn-2和Dn-1以及扫描线Gn-2(B)和Gn-1(A)共同围出,而平行于扫描线的共同电极Vcom排列于扫描线Gn-2(B)和Gn-1(A)中。像素303被分隔成两子像素,其中子像素3031位于扫描线Gn-2(B)和共同电极Vcom间,而子像素3032则位于扫描线Gn-1(A)和共同电极Vcom间。子像素3031包含晶体管Q1,其栅极耦接于扫描线Gn-2(B)、第一源/漏极耦接于对应的数据线Dn-1,而第二源/漏极则耦接于像素电极P1,其中像素电极P1和共同电极Vcom结构而成储存电容Cst1,像素电极P1和上基板导电电极结构而成液晶电容CLc1。子像素3032中亦包含一晶体管Q2,其栅极耦接于扫描线Gn-1(A),第一源/漏极通过另一晶体管Q5与对应的数据线Dn-1连接,而第二源/漏极连接于像素电极P2,像素电极P2和共同电极Vcom结构而成储存电容Cst2,像素电极P2和上基板导电电极结构而成液晶电容CLc2。晶体管Q5栅极耦接于扫描线Gn-1(B),第一源/漏极则与对应的数据线Dn-1连接。而相邻像素的两扫描线,例如扫描线Gn-1(A)和Gn-1(B)则通过晶体管Q5相连。依此类推。
其中晶体管Q1、Q2和Q5就好似开关。当扫描电压施加于对应晶体管的栅极时,此时数据线上所载的数据电压会经由晶体管传送至第二源/漏极,并施加在和第二源/漏极相接的储存电容和液晶电容上。而在本发明的像素中晶体管Q2并不直接耦接至数据线Dn-1,而是通过晶体管Q5来耦接于数据线Dn-1。换言之,子像素3032是否呈现的数据线所载的像素电压,是受晶体管Q3和晶体管Q2的共同控制。因此,当欲将数据写入至储存电容Cst2和液晶电容CLc2时,晶体管Q2和Q5需同时打开。而本发明即是利用扫描电压波形来控制晶体管Q1、Q2和Q5的开启时间,同时配合数据线的写入电压波形,来使得子像素3031以及子像素3032呈现出不同的像素电压。
参阅图4A所示为根据本发明一实施例用以驱动本发明像素的驱动波形及相邻四子像素的对应电压。其中各扫描线的驱动波形均为脉冲形式,并以相差半波形时间差的方式循序输出来驱动各扫描线。因此,任相邻两条扫描线,在半波形的时间周期内是同时受扫描信号所扫描,因此,在此时间周期内,与此两扫描线耦接的晶体管会同时被导通。此外本发明数据线的驱动波形是采用二阶式驱动方法,其正驱动脉波包含两驱动电压Va与Vb,负驱动脉波中亦包含两驱动电位-Va与-Vb,其中驱动电压Va的绝对值大于驱动电压Vb的绝对值。
请同时参阅图3A与图4A。于周期t1时,扫描线Gn-2(A)与Gn-2(B)均处于高电平状态,而扫描线Gn-1(A)与Gn-1(B)为低电平状态,因此晶体管Q1、Q3和Q4将被导通而晶体管Q2、Q5和Q6被关闭。此时数据线Dn-1上所传送的电压信号-Vb,会经由晶体管Q3和Q4对液晶电容CLC0与储存电容CSt0进行充电使得子像素3030呈现-Vb的像素电压。此外,数据线Dn-1上所传送的电压信号-Vb,亦会经由晶体管Q1对液晶电容CLC1与储存电容CSt1进行充电子像素3031呈现-Vb的像素电压。而晶体管Q2、Q5和Q6被关闭,因此子像素3032和子像素3033保持在上一像素电压状态,于本实施例中,假设子像素3032的上一像素电压为-Vb,而子像素3033的上一像素电压为Va。
于周期t2时,扫描线Gn-2(B)与Gn-1(A)均处于高电平状态,而扫描线Gn-2(A)与Gn-1(B)为低电平状态,因此晶体管Q1、Q3和Q2将被导通而晶体管Q4、Q5和Q6被关闭。此时数据线Dn-1上所传送的电压信号Va,会经由晶体管Q1对液晶电容CLC1与储存电容CSt1进行充电,使得子像素3031呈现Va的像素电压。而晶体管Q4、Q5和Q6被关闭,因此由晶体管Q4所控制的子像素3030、由晶体管Q5所控制的子像素3032和由晶体管Q6所控制的子像素3033均保持在上一像素电压状态。因此,子像素3030呈现-Vb的像素电压,子像素3032呈现-Vb的像素电压,而子像素3033呈现Va像素电压。
于周期t3时,扫描线Gn-1(A)与Gn-1(B)均处于高电平状态,而扫描线Gn-2(A)与Gn-2(B)为低电平状态,因此晶体管Q2、Q5和Q6将被导通而晶体管Q1、Q3和Q4被关闭。此时数据线Dn-1上所传送的电压信号Vb,会经由晶体管Q2和Q5对液晶电容CLC2与储存电容CSt2进行充电使得子像素3032呈现Vb的像素电压。此外,数据线Dn-1上所传送的电压信号Vb,亦会经由晶体管Q6对液晶电容CLC3与储存电容CSt3进行充电子像素3033呈现Vb的像素电压。而晶体管Q1、Q3和Q4被关闭,因此由晶体管Q1所控制的子像素3031和晶体管Q3和Q4所控制的子像素3030均保持在上一像素电压状态。因此,子像素3030呈现-Vb的像素电压,子像素3031呈现Va的像素电压。
于周期t4时,扫描线Gn-1(B)处于高电平状态,而扫描线Gn-1(A)、Gn-2(A)与Gn-2(B)为低电平状态,因此晶体管Q5和Q6将被导通而晶体管Q1、Q2、Q3和Q4被关闭。此时数据线Dn-1上所传送的电压信号-Vb,会经由晶体管Q6对液晶电容CLC3与储存电容CSt3进行充电使得子像素3033呈现-Vb的像素电压。而晶体管Q1、Q2、Q3和Q4被关闭,因此由晶体管Q1所控制的子像素3031、由晶体管Q2所控制的子像素3032和晶体管Q3和Q4所控制的子像素3030均保持在上一像素电压状态。因此,子像素3030呈现-Vb的像素电压,子像素3031呈现Va的像素电压,子像素3032呈现Vb的像素电压。
换言之,在像素303中,从周期t1至t4,其子像素3031和3032具有至少两种不同的像素电压,Vb和Va,藉此两种不同像素电压所形成的不同光学特性的互相补偿与平均,可和缓像素内的色偏现像。
参阅图4B所示为根据本发明另一实施例用以驱动本发明像素的驱动波形及相邻四子像素的对应电压。其中本发明群组A中各扫描线的驱动波形均为时钟形式,而群组B中各扫描线的驱动波形则为脉冲形式,并以循序输出方式来分别驱动群组B中的各扫描线。其中,群组B驱动波形的宽度等于群组A的时钟周期。因此,任相邻两条扫描线,在半时钟周期内是同时受扫描信号所扫描,因此,在此时间周期内,与此两扫描线耦接的晶体管会同时被导通。此外本发明数据线的驱动波形是采用二阶式驱动方法,其正驱动脉波包含两驱动电压Va与Vb,负驱动脉波中亦包含两驱动电位-Va与-Vb,其中驱动电压Va的绝对值大于驱动电压Vb的绝对值。
请同时参阅图3A与图4B。于周期t1时,扫描线Gn-2(A)、Gn-1(A)与Gn-2(B)均处于高电平状态,而扫描线Gn-1(B)为低电平状态,因此晶体管Q1、Q2、Q3和Q4将被导通而晶体管Q5和Q6被关闭。此时数据线Dn-1上所传送的电压信号-Vb,会经由晶体管Q3和Q4对液晶电容CLC0与储存电容CSt0进行充电使得子像素3030呈现-Vb的像素电压。此外,数据线Dn-1上所传送的电压信号-Vb,亦会经由晶体管Q1对液晶电容CLC1与储存电容CSt1进行充电子像素3031呈现-Vb的像素电压。而晶体管Q5和Q6被关闭,因此由晶体管Q5所控制的子像素3032和由晶体管Q6所控制的子像素3033保持在上一像素电压状态,于本实施例中,假设子像素3032的上一像素电压为-Vb,而子像素3033的上一像素电压为Va。
于周期t2时,扫描线Gn-2(B)处于高电平状态,而扫描线Gn-2(A)、Gn-1(A)与Gn-1(B)为低电平状态,因此晶体管Q1和Q3将被导通而晶体管Q2、Q4、Q5和Q6被关闭。此时数据线Dn-1上所传送的电压信号Va,会经由晶体管Q1对液晶电容CLC1与储存电容CSt1进行充电,使得子像素3031呈现Va的像素电压。而晶体管Q2、Q4、Q5和Q6被关闭,因此由晶体管Q4所控制的子像素3030、由晶体管Q2和Q5所控制的子像素3032和由晶体管Q6所控制的子像素3033均保持在上一像素电压状态。因此,子像素3030呈现-Vb的像素电压,子像素3032呈现-Vb的像素电压,而子像素3033呈现Va像素电压。
于周期t3时,扫描线Gn-1(A)、Gn-2(A)与Gn-1(B)均处于高电平状态,而扫描线Gn-2(B)为低电平状态,因此晶体管Q2、Q4、Q5和Q6将被导通而晶体管Q1和Q3被关闭。此时数据线Dn-1上所传送的电压信号Vb,会经由晶体管Q2和Q5对液晶电容CLC2与储存电容CSt2进行充电使得子像素3032呈现Vb的像素电压。此外,数据线Dn-1上所传送的电压信号Vb,亦会经由晶体管Q6对液晶电容CLC3与储存电容CSt3进行充电子像素3033呈现Vb的像素电压。而晶体管Q1和Q3被关闭,因此由晶体管Q1所控制的子像素3031和晶体管Q3和Q4所控制的子像素3030均保持在上一像素电压状态。因此,子像素3030呈现-Vb的像素电压,子像素3031呈现Va的像素电压。
于周期t4时,扫描线Gn-1(B)处于高电平状态,而扫描线Gn-1(A)、Gn-2(A)与Gn-2(B)为低电平状态,因此晶体管Q5和Q6将被导通而晶体管Q1、Q2、Q3和Q4被关闭。此时数据线Dn-1上所传送的电压信号-Vb,会经由晶体管Q6对液晶电容CLC3与储存电容CSt3进行充电使得子像素3033呈现-Vb的像素电压。而晶体管Q1、Q2、Q3和Q4被关闭,因此由晶体管Q1所控制的子像素3031、由晶体管Q2所控制的子像素3032和晶体管Q3和Q4所控制的子像素3030均保持在上一像素电压状态。因此,子像素3030呈现-Vb的像素电压,子像素3031呈现Va的像素电压,子像素3032呈现Vb的像素电压。
换言之,在像素303中,从周期t1至t4,其子像素3031和3032具有至少两种不同的像素电压,Vb和Va,藉此两种不同像素电压所形成的不同光学特性的互相补偿与平均,可和缓像素内的色偏现像。
综合上述所言,本发明通过将一像素区隔成两子像素,而在每一子像素中均具有各自的晶体管、液晶电容与储存电容。且两子像素中的晶体管分别耦接至不同的扫描线,且其中之一晶体管是通过另一晶体管耦接至数据线,因此除非两晶体管同时开启,否则一像素中,将同时具有两种不同的像素电压。藉此两种不同像素电压所形成的不同光学特性的互相补偿与平均,可和缓一像素内的色偏现像。
此外不等宽的双脉冲扫描信号与二阶式数据信号被用以驱动本发明的像素,使得两子像素分别呈现此两种数据信号的像素电压。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求范围所界定者为准。
权利要求
1.一种液晶显示器装置,该装置至少包含多条数据线平行排列于第一方向上;多条扫描线,平行排列于第二方向上,并与该些数据线交叉,其中该些扫描线被分成第一群与第二群,且该第一群中的扫描线与该第二群中的扫描线彼此交错排列,其中任相邻的两条数据线与任相邻两条扫描线共同围出一像素区域;多条共同电极线,沿第二方向排列,并分别位于每一像素区域中,而将每一像素区域分隔成第一子像素区与第二子像素区;多个切换元件形成于该些数据线与该些扫描线的交叉点邻近处,其中与该第二群中同一条扫描线相接的多个切换元件是排列在扫描线上下两侧,其中位在上侧的该些切换元件用以与相邻的第一群扫描线耦接,位在下侧的该些切换元件分别排列在该第一子像素区,而与该第一群中同一条扫描线相接的多个切换元件是排列在扫描线一侧,并位在第二子像素区,且是通过耦接于相邻的第二群扫描线上侧的该些切换晶体管与数据线相接;以及多个像素电极分别位在每一像素区域中,且与像素区域中的该些切换元件连接。
2.根据权利要求1所述的液晶显示器装置,其中该切换元件为晶体管。
3.根据权利要求1所述的液晶显示器装置,其中该共同电极与对应的像素电极形成储存电容。
4.根据权利要求1所述的液晶显示器装置,其中该第一方向与该第二方向是实质上垂直。
5.根据权利要求1所述的液晶显示器装置,其中该装置还包含数据线驱动集成电路。
6.根据权利要求1所述的液晶显示器装置,其中该装置还包含扫描线驱动集成电路。
7.一种液晶显示器装置,是形成于基板上,该装置至少包含多条数据线,排列于该基板上,并沿第一方向互相平行排列;多条扫描线,沿第二方向平行排列,并与该些数据线交叉,其中该些扫描线被分成第一群与第二群,且该第一群扫描线与该第二群扫描线彼此交错排列,其中任相邻的两条数据线,与任相邻两条扫描线共同围出一像素区域;多个第一与第二切换元件形成于该些数据线与该第二群扫描线的交叉点邻近处,其中该些第一切换元件排列在该第二群扫描线上侧,用以与相邻的该第一群扫描线耦接,而该些第二切换元件分别排列在由该第二群扫描线所围出的像素区域中;多个第三切换元件形成于该些数据线与该第一群扫描线的交叉点邻近处,其中该些第三切换元件排列在由该第一群扫描线所围出的像素区域中,其中该些第三切换元件是通过对应的该些第一切换晶体管与对应数据线相接;以及多个像素电极分别位在每一像素区域中,且与像素区域中的第二与第三切换元件连接。
8.根据权利要求7所述的液晶显示器装置,其中该切换元件为晶体管。
9.根据权利要求7所述的液晶显示器装置,其中该共同电极与对应的像素电极形成储存电容。
10.根据权利要求7所述的液晶显示器装置,其中该第一方向与该第二方向是实质上垂直。
11.根据权利要求7所述的液晶显示器装置,其中该装置还包含数据线驱动集成电路。
12.根据权利要求7所述的液晶显示器装置,其中该装置还包含扫描线驱动集成电路。
13.一种液晶显示器装置,是形成于基板上,该装置至少包含多条数据线,排列于该基板上,并以互相平行方式排列在第一方向上;多条扫描线,平行排列于第二方向上,并与该些数据线交叉,其中任相邻的两条数据线,分别为第一与第二数据线,与任相邻两条扫描线,分别为第一与第二扫描线,共同围出一像素区域,其中每一像素区域至少包括第一像素电极;第二像素电极;共同电极,沿第二方向排列,其中该共同电极与该第一像素电极构成第一子像素区,而该共同电极与该第二像素电极构成第二子像素区;第一晶体管,位于该第一子像素区,该第一晶体管的栅极端耦接至该第一扫描线,该第一晶体管的第一源/漏极端耦接于该第一数据线,该第一晶体管的第二源/漏极端耦接于该第一像素电极;以及第二晶体管,位于该第二子像素区,该第二晶体管的栅极端与第一源/漏极端耦接至该第二扫描线,该第二晶体管的第二源/漏极端耦接于该第二像素电极;以及第三晶体管,位于相邻两像素区域间,其中该第三晶体管的第二源/漏极端耦接至该第二扫描线,该第三晶体管的第一源/漏极端耦接于该第一数据线,使得该第二晶体管通过该第三晶体管连接于该第一数据线,且该第三晶体管的栅极端是耦接于该第一扫描线。
14.根据权利要求13所述的液晶显示器装置,其中该共同电极与对应的像素电极形成储存电容。
15.根据权利要求13所述的液晶显示器装置,其中该第一方向与该第二方向是实质上垂直。
16.根据权利要求13所述的液晶显示器装置,其中该装置还包含数据线驱动集成电路。
17.根据权利要求13所述的液晶显示器装置,其中该装置还包含扫描线驱动集成电路。
18.一种驱动方法,用以驱动权利要求13所述的液晶显示器装置,该方法包含依序提供脉冲信号给该些扫描线,其中相邻两扫描线的脉冲信号具时间差;以及依序提供二阶信号给该些数据线,其中该二阶信号包含第一电压信号与第二电压信号,其中当形成像素区域的第一与第二扫描线同时受到该脉冲信号驱动时,该第一电压信号会经由该第一晶体管写入第一子像素区,而当第一扫描线没受脉冲信号驱动且第二扫描线与相邻像素区的第一扫描线受该脉冲信号驱动时,该第二电压信号会经由该第三晶体管与第二晶体管写入第二子像素,使得该像素区域呈现两种不同电压信号。
19.根据权利要求18所述的驱动方法,其中该时间差为脉冲宽度的一半。
20.根据权利要求18所述的驱动方法,其中该第一电压信号大于该第二电压信号。
21.一种驱动方法,用以驱动权利要求13所述的液晶显示器装置,该方法包含依序提供脉冲信号给该些扫描线,其中相邻两扫描线的脉冲信号具时间差;以及依序提供二阶信号给该些数据线,其中该二阶信号包含第一电压信号与第二电压信号,其中当形成像素区域的第一扫描线受到该脉冲信号驱动时,该第一电压信号会经由该第一晶体管写入第一子像素区,而当第一扫描线未受脉冲信号驱动,且第二扫描线与相邻像素区的第一扫描线受该脉冲信号驱动时,该第二电压信号会经由该第三晶体管与第二晶体管写入第二子像素,使得该像素区域呈现两种不同电压信号。
22.根据权利要求18所述的驱动方法,其中该时间差为脉冲宽度的一半。
23.根据权利要求18所述的驱动方法,其中该第一电压信号大于该第二电压信号。
24.根据权利要求18所述的驱动方法,其中当该第一扫描线受到该脉冲信号驱动时,还包括该第二扫描线亦受到该脉冲信号驱动。
25.根据权利要求18所述的驱动方法,其中当该第一扫描线受到该脉冲信号驱动时,还包括该第二扫描线未受到该脉冲信号驱动。
26.一种驱动方法,用以驱动权利要求13所述的液晶显示器装置,该方法包含提供第一信号给第一扫描线;提供第二信号给第二扫描线,其中该第一信号与该第二信号具时间差;以及依序提供二阶信号给该些数据线,其中该二阶信号包含第一电压信号与第二电压信号,其中当形成像素区域的第一扫描线受到该第一信号驱动时,该第一电压信号会经由该第一晶体管写入第一子像素区,而当第一扫描线未受该第一信号驱动、第二扫描线受第二信号驱动,且相邻像素区的第一扫描线受第一信号驱动时,该第二电压信号会经由该第三晶体管与第二晶体管写入第二子像素,使得该像素区域呈现两种不同电压信号。
27.根据权利要求26所述的驱动方法,其中该时间差为该第一信号宽度的一半。
28.根据权利要求26所述的驱动方法,其中该第一信号与该第二信号均为脉冲信号。
29.根据权利要求28所述的驱动方法,其中当该第一扫描线受到脉冲信号时,还包括该第二扫描线亦受到脉冲信号驱动。
30.根据权利要求26所述的驱动方法,其中该第一信号为脉冲信号,该第二信号为时钟信号。
31.根据权利要求30所述的驱动方法,其中当该第一扫描线受到该脉冲信号驱动时,该第二扫描线亦受到该时钟信号驱动。
32.根据权利要求26所述的驱动方法,其中该第一电压信号大于该第二电压信号。
全文摘要
本发明的每一像素区域被分隔成两子像素,且在每一子像素中均具有各自的晶体管、液晶电容与储存电容。而两子像素中的晶体管分别耦接至不同的扫描线,且其中之一晶体管是通过位在两相邻扫描线间的晶体管耦接至数据线,因此可于像素中产生两种不同的像素电压。
文档编号G09G3/36GK1916706SQ20061012748
公开日2007年2月21日 申请日期2006年9月15日 优先权日2006年9月15日
发明者江明峰, 黄雪瑛, 赖明升 申请人:友达光电股份有限公司