栅极驱动电路及相关液晶显示器的制作方法

文档序号:2570412阅读:123来源:国知局
专利名称:栅极驱动电路及相关液晶显示器的制作方法
技术领域
本发明 关于一种栅极驱动电路及相关液晶显示器,尤指一种可使液晶显示器于关 机时,各通道打开薄膜晶体管的时间被错开,以利电流分散的栅极驱动电路及相关液晶显不器。
背景技术
液晶显示器具有外型轻薄、耗电量少以及无辐射污染等特性,已被广泛地应用在 计算机系统、行动电话、个人数字助理(PDA)等信息产品上。液晶显示器的工作原理是利用 液晶分子在不同排列状态下,对光线具有不同的偏振或折射效果,因此可经由不同排列状 态的液晶分子来控制光线的穿透量,进一步产生不同强度的输出光线,及不同灰阶强度的 红、蓝、绿光。请参考图1,图1为公知一薄膜晶体管(Thin Film Transistor, TFT)液晶显 示器10的示意图。液晶显示器10包含一液晶显示面板(IXD Panel) 100、一时序控制电 路102、一源极驱动电路104、一栅极驱动电路106以及一共享电压产生器108。液晶显示 面板100是由两基片(Substrate)构成,而于两基片间填充有液晶材料。一基片上设置 有复数条数据线(DataLine) 110、复数条垂直于数据线110的扫描线(Scan Line,或称栅 线,GateLine) 112以及多个薄膜晶体管114,而于另一基片上设置有一共享电极(Common Electrode)用来经由电压产生器108提供一共享电压Vcom。为便于说明,图1中仅显示 四个薄膜晶体管114,实际上,液晶显示面板100中每一数据线110与扫描线112的交接处 (Intersection)均连接有一薄膜晶体管114,亦即薄膜晶体管114是以矩阵的方式分布于 液晶显示面板100上,每一数据线110对应于液晶显示器10的一行(Column),而扫描线112 对应于液晶显示器10的一列(Row),且每一薄膜晶体管114对应于一像素(Pixel)。此外, 液晶显示面板100的两基片所构成的电路特性可视为一等效电容116。在液晶显示器10中,时序控制电路102会产生控制信号分别输入至源极驱动电路 104与栅极驱动电路106,则源极驱动电路104与栅极驱动电路106会对不同的数据线110 及扫描线112产生输入信号,因而控制薄膜晶体管114的导通及等效电容116两端的电位 差,并进一步地改变液晶分子的排列以及相对应的光线穿透量,以将显示数据122显示于 面板上。举例来说,栅极驱动电路106对扫描线112输入一脉波使薄膜晶体管114导通,因 此源极驱动电路104所输入数据线110的信号可经由薄膜晶体管114而输入等效电容116, 因而达到控制相对应像素的灰阶(Gray Level)状态。另外,通过控制源极驱动电路104输 入至数据线110的信号大小,可产生不同的灰阶大小。由于液晶的电路特性类似于电容,在液晶显示器10运作的过程中,等效电容116 会储存大小不定的电荷。当关机时,若等效电容116所储存的电荷未有效释放,再开机时, 液晶显示面板100会产生残影、闪烁等现象,影响画面质量。因此,为了改善上述问题,公知 液晶显示器10在关机时需有一释放残余电荷的机制,详述如下。时序控制电路102输出至栅极驱动电路106的信号中包含一关机指示信号Χ0Ν,其是用来表示液晶显示器10的操作状态。例如,当关机指示信号XON为高位准时,表示液 晶显示器10为开机状态,当低位准时,表示关机状态。因此,当液晶显示器10开机后尚未 关机前,关机指示信号XON维持高位准。当液晶显示器10受使用者或系统控制而关机时, 关机指示信号XON的位准会瞬间转为低位准。当关机指示信号XON的位准由高转为低时, 栅极驱动电路106会输出高电位电压VGH至每一通道(即扫描线112),以将所有薄膜晶体 管114打开,使得等效电容116所残余的电荷得以释放,以避免再开机时产生残影、闪烁等 现象。
当所有通道均输出高电位电压VGH时,可视为对电源供应器同时抽取电流,此电 流在经过导线时会产生压降,导致栅极驱动电路106的操作时序会受影响,造成显示异常。 为了避免上述问题,公知技术是在关机指示信号XON的传导路径上产生适当的延迟,错开 每个通道输出高电位电压VG H的时间,以分散电流的供给。其中,产生延迟的方法一般是 利用电阻/电容(RC)电路,亦即在相邻通道间关机指示信号XON的传导路径上设置一电阻 /电容(RC)电路,以延迟关机指示信号Χ0Ν。然而,电阻/电容(RC)电路的变异性较高,无 法产生一致的时间常数,造成延迟不足或过长,影响电荷释放的运作,甚至造成显示异常。

发明内容
因此,本发明的主要目的即在于提供一种栅极驱动电路及相关液晶显示器。本发明提出一种用于一液晶显示器的栅极驱动电路,该液晶显示器包含多个通 道,该栅极驱动电路包含有一移位暂存模块,用来根据一启动信号及一频率信号,产生对应 于该多个通道的多个扫描信号;多个逻辑电路,分别对应于该多个通道,每一逻辑电路用来 根据该多个扫描信号的一扫描信号及一关机指示信号,输出一驱动信号至一对应通道,并 输出该关机指示信号;以及多个整形及延迟单元,每一整形及延迟单元连接于相邻两通道 之间,用来将一整形及延迟单元所输出的该关机指示信号延迟一预设时间并整形后,传送 至另一通道。本发明另提出一种液晶显示器,包含有一面板,包含有多个通道;一时序控制电 路,用来产生一启动信号、一频率信号及一关机指示信号;一源极驱动电路,连接于该时序 控制电路与该面板之间,用来输出影像数据至该面板;以及一栅极驱动电路,连接于该时序 控制电路与该面板之间,用来驱动该面板显示影像数据。该栅极驱动电路包含有一移位暂 存模块,用来根据该启动信号及该频率信号,产生对应于该多个通道的多个扫描信号;多个 逻辑电路,分别对应于该多个通道,每一逻辑电路用来根据该多个扫描信号的一扫描信号 及该关机指示信号,输出一驱动信号至一对应通道,并输出该关机指示信号;以及多个整形 及延迟单元,每一整形及延迟单元连接于该多个逻辑电路中对应于相邻两通道的两逻辑电 路之间,用来将一逻辑电路所输出的该关机指示信号延迟一预设时间并整形后,传送至另 一逻辑电路。本发明另提出一种用于一液晶显示器的栅极驱动电路,该液晶显示器包含多个通 道,该栅极驱动电路包含有一移位暂存模块,用来根据一第一多任务结果及一第二多任务 结果,产生多个扫描信号至该多个通道;一第一多任务器,用来根据一关机指示信号,选择 输出一启动信号或一高位准信号,以产生该第一多任务结果;以及一第二多任务器,用来根 据该关机指示信号,选择输出一显示频率信号或一电荷释放频率信号,以产生该第二多任务结果。本发明另提出一种液晶显示器,包含有一面板,包含有多个通道;一时序控制电 路,用来产生一启动信号、一显示频率信号及一关机指示信号;一源极驱动电路,连接于该 时序控制电路与该面板之间,用来输出影像数据至该面板;以及一栅极驱动电路,连接于该 时序控制电路与该面板之间,用来驱动该面板显示影像数据。该栅极驱动电路包含有一移 位暂存模块,用来根据一第一多任务结果及一第二多任务结果,产生多个扫描信号至该多 个通道;一第一多任务器,用来根据一关机指示信号,选择输出该启动信号或一高位准信 号,以产生该第一多任务结果;以及一第二多任务器,用来根据该关机指示信号,选择输出 该显示频率信号或一电荷释放频率信号,以产生该第二多任务结果。


图1为公知一薄膜晶体管液晶显示器的示意图。

图2A为本发明实施例一栅极驱动电路的示意图。图2B为图2A中一整形及延迟单元的输入及输出信号示意图。图2C为图2A的栅极驱动电路的另一实施例示意图。图3A为本发明实施例一整形及延迟单元的示意图。图3B为本发明实施例另一整形及延迟单元的示意图。图3C为本发明实施例另一整形及延迟单元的示意图。图3D至图3F为可用于图2A的栅极驱动电路的缓冲电路的示意图。图4为本发明实施例一栅极驱动电路的示意图。其中,附图标记说明如下10薄膜晶体管液晶显示器100面板102时序产生器104源极驱动电路106、20、40栅极驱动电路116等效电容114薄膜晶体管122示数据200、400移位暂存模块CHl CHn通道Vcom共享电压LGC_1 LGC_n逻辑电路SDU_1 SDU_(n_l)整形及延迟单元SCN_1 SCN_n扫描信号DRV_1 DRV_n驱动信号STV启动信号CLK频率信号XON关机指示信号INVl INV4 反相器FLT_1 FLT_4、FLT_a、FLT_b 滤波电路MUXl第一多任务器MUX2第二多任务器Χ0Ν_ΕΝ致能信号CLK_X0N电荷释放频率信号
具体实施例方式请参考图2A,图2A为本发明实施例一栅极驱动电路20的示意图。栅极驱动电路 20用来取代图1中的栅极驱动电路106,以避免液晶显示器10于进行关机电荷释放时可能产生的大电流。为清楚说明本发明的概念,图1中液晶显示面板100上的扫描线112在此称 为通道CHl CHn。栅极驱动电路20包含有一移位暂存模块200、逻辑电路LGC_1 LGC_n 及整形及延迟单元SDU_1 SDU_(n-l)。移位暂存模块200用来根据时序控制电路102所 产生的一启动信号STV及一频率信号CLK,产生对应于通道CHl CHn的扫描信号SCN_1 SCN_n。逻辑电路LGC_1 LGC_n可根据移位暂存模块200所输出的扫描信号SCN_1 SCN_ η及时序控制电路102所产生的关机指示信号ΧΟΝ,输出驱动信号DRV_1 DRV_n至通道 CH_1 CH_n。同时,每一逻辑电路会将所收到关机指示信号XON输出至对应的整形及延迟 单元。每一整形及延迟单元SDU_1 SDU_(n-l)连接于相邻两逻辑电路之间,用来将前一 逻辑电路所输出的关机指示信号XON延迟一预设时间并整形后,传送至下一逻辑电路。详细来说,当液晶显示器10关机时,关机指示信号XON的位准会瞬间改变,如由 高转为低,则逻辑电路LGC_1会根据关机指示信号XON及扫描信号SCN_1,输出高电位电压 VGH的驱动信号DRV_1至通道CHl,同时将关机指示信号XON传送至整形及延迟单元SDU_1。 整形及延迟单元SDU_1会将逻辑电路LGC_1传送来的关机指示信号XON适当地延迟预设时 间并整形后,传送至逻辑电路LGC_2,则逻辑电路LGC_2可输出高电位电压VGH的驱动信号 DRV_2至通道CH2,并将关机指示信号XON传送至整形及延迟单元SDU_2。以此类推,逻辑电 路LGC_1 LGC_n会以相同间隔的延迟时间,依序输出高电位电压VGH的驱动信号DRV_1 DRV_n至通道CHl CHn,可让通道CHl CHn打开所属薄膜晶体管114的时间被错开,进 而分散电流,避免电流在经过导线时产生电压降,以维持后续正常操作。因此,通过整形及延迟单元SDU_1 SDU_(n-l),当液晶显示器10关机时,逻辑电 路LGC_1 LGC_n会以相同间隔的延迟时间,依序输出高电位电压VGH的驱动信号DRV_1 DRV_n至通道CHl CHn,使通道CHl CHn打开薄膜晶体管114的时间被错开,避免电流 在经过导线时产生电压降。需注意的是,整形及延迟单元SDU_1 SDU_(n-l)不仅只有将 关机指示信号XON延迟固定时间的功能,尚可将关机指示信号XON适当地整形。例如,若 因噪声或组件瑕疵的影响,造成某一整形及延迟单元SDU_a所接收的关机指示信号XON的 波形受干扰,而如图2B中左侧所示,则经过整形及延迟单元SDU_a的处理,可产生如图2B 中右侧所示波形。比较图2B左、右两侧的波形可知,整形及延迟单元SDU_a将关机指示信 号XON延迟了共(tb-ta)的时间,并将其波形中的干扰滤除。在此情形下,整形及延迟单元 SDU_1 SDU_(n-l)可确保处理后的关机指示信号XON可延迟固定时间后输出至逻辑电路 LGC_2 LGC_n。在图2A中,整形及延迟单元SDU_1 SDU_(n_l)是用来将关机指示信号XON延迟 一预设时间并整形后,传送至下一逻辑电路。需注意的是,整形及延迟单元SDU_1 SDU_ (n-1)的实现方式或位置不限于特定种类,只要能达到上述目的即可。举例来说,每一逻辑 电路与其对应的整形及延迟单元的位置可互换,亦即关机指示信号XON是先经整形及延迟 单元的处理后,再传送至逻辑电路,如图2C所示。在此情形下,整形及延迟单元的数量与逻 辑电路的数量相同,同为η。 另外,请参考图3Α,图3Α为本发明实施例一整形及延迟单元SDU_x的示意图。整 形及延迟单元SDU_x是由反相器INVl INV4所组成,每一反相器可将输入信号延迟固定 时间,并反转后输出。因此,经过四个反相器INVl INV4后,整形及延迟单元SDU_x所输 出的关机指示信号XON会延迟四倍的反相器延迟时间,且相位维持不变。利用反相器实现整形及延迟单元 的好处在于信号经过反相器之后,除了延迟的效果外,同时能达到整形的 目的。当然,整形及延迟单元SDU_x所输出的关机指示信号XON相位是否相反,并不违背本 发明的精神,本实施例以同相位描述。请参考图3B,图3B为本发明实施例一整形及延迟单元SDUj的示意图。整形及延 迟单元SDUj与图3A的整形及延迟单元SDU_x相似,亦包含有反相器INVl INV4。此外, 整形及延迟单元SDU_y另包含滤波电路FLT_1 FLT_4。滤波电路FLT_1 FLT_4皆由电 阻、电容所组成,可将输入信号延迟,并可滤除部分噪声,以加强延迟及整形的效果。在图3B中,整形及延迟单元SDUj可视为在整形及延迟单元SDU_x中增加滤波电 路FLT_1 FLT_4。当然,所增加的滤波电路不限于四个,亦可以是其它数量。例如,图3C 所示的一整形及延迟单元SDU_z仅包含两个滤波电路FLT_a、FLT_b。需注意的是,图3A至图3C所示的整形及延迟单元SDU_x、SDUj、SDU_z是用以说 明整形及延迟单元SDU_1 SDU_(n-l)可能的实现方式,但不限于此。本领域具通常知识 者当根据不同显示器所需的延迟时间,适当地设计整形及延迟单元SDU_1 SDU_(n-l),确 保通道CHl CHn打开所属薄膜晶体管114的时间被错开,以利电流分散,避免电流在经过 导线时产生电压降,进而维持后续正常操作。另外,更进一步地,为加大传输关机指示信号XON时的时间常数,可在关机指示信 号XON传导路径的最前端(如时序控制电路102与逻辑电路LGC_1之间或逻辑电路LGC_1 与整形及延迟单元_1之间等)或适当位置,设置至少一缓冲电路,其等效于一大电阻,并于 关机指示信号XON传导路径的最后端设置一(等效)大电容。借此,关机指示信号XON的 传输路径的前、后两端分别增加了等效大电阻及等效大电容,整体而言,可加大关机指示信 号XON的传输路径的时间常数,进一步错开关机指示信号XON启动时,每一通道输出高电位 电压VGH的时间,以分散电流的供给。其中,所采用的缓冲电路不限于特定种类,例如图3D 的(弱)上拉及下拉架构、图3E的(弱)上拉架构或图3F的(弱)下拉架构等,凡能适当 提高阻抗者皆可适用于本发明。另一方面,请参考图4,图4为本发明实施例一栅极驱动电路40的示意图。栅极驱 动电路40同样可用来取代图1中的栅极驱动电路106,以避免液晶显示器10于进行关机电 荷释放时可能产生的大电流。栅极驱动电路40包含有一移位暂存模块400、一第一多任务 器MUXl及一第二多任务器MUX2。第一多任务器MUXl可根据一致能信号Χ0Ν_ΕΝ,选择输出 时序控制电路102所产生的启动信号STV或一高位准信号HV至移位暂存模块400。而第二 多任务器MUX2则根据致能信号Χ0Ν_ΕΝ,选择输出时序控制电路102所产生的频率信号CLK 或一电荷释放频率信号CLK_X0N至移位暂存模块400。其中,致能信号Χ0Ν_ΕΝ是根据关机 指示信号XON而得,其可视关机指示信号XON的信号形式,等于关机指示信号XON或为关机 指示信号XON的反相信号。另外,高位准信号HV为对应于高电位电压VGH的逻辑「1」信号。 频率信号CLK是时序控制电路102用以驱动显示影像时的频率,亦可将之称为显示频率信 号,而电荷释放频率信号CLK_X0N则是液晶显示器10于进行关机电荷释放时所需的频率。简单来说,在开机模式下,第一多任务器MUXl及第二多任务器MUX2是根据致能信 号Χ0Ν_ΕΝ,分别输出启动信号STV及频率信号CLK至移位暂存模块400,使得移位暂存模块 400可依显示顺序输出扫描信号至通道CHl CHn。相反地,当液晶显示器10由开机转为 关机时,第一多任务器MUXl及第二多任务器MUX2是根据致能信号Χ0Ν_ΕΝ,分别输出高位准信号HV及电荷释放频率信号CLK_XON至移位暂存模块400。由于电荷释放频率信号CLK_ XON是预设对应于释放电荷所需的频率,因此,移位暂存模块400可依预设时序,依序输出 高电位电压VGH至通道CHl CHn。换句话说,设计者可预先根据系统所需,设计适当的电 荷释放频率信号CLK_X0N,使得液晶显示器10由开机转为关机时,移位暂存模块400是以特 定的延迟时间,依序输出高电位电压VGH至通道CHl CHn。因此,只要电荷释放频率信号 CLK_X0N设定正确,通道CHl CHn打开薄膜晶体管114的时间会被有效错开,以利电流分 散,避免电流在经过导线时产生电压降,进而维持后续正常操作。因此,通过栅极驱动电路40,设计者可通过电荷释放频率信号CLK_X0N,决定执行 关机电荷释放时各通道打开晶体管的时间,可使之错开,避免电流在经过导线时产生电压 降。
在公知技术中,由于电阻/电容(R/C)电路的变异性较高,无法产生一致的时间 常数,造成延迟不足或过长,以致电流在经过导线时可能会产生电压降,影响栅极驱动电路 106的操作时序,甚至造成显示异常。相较之下,在前述本发明实施例中,图2A及图4的栅 极驱动电路20、40皆可用来取代图1中的栅极驱动电路106,使得关机时,通道CHl CHn 打开薄膜晶体管114的时间能够被有效错开,以利电流分散,避免电流在经过导线时产生 电压降,进而维持后续正常操作。综上所述,本发明可使液晶显示器于关机时,各通道打开薄膜晶体管的时间被错 开,以利电流分散,避免电流在经过导线时产生电压降,进而维持后续正常操作。以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修 饰,皆应属本发明的涵盖范围。
权利要求
1.一种用于一液晶显示器的栅极驱动电路,其特征在于,该液晶显示器包含多个通道, 该栅极驱动电路包含有一移位暂存模块,用来根据一启动信号及一频率信号,产生对应于该多个通道的多个 扫描信号;多个逻辑电路,分别对应于该多个通道,每一逻辑电路用来根据该多个扫描信号的一 扫描信号及一关机指示信号,输出一驱动信号至一对应通道,并输出该关机指示信号;以及多个整形及延迟单元,每一整形及延迟单元连接于相邻两通道之间,用来将一整形及 延迟单元所输出的该关机指示信号延迟一预设时间并整形后,传送至另一通道。
2.如权利要求1所述的栅极驱动电路,其特征在于,该多个整形及延迟单元的每一整 形及延迟单元包含有多个反相器,串接于一序列。
3.如权利要求2所述的栅极驱动电路,其特征在于,该多个整形及延迟单元的每一整 形及延迟单元另包含有至少一滤波电路,每一滤波电路连接于相邻两反相器之间。
4.如权利要求3所述的栅极驱动电路,其特征在于,该至少一滤波电路的每一滤波电 路包含有电阻或电容。
5.一种液晶显示器,其特征在于,该液晶显示器包含有一面板,包含有多个通道;一时序控制电路,用来产生一启动信号、一频率信号及一关机指示信号;一源极驱动电路,连接于该时序控制电路与该面板之间,用来输出影像数据至该面板;以及一栅极驱动电路,连接于该时序控制电路与该面板之间,用来驱动该面板显示影像数 据,该栅极驱动电路包含有一移位暂存模块,用来根据该启动信号及该频率信号,产生对应于该多个通道的多个 扫描信号;多个逻辑电路,分别对应于该多个通道,每一逻辑电路用来根据该多个扫描信号的一 扫描信号及该关机指示信号,输出一驱动信号至一对应通道,并输出该关机指示信号;以及多个整形及延迟单元,每一整形及延迟单元连接于该多个逻辑电路中对应于相邻两通 道的两逻辑电路之间,用来将一逻辑电路所输出的该关机指示信号延迟一预设时间并整形 后,传送至另一逻辑电路。
6.如权利要求5所述的液晶显示器,其特征在于,该多个整形及延迟单元的每一整形 及延迟单元包含有多个反相器,串接于一序列。
7.如权利要求6所述的液晶显示器,其特征在于,该多个整形及延迟单元的每一整形 及延迟单元另包含有至少一滤波电路,每一滤波电路连接于相邻两反相器之间。
8.如权利要求7所述的液晶显示器,其特征在于,该至少一滤波电路的每一滤波电路 包含有电阻或电容。
9.一种用于一液晶显示器的栅极驱动电路,该液晶显示器包含多个通道,其特征在于, 该栅极驱动电路包含有一移位暂存模块,用来根据一第一多任务结果及一第二多任务结果,产生多个扫描信 号至该多个通道;一第一多任务器,用来根据一关机指示信号,选择输出一启动信号或单一位准信号,以产生该第一多任务结果;以及一第二多任务器,用来根据该关机指示信号,选择输出一显示频率信号或一电荷释放 频率信号,以产生该第二多任务结果。
10.如权利要求9所述的栅极驱动电路,其特征在于,其中该第一多任务器是于该关机 指示信号指示该液晶显示器由一开机模式切换至一关机模式时,输出单一位准信号,以产 生该第一多任务结果。
11.如权利要求9所述的栅极驱动电路,其特征在于,该第一多任务器是于该关机指示 信号指示该液晶显示器操作于一开机模式时,输出该启动信号,以产生该第一多任务结果。
12.如权利要求9所述的栅极驱动电路,其特征在于,该第二多任务器是于该关机指示 信号指示该液晶显示器由一开机模式切换至一关机模式时,输出该电荷释放频率信号,以 产生该第二多任务结果。
13.如权利要求9所述的栅极驱动电路,其特征在于,该第二多任务器是于该关机指示 信号指示该液晶显示器操作于一开机模式时,输出该显示频率信号,以产生该第二多任务 结果。
14.如权利要求9所述的栅极驱动电路,其特征在于,该显示频率信号是对应于该液晶 显示器显示影像时的频率,该电荷释放频率信号是对应于该液晶显示器关机时释放电荷的频率。
15.如权利要求9所述的栅极驱动电路,其特征在于,该第一多任务器和第二多任务器 是由该液晶显示器的一时序控制电路实现。
16.一种液晶显示器,其特征在于,该液晶显示器包含有 一面板,包含有多个通道;一时序控制电路,用来产生一启动信号、一显示频率信号及一关机指示信号; 一源极驱动电路,连接于该时序控制电路与该面板之间,用来输出影像数据至该面板;以及一栅极驱动电路,连接于该时序控制电路与该面板之间,用来驱动该面板显示影像数 据,包含有一移位暂存模块,用来根据一第一多任务结果及一第二多任务结果,产生多个扫描信 号至该多个通道;一第一多任务器,用来根据一关机指示信号,选择输出该启动信号或单一位准信号,以 产生该第一多任务结果;以及一第二多任务器,用来根据该关机指示信号,选择输出该显示频率信号或一电荷释放 频率信号,以产生该第二多任务结果。
17.如权利要求16所述的液晶显示器,其特征在于,该第一多任务器是于该关机指示 信号指示该液晶显示器由一开机模式切换至一关机模式时,输出该位准信号,以产生该第 一多任务结果。
18.如权利要求16所述的液晶显示器,其特征在于,该第一多任务器是于该关机指示 信号指示该液晶显示器操作于一开机模式时,输出该启动信号,以产生该第一多任务结果。
19.如权利要求16所述的液晶显示器,其特征在于,该第二多任务器是于该关机指示 信号指示该液晶显示器由一开机模式切换至一关机模式时,输出该电荷释放频率信号,以产生该第二多任务结果。
20.如权利要求16所述的液晶显示器,其特征在于,该第二多任务器是于该关机指示 信号指示该液晶显示器操作于一开机模式时,输出该显示频率信号,以产生该第二多任务结果。
21.如权利要求16所述的液晶显示器,其特征在于,该显示频率信号是对应于该液晶 显示器显示影像时的频率,该电荷释放频率信号是对应于该液晶显示器关机时释放电荷的频率。
22.如权利要求16所述的液晶显示器,其特征在于,该第一多任务器和第二多任务器 是由该时序控制电路实现。
全文摘要
用于一液晶显示器的栅极驱动电路,包含有一移位暂存模块,用来根据一启动信号及一频率信号,产生对应于多个通道的多个扫描信号;多个逻辑电路,分别对应于该多个通道,每一逻辑电路用来根据该多个扫描信号的一扫描信号及一关机指示信号,输出一驱动信号至一对应通道,并输出该关机指示信号;以及多个整形及延迟单元,每一整形及延迟单元连接于相邻两通道之间,用来将一整形及延迟单元所输出的该关机指示信号延迟一预设时间并整形后,传送至另一通道。
文档编号G09G3/36GK102103294SQ20091026121
公开日2011年6月22日 申请日期2009年12月17日 优先权日2009年12月17日
发明者吴柏群, 洪敬和, 萧兆志, 陈炎伯 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1