像素单元电路及其工作方法、oled显示装置的制作方法

文档序号:2583902阅读:117来源:国知局
专利名称:像素单元电路及其工作方法、oled显示装置的制作方法
技术领域
本发明涉及像素电路设计技术,尤其涉及ー种像素単元电路及其工作方法、有机发光二极管(Organic Light-Emitting Diode, 0LED)显示装置。
背景技术
OLED作为ー种电流型发光器件已越来越多地被应用于高性能显示中。随着显示尺寸的増大,传统的无源矩阵有机发光二极管(Passive Matrix 0LED,PM0LED)显示需要更短的单个像素驱动时间,因而需要増大瞬态电流,増加功耗,同时,大电流的应用会造成氧化铟锡(ITO)线上压降过大,并使OLED工作电压过高,进而降低OLED效率,而有源矩阵有机发光二极管(Active MatrixOLED, AM0LED)显示通过开关管逐行扫描输入OLED电流,可以很好地解决这些问题。
在AMOLED背板设计中,主要需要解决的问题是像素和像素之间的亮度非均匀性,具体的首先,AMOLED多采用低温多晶硅薄膜晶体管(LTPS TFT)构建像素电路为OLED器件提供相应的电流,与一般的非晶硅薄膜晶体管(amorphous-SiTFT)相比,LTPS TFT具有更高的迁移率和更稳定的特性,更适合应用于AMOLED显示中,但是,由于晶化工艺的局限性,在大面积玻璃基板上制作的LTPS TFT,常常在诸如阈值电压、迁移率等电学參数上具有非均匀性,这种非均匀性会转化为OLED的电流差异和亮度差异,并被人眼所感知,即穆拉(mura)现象;第二,在大尺寸显示应用中,由于背板电源线存在一定电阻,且所有像素的驱动电流都由背板正电源(ARVDD)提供,因此,在背板中靠近ARVDD电源供电位置区域的电源电压比离供电位置较远区域的电源电压要高,这种现象被称为IR Drop。由于ARVDD的电压与电流相关,IR Drop也会造成不同区域的电流差异,进而在显示时产生mura现象;第三,OLED器件在蒸镀时由于膜厚不均也会造成电学性能的非均匀性。图I为OLED亮度、OLED阈值电压与OLED工作时间的关系示意图,图I中]表示亮度,令.表示OLED阈值电压,如图I所示,在长时间工作后,OLED内部电学性能的退化会造成阈值电压Vth升高,从而发光效率降低、亮度下降。如何补偿OLED器件的退化目前已成为ー个重要课题,OLED退化会造成在长时间显示固定画面的区域出现图像残影(Image Sticking),影响显示效果。图2为OLED亮度损失与驱动电压的关系示意图,图3为OLED亮度与电流密度的关系不意图,图3中, 會 メ表不红光OLED売度与电流S度的关系,— —表不绿光OLED亮度与电流密度的关系,~表示蓝光OLED与电流密度的关系,如图2和图3所示,OLED阈值电压的升高与亮度损失基本呈线性关系,而OLED电流与亮度的关系也是线性关系,因此,在补偿OLED退化时,可以通过使驱动电流随着OLED阈值电压增大而线性増加,来补偿亮度损失。AMOLED按照驱动类型可以划分为三大类数字式、电流式和电压式,其中,数字式驱动方法通过将TFT作为开关控制驱动时间的方式实现灰阶,无需补偿非均匀性,但是其工作频率随显示尺寸增大而成倍上升,导致很大的功耗,并在一定范围内达到设计的物理极限,因此不适合大尺寸显示应用;电流式驱动法通过直接提供大小不同的电流给驱动管的方式实现灰阶,它可以较好地补偿TFT非均匀性及IR Drop,但是在写入低灰阶信号时,小电流对数据线上较大的寄生电容充电会造成写入时间过长,这ー问题在大尺寸显示中尤其严重并且难以克服;电压式驱动方法与传统AMLCD驱动方法类似,由驱动IC提供ー个表示灰阶的电压信号,该电压信号会在像素电路内部被转化为驱动管的电流信号,从而驱动OLED实现亮度灰阶,这种方法具有驱动速度快,实现简单的优点,适合驱动大尺寸面板,被业界广泛采用,但是需要设计额外的TFT和电容器件来补偿TFT非均匀性及IR Drop0图4为现有技术中最传统的由2个TFT晶体管、I个电容和ー个OLED组成的电压 驱动型像素单元电路结构(2T1C)示意图,其中,开关管T2将数据线上的数据电压传输到驱动管Tl的栅极,驱动管Tl将这个数据电压转化为相应的电流供给0LED,在正常工作吋,驱动管Tl应处于饱和区,在一行的扫描时间内提供恒定电流。其电流可表示为Ioled =^p-Cox ~· (VData-ARVDD-VJ2其中,μ P为载流子迁移率,Cra为栅氧化层电容,W/L为晶体管宽长比,Vllata为数据电压,ARVDD为AMOLED背板电源,为所有像素单元共享,Vth为晶体管的阈值电压。由上式可知,如果不同像素単元之间的Vth不同,则电流存在差异。且随着OLED器件的退化,即使提供恒定的电流,OLED的发光亮度也会降低。目前,补偿Vth均匀性和IRdrop的像素单元结构有很多种,但是,有的像素单元结构虽然可以补偿驱动管的Vth非均匀性,但不能补偿IR Drop和OLED退化带来的亮度损失;有的像素单元电路虽然可以补偿驱动管的Vth非均匀性和IR Drop,但不能补偿OLED退化带来的亮度损失;有的像素单元电路虽然可以补偿Vth非均匀性、IR drop及OLED退化的影响,但是由于该结构是电流型驱动,不适合大尺寸面板的应用;有的像素単元电路虽然可以补偿OLED退化的影响,但是不能补偿Vth非均匀性和IR Drop0所以,现有技术提出的像素电路无法在既有效补偿TFT驱动管的阈值电压Vth非均匀性、背板电源的IRdrop及OLED退化的影响的同时,又适合大尺寸面板的应用。

发明内容
有鉴于此,本发明的主要目的在于提供一种像素単元电路及其工作方法、OLED显示装置,能够有效地补偿TFT驱动管的阈值电压非均匀性、背板电源的IR drop及OLED退化的影响,且适合大尺寸面板的应用。为达到上述目的,本发明的技术方案是这样实现的一种像素単元电路,包括第一子电路模块、第二子电路模块、电容和有机发光显示ニ极管OLED ;其中,第一子电路模块的ー个输入端与数据线连接;第一子电路模块的另一个输入端与第二子电路模块的输出端和OLED连接;第一子电路模块的输出端和第二子电路模块的输入输出端通过电容连接;第二子电路模块的输出端连接0LED,并且在二者两端施加背板正负电源的电压差。所述第一子电路模块用于选择输入电压输出给电容;所述第二子电路模块用于将输入电压转化为电流提供给0LED。该像素単元电路包括子电路模块⑴、子电路模块⑵、电容⑶和有机发光显示ニ极管OLED(4);其中,子电路模块⑴的两个输入端分别连接数据线和OLED(4)的阳极,输出端ND点连接至电容⑶的一端;子电路模块⑵的输入端连接背板正电源ARVDD,输入输出端NG点连接电容(3) 的另一端,输出端连接至OLED (4)的阳极;OLED (4)的阴极连接背板负电源ARVSS。所述子电路模块⑴包括晶体管(11)和晶体管(12),所述晶体管(11)和晶体管
(12)为P型TFT晶体管;其中,所述晶体管(11)的栅极输入控制信号SCAN、源极连接数据线、漏极对应ND点;晶体管(12)的栅极输入控制信号EMB、漏极对应ND点、源极连接OLED (4)的阳极。所述子电路模块(2)包括晶体管(21)、晶体管(22)、晶体管(23)和电容(24),所述晶体管(21)、晶体管(22)、晶体管(23)为P型TFT晶体管;其中, 晶体管(21)的栅极对应NG点、漏极输入ARVDD ;晶体管(22)的栅极输入控制信号EMB、漏极对应NG点、源极与晶体管(21)的源极相连;晶体管(23)的栅极输入控制信号EM、漏极与晶体管(21)的源极相连、源极连接OLED(4)的阳极;电容(24)的一端对应NG点,另一端连接ARVDD。该像素単元电路包括子电路模块(Γ )、子电路模块(2’)、电容(3’ )和OLED (4’ );其中,子电路模块(Γ )的两个输入端分别连接数据线和0LED(4’ )阴极,输出端ND’点连接至电容(3’ )的一端;子电路模块(2’ )的输入端连接ARVSS,输入输出端NG’点连接电容(3’ )的另ー端,输出端连接至OLED (4’ )阴极;OLED (4 ’)的阳极连接 ARVDD。所述子电路模块(Γ )包括晶体管(11’ )和晶体管(12’),所述晶体管(11’ )和晶体管(12’)为N型TFT晶体管;其中,晶体管(11’)的栅极输入控制信号SCAN’、源极连接数据线、漏极对应ND’点;晶体管(12’)的栅极输入控制信号EMB’、漏极对应ND’点、源极连接OLED (4’)的阴极。所述子电路模块(2’ )包括晶体管(21’)、晶体管(22’)、晶体管(23’ )和电容(24’),所述晶体管(21’)、晶体管(22’)、晶体管(23’)为N型TFT晶体管;其中,晶体管(21’)的栅极对应NG’点、漏极连接ARVSS ;晶体管(22’ )的栅极输入控制信号EMB’、漏极对应NG’点、源极与晶体管(21’ )的源极相连;
晶体管(23’)的栅极输入控制信号EM’、漏极与晶体管(21’)的源极相连、源极连接OLED(4’ )的阴极;电容(24’ )的一端对应NG’点,另一端连接ARVSS。一种像素単元电路工作方法,用于包括晶体管(11)、晶体管(12)、晶体管(21)、晶体管(22)、晶体管(23)、电容(24)、电容(3)和OLED (4)的像素单元电路,包括SCAN为高电平,EM和EMB为低电平,则晶体管(21)、晶体管(22)、晶体管(12)、晶体管(23)导通,晶体管(11)关断,电容(3)被放电;SCAN为高电平,EMB为低电 平,EM为高电平,则EM变高瞬间,晶体管(21)、晶体管
(22)、晶体管(12)导通,晶体管(11)、晶体管(23)关断,晶体管(21)形成ニ极管连接,NG点电压被ARVDD充电,逐渐上升使晶体管(21)关断,同时ND点被OLED (4)放电;SCAN为低电平,EM、EMB为高电平,则晶体管(21)、晶体管(11)导通,晶体管(22)、晶体管(12)、晶体管(23)关断;SCAN为高电平,EM为低电平,EMB为高电平,则晶体管(21)、晶体管(23)导通,晶体管(22)、晶体管(11)、晶体管(12)关断,0LED(4)发光,所述晶体管(11)、晶体管(12)、晶体管(21)、晶体管(22)、晶体管(23)为P型TFT
晶体管。一种像素単元电路工作方法,用于包括晶体管(11’)、晶体管(12’)、晶体管(21’)、晶体管(22’)、晶体管(23’)、电容(24’)、电容(3’ )和0LED(4’ )的像素单元电路,包括SCAN’为低电平,EM’和EMB’为高电平,则晶体管(21’)、晶体管(22’)、晶体管(12’)、晶体管(23’ )导通,晶体管(11’ )关断,电容(3’ )被放电;SCAN’为低电平,EMB’为高电平,EM’为低电平,晶体管(21’)、晶体管(22’)、晶体管(12’ )导通,晶体管(11’)、晶体管(23’ )关断,晶体管(21’ )形成ニ极管连接,NG’点电压通过晶体管(21’)向ARVSS放电,逐渐下降使晶体管(21’)关断,同时ND’点被ARVDD充电;SCAN’为高电平,EM’、EMB’为低电平,则晶体管(21’)、晶体管(11’ )导通,晶体管(22’)、晶体管(12’)、晶体管(23’ )关断;SCAN’为低电平,EM’为高电平,EMB’为低电平,则晶体管(21’)、晶体管(23’ )导通,晶体管(22’)、晶体管(11’)、晶体管(12’ )关断,0LED(4’ )发光,所述晶体管(11’)、晶体管(12’)、晶体管(21’)、晶体管(22’)、晶体管(23’)为N型TFT晶体管。ー种OLED显示装置,该OLED显示装置包括串联的多个如权利要求1_8中任ー项所述的像素単元电路。本发明提出的像素单元电路,由第一子电路模块、第二子电路模块、电容和OLED构成,其主要工作过程分为补偿和求值两个阶段。相比于传统的像素単元电路,本发明可以有效地补偿OLED器件的退化,以及TFT驱动管的阈值电压非均匀性和背板电源的IR drop,提升显示效果,且由于本发明提出的像素単元电路基于电压反馈技术设计,所以适合大尺寸面板的应用。


图I为OLED亮度、OLED阈值电压与OLED工作时间的关系示意图;图2为OLED亮度损失与驱动电压的关系示意图;图3为OLED亮度与电流密度的关系示意图;图4为现有技术电压驱动型像素单元电路结构示意图;图5为现有技术提出的一种像素单元电路结构示意图;图6为现有技术对应图5所示电路结构的控制信号波形示意图。图7为现有技术提出的另一种像素单兀电路结构不意图;图8为现有技术对应图7所示电路结构的控制信号波形示意图;图9为现有技术提出的又一种像素单元电路结构示意图;图10为现有技术对应图9所示电路结构的控制信号波形示意图;图11为现有技术提出的再一种像素单元电路结构示意图;图12为现有技术对应图11所示电路结构的控制信号波形示意图;图13为本发明提出的一种像素单元电路结构示意图;图14为本发明实施例一种像素单元电路的详细结构示意图;图15为本发明实施例SCAN、EM和EMB的控制信号波形示意图;图16为本发明实施例第I阶段的工作情况示意图;图17为本发明实施例第2阶段的工作情况示意图;图18为本发明实施例第3阶段的工作情况示意图;图19为本发明实施例第4阶段的工作情况示意图;图20为本发明实施例像素単元电路补偿阈值电压非均匀性的模拟结果示意图;图21为本发明实施例像素单元电路补偿IR Drop的模拟结果示意图;图22为本发明实施例像素单元电路补偿OLED退化的模拟结果示意图;图23为本发明实施例采用高电平导通的N型晶体管实现像素单元电路的整体结构示意图;图24为本发明实施例采用高电平导通的N型晶体管实现像素单元电路的具体结构示意图;
图25为本发明实施例中SCAN’、EM’和EMB’的控制信号波形示意图。
具体实施例方式概括来说,本发明提出的像素单元电路包括第一子电路模块、第二子电路模块、电容和有机发光显示ニ极管OLED ;其中,第一子电路模块的ー个输入端与数据线连接;第一子电路模块的另一个输入端与第二子电路模块的输出端和OLED连接;第一子电路模块的输出端和第二子电路模块的输入输出端通过电容连接;第二子电路模块的输出端连接0LED,并且在二者两端施加背板正负电源的电压差。其中,所述第一子电路模块用于选择输入电压输出给电容;所述第二子电路模块用于将输入电压转化为电流提供给0LED。
图13为本发明提出的一种像素单元电路结构示意图,如图13所示,该像素单元电路包括子电路模块I、子电路模块2、电容3和OLED 4,其中,子电路模块I有两个输入端和ー个输出端,具体的,两个输入端分别连接数据线和OLED 4阳极,输出端连接至电容3的一端,子电路模块2有一个输入端、ー个输入输出端和ー个输出端,其中,输入端连接ARVDD,输入输出端连接电容3的另一端,输出端连接至OLED 4的阳极,本发明中,子电路模块I的输出端也称为ND点,子电路模块2的输入输出端也称为NG点。换言之,本发明像素单兀电路中,子电路模块I的输入为数据电压Vllata和OLED阳极,输出为ND点;子电路模块2有一个输入信号为ARVDD,一个电压输入输出端ロ NG点,ー个电流输出端ロ OLED 4阳极,电容3连接在ND和NG之间,OLED 4的阴极连接背板负电源(ARVSS)。如图13所示的像素单元电路中,子电路模块I的作用是选择输入电压(VData或Voled)输出到ND,子电路模块2的作用是将输入电压转化为电流供给0LED,其输出表达式为f(VNG,ARVDD,Vth) = Imd,其工作方式可分为两个阶段,第一阶段是补偿阶段,在该阶段,ND点电压为』(Voled o为OLED阈值电压),此时,子电路模块2的NG点为输出端ロ,电压为ARVDD+Vth,Vth为像素単元电路中所使用晶体管的阈值电压;第二阶段为求值阶段,在该阶 段,子电路模块I输出ND点电压为VData,此时,子电路模块2的NG点为输入端ロ,这时由于电容的自举效应,使NG点电压变为k · (VData-V0LED 0) +ARVDD+Vth,子电路模块2将这个输入电压转化为电流,在转化过程中消除上述NG点电压表达式中的ARVDD和Vth项,使输出电流与ARVDD、Vth无关,相当于补偿阈值电压非均匀性和IR Drop,同时,子电路模块2使输出电流与C1成正比,即V_—C1越大,输出电流越大,二者关系通过比例系数k来调节,使之补偿OLED衰减带来的电流下降、发光效率降低的影响。相比较传统的像素结构,该像素単元电路可以有效地补偿OLED器件的退化以及TFT驱动管的阈值电压非均匀性、背板电源的IRdrop ο图14为本发明实施例一种像素单元电路的详细结构示意图,如图14所示,该像素单元电路由五个P型TFT晶体管、ー个OLED和两个电容组成,ARVDD为高电平电源信号,ARVSS为低电平电源信号,整个电路由三个控制信号SCAN、EM和EMB控制,SCAN、EM和EMB的控制信号波形如图15所示。结合图13和图14来说,子电路模块I包括晶体管11和晶体管12,子电路模块2包括晶体管21、晶体管22、晶体管23和电容24 ;其中,晶体管11的栅极输入控制信号SCAN、源极连接数据线、漏极对应ND点;晶体管12的栅极输入控制信号EMB、漏极对应ND点(即晶体管12的漏极与晶体管11的漏极相连)、源极连接OLED 4的阳极;晶体管21的栅极对应NG点、漏极输入ARVDD ;晶体管22的栅极输入控制信号EMB、漏极对应NG点、源极与晶体管21的源极相连;晶体管23的栅极输入控制信号EM、漏极与晶体管21的源极相连、源极连接OLED4的阳极;电容24的一端对应NG点,另一端连接ARVDD。可以看出,子电路模块I的两个输入端分别对应晶体管11和晶体管12的源极,输出端对应晶体管11或晶体管12的漏极;子电路模块2的输入端对应晶体管21的漏极,输入输出端对应晶体管21的栅极,输出端对应晶体管23的源扱。图14所示像素単元电路基于图15所示控制信号波形的工作过程分为4个阶段第I阶段为预冲阶段,如图16所示,在这个阶段,SCAN为高电平,EM和EMB为低电平。此时晶体管21、晶体管22、晶体管12、晶体管23导通,晶体管11关断,电容3被放电,NG点电位小于ARVDD+Vthp,Vthp为P型TFT晶体管I的阈值电压(Vthp < O);第2阶段为补偿阶段,如图17所示,在这个阶段,SCAN为高电平,EMB为低电平,EM为闻电平。EM变闻瞬间,晶体管21、晶体管22 、晶体管12导通,晶体管11、晶体管23关断。晶体管21形成ニ极管连接,NG点电压被ARVDD充电,逐渐上升直至ARVDD+Vthp,使晶体管21关断,同时ND点被OLED 4放电,直至OLED 4关断无电流通过,此时ND电压为Vmd。,即OLED 6的阈值电压。第3阶段为求值阶段,如图18所示,在这个阶段,SCAN为低电平,EM、EMB为高电平。晶体管21、晶体管11导通,晶体管22、晶体管12、晶体管23关断。此时数据线上的电压被加到电容3的ND点,由于NG点无直流通路,因此该点的电荷总量相较于阶段2应保持不变,如下式(ARVDD+Vthp-V0LED 0) · C3+(ARVDD+Vthp-ARVDD) · C24= (VNG-VData) · C3+(Vng-ARVDD) · C24计算得Vng = [C3/ (C3+C24) ] · VData-V0LED 0) +ARVDD+Vthp。第4阶段为保持发光阶段,如图19所示,在这个阶段,SCAN为高电平,EM为低电平、EMB为闻电平。晶体管21、晶体管23导通,晶体管22、晶体管11、晶体管12关断。此时NG点的电压被电容24保存,晶体管23打开后,电流可供给OLED 4使之发光。此时流过晶体管21的电流为
权利要求
1.一种像素单元电路,其特征在于,该像素单元电路包括第一子电路模块、第二子电路模块、电容和有机发光显示二极管OLED ;其中, 第一子电路模块的一个输入端与数据线连接; 第一子电路模块的另一个输入端与第二子电路模块的输出端和OLED连接; 第一子电路模块的输出端和第二子电路模块的输入输出端通过电容连接; 第二子电路模块的输出端连接0LED,并且在二者两端施加背板正负电源的电压差。
2.根据权利要求I所述的像素单元电路,其特征在于, 所述第一子电路模块用于选择输入电压输出给电容; 所述第二子电路模块用于将输入电压转化为电流提供给OLED。
3.根据权利要求I所述的像素单元电路,其特征在于,该像素单元电路包括子电路模块(I)、子电路模块(2)、电容(3)和有机发光显示二极管OLED (4);其中, 子电路模块(I)的两个输入端分别连接数据线和OLED(4)的阳极,输出端ND点连接至电容⑶的一端; 子电路模块(2)的输入端连接背板正电源ARVDD,输入输出端NG点连接电容(3)的另一端,输出端连接至OLED (4)的阳极; OLED (4)的阴极连接背板负电源ARVSS。
4.根据权利要求3所述的像素单元电路,其特征在于,所述子电路模块(I)包括晶体管(11)和晶体管(12),所述晶体管(11)和晶体管(12)为P型TFT晶体管;其中, 所述晶体管(11)的栅极输入控制信号SCAN、源极连接数据线、漏极对应ND点; 晶体管(12)的栅极输入控制信号EMB、漏极对应ND点、源极连接OLED (4)的阳极。
5.根据权利要求4所述的像素单元电路,其特征在于,所述子电路模块(2)包括晶体管(21)、晶体管(22)、晶体管(23)和电容(24),所述晶体管(21)、晶体管(22)、晶体管(23)为P型TFT晶体管;其中, 晶体管(21)的栅极对应NG点、漏极输入ARVDD ; 晶体管(22)的栅极输入控制信号EMB、漏极对应NG点、源极与晶体管(21)的源极相连; 晶体管(23)的栅极输入控制信号EM、漏极与晶体管(21)的源极相连、源极连接OLED(4)的阳极; 电容(24)的一端对应NG点,另一端连接ARVDD。
6.根据权利要求I所述的像素单元电路,其特征在于,该像素单元电路包括子电路模块(I,)、子电路模块(2,)、电容(3,)和0LED(4,);其中, 子电路模块(I’ )的两个输入端分别连接数据线和0LED(4’ )阴极,输出端ND’点连接至电容(3’ )的一端; 子电路模块(2’)的输入端连接ARVSS,输入输出端NG’点连接电容(3’)的另一端,输出端连接至OLED (4’ )阴极; OLED (4 ’)的阳极连接ARVDD。
7.根据权利要求6所述的像素单元电路,其特征在于,所述子电路模块(r)包括晶体管(11’ )和晶体管(12’),所述晶体管(11’ )和晶体管(12’ )为N型TFT晶体管;其中, 晶体管(11’ )的栅极输入控制信号SCAN’、源极连接数据线、漏极对应ND’点;晶体管(12’ )的栅极输入控制信号EMB’、漏极对应ND’点、源极连接0LED(4’ )的阴极。
8.根据权利要求7所述的像素单元电路,其特征在于,所述子电路模块(2’)包括晶体管(21’)、晶体管(22’)、晶体管(23’ )和电容(24’),所述晶体管(21’)、晶体管(22’)、晶体管(23’)为N型TFT晶体管;其中, 晶体管(21’ )的栅极对应NG’点、漏极连接ARVSS ; 晶体管(22’ )的栅极输入控制信号EMB’、漏极对应NG’点、源极与晶体管(21’ )的源极相连; 晶体管(23’ )的栅极输入控制信号EM’、漏极与晶体管(21’ )的源极相连、源极连接OLED(4’ )的阴极; 电容(24’ )的一端对应NG’点,另一端连接ARVSS。
9.一种像素单元电路工作方法,其特征在于,该方法用于包括晶体管(11)、晶体管(12)、晶体管(21)、晶体管(22)、晶体管(23)、电容(24)、电容(3)和OLED (4)的像素单元电路,包括 SCAN为高电平,EM和EMB为低电平,则晶体管(21)、晶体管(22)、晶体管(12)、晶体管(23)导通,晶体管(11)关断,电容(3)被放电; SCAN为高电平,EMB为低电平,EM为高电平,则EM变高瞬间,晶体管(21)、晶体管(22)、晶体管(12)导通,晶体管(11)、晶体管(23)关断,晶体管(21)形成二极管连接,NG点电压被ARVDD充电,逐渐上升使晶体管(21)关断,同时ND点被OLED (4)放电; SCAN为低电平,EM、EMB为高电平,则晶体管(21)、晶体管(11)导通,晶体管(22)、晶体管(12)、晶体管(23)关断; SCAN为高电平,EM为低电平,EMB为高电平,则晶体管(21)、晶体管(23)导通,晶体管(22)、晶体管(11)、晶体管(12)关断,0LED(4)发光, 所述晶体管(11)、晶体管(12)、晶体管(21)、晶体管(22)、晶体管(23)为P型TFT晶体管。
10.一种像素单元电路工作方法,其特征在于,该方法用于包括晶体管(11’)、晶体管(12’)、晶体管(21’)、晶体管(22’)、晶体管(23’)、电容(24’)、电容(3’ )和0LED(4’ )的像素单元电路,包括 SCAN’为低电平,EM’和EMB’为高电平,则晶体管(21’)、晶体管(22’)、晶体管(12’)、晶体管(23’ )导通,晶体管(11’ )关断,电容(3’ )被放电; SCAN’为低电平,EMB’为高电平,EM’为低电平,晶体管(21’)、晶体管(22’)、晶体管(12’)导通,晶体管(11’)、晶体管(23’)关断,晶体管(21’)形成二极管连接,NG’点电压通过晶体管(21’ )向ARVSS放电,逐渐下降使晶体管(21’ )关断,同时ND’点被ARVDD充电; SCAN’为高电平,EM’、EMB’为低电平,则晶体管(21’)、晶体管(11’ )导通,晶体管(22’)、晶体管(12’)、晶体管(23’)关断; SCAN’为低电平,EM’为高电平,EMB’为低电平,则晶体管(21’)、晶体管(23’ )导通,晶体管(22’)、晶体管(11’)、晶体管(12’ )关断,0LED(4’ )发光, 所述晶体管(11’)、晶体管(12’)、晶体管(21’)、晶体管(22’)、晶体管(23’)为N型TFT晶体管。
11.一种OLED显示装置,其特征在于,该OLED显示装置包括串联的多个如权利要求1-8中任一项所述的像素单元电路。
全文摘要
本发明公开了一种像素单元电路,由第一子电路模块、第二子电路模块、电容和有机发光显示二极管(OLED)构成,其主要工作过程分为补偿和求值两个阶段。相比于传统的像素单元电路,本发明可以有效地补偿OLED器件的退化,以及TFT驱动管的阈值电压非均匀性和背板电源的IR drop,提升显示效果,且由于本发明提出的像素单元电路基于电压反馈技术设计,所以适合大尺寸面板的应用,另外,本发明还相应地公开了像素单元电路的工作方法以及包括串联的多个像素单元电路的OLED显示装置。
文档编号G09G3/32GK102708785SQ20111012968
公开日2012年10月3日 申请日期2011年5月18日 优先权日2011年5月18日
发明者吴仲远, 段立业, 王刚, 肖田 申请人:京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1