驱动电路及液晶显示装置制造方法

文档序号:2547858阅读:169来源:国知局
驱动电路及液晶显示装置制造方法
【专利摘要】本发明提供一种驱动电路以及液晶显示装置,该驱动电路包括第一时钟信号驱动电路、第二时钟信号驱动电路、数据线驱动电路以及扫描线驱动电路。本发明还提供一种液晶显示装置。本发明的驱动电路以及液晶显示装置根据第一时钟信号生成主扫描信号,根据第二时钟信号生成次扫描信号,避免了主扫描信号的信号延迟,解决了现有的液晶显示装置由于主扫描信号的信号延迟造成的显示品质低下的技术问题。
【专利说明】驱动电路及液晶显示装置【技术领域】
[0001]本发明涉及液晶【技术领域】,特别是涉及一种驱动电路及液晶显示装置。
【背景技术】
[0002]随着液晶显示技术的发展,越来越多的用户开始使用液晶显示装置进行社交娱乐活动。现有的液晶显示装置的驱动电路可采用GOA结构(Gate Driver On Array,阵列基板上的栅极驱动),也就是将栅极驱动信号电路中的薄膜晶体管制作到阵列基板上,从而实现对驱动电路中的栅极实现逐行扫描。
[0003]同时在现有的大尺寸液晶显示装置中,每个像素一般会包括主子像素和次子像素,主子像素和次子像素显示同一画面时的明暗程度不同,从而实现像素的多畴显示,解决了垂直阵列型液晶显示器存在的大视角下的颜色偏差问题。
[0004]现有技术中使用主扫描线(Gate line或主扫描线)以及相应的时钟信号对主子像素进行驱动,使用次扫描线(Sharingline)以及相应的时钟信号对次子像素进行驱动。
[0005]具体过程可为主扫描线输入高电平,相应的数据线对主子像素的主液晶电容和次子像素的次液晶电容同时进行充电,这时主子像素和次子像素的明暗程度一致;随后主扫描线输入低电平,相应的数据线停止对液晶电容进行充电;然后次扫描线输入高电平,主子像素和次子像素按主子像素的主存储电容的容量和次子像素的次存储电容的容量分配主液晶电容和次液晶电容的电量,使得主液晶电容和次液晶电容两端电压不同(一般主液晶电容的电压大于次液晶电容的电压),这样主子像素和次子像素的明暗程度不一致,实现了像素的多畴显示。
[0006]如图1所示,图1为现有的液晶显示装置的驱动电路的信号传输示意图。时钟信号CK1、CK2、CK3以及CK4通过扫描线驱动电路的GOA (Gate on Array,阵列基板行驱动)向主扫描线和次扫描线分别发送驱动信号。其中STV提供驱动开始信号以及驱动结束信号。
[0007]驱动电路在使用过程中,由于驱动主扫描线的时钟信号和驱动次扫描线的时钟信号相同,因此该时钟信号易同时受到主扫描线的线阻和次扫描线的线阻的影响,从而造成根据该时钟信号生成主扫描信号会有一定的信号延迟,从而影响液晶显示装置的显示品质。
[0008]故,有必要提供一种驱动电路及液晶显示装置,以解决现有技术所存在的问题。

【发明内容】

[0009]本发明的目的在于提供一种驱动电路及液晶显示装置,以解决现有的液晶显示装置由于主扫描线的驱动信号(即主扫描信号)的信号延迟造成的显示品质低下的技术问题。
[0010]为解决上述问题,本发明提供的技术方案如下:
[0011] 本发明实施例提供一种驱动电路,其设置在液晶显示装置中,所述液晶显示装置包括液晶显示面板以及驱动电路,所述液晶显示面板包括数据线、扫描线以及由所述数据线和所述扫描线交错构成的多个像素单元,每个像素单元包括主像素以及次像素,所述扫描线包括主扫描线以及次扫描线;其中所述驱动电路包括:
[0012]第一时钟信号驱动电路,用于生成第一时钟信号;
[0013]第二时钟信号驱动电路,用于生成第二时钟信号;
[0014]数据线驱动电路,用于生成数据信号并传输到所述数据线上;以及
[0015]扫描线驱动电路,用于根据所述第一时钟信号,生成主扫描信号并传输到所述主扫描线上,根据所述第二时钟信号,生成次扫描信号并传输到所述次扫描线上。
[0016]在本发明所述的驱动电路中,所述第二时钟信号的频率高于所述第一时钟信号的频率。
[0017]在本发明所述的驱动电路中,所述液晶显示装置进行三维图像显示时,所述第二时钟信号驱动电路生成一恒低电平信号,使得所述主像素和所述次像素的明暗程度相同。
[0018]在本发明所述的驱动电路中,所述驱动电路还包括:
[0019]第一启动电路,用于生成第一启动信号以及第一结束信号;所述第一启动信号以及所述第一结束信号用于所述扫描线驱动电路生成所述主扫描信号;以及
[0020]第二启动电路,用于生成第二启动信号以及第二结束信号,所述第二启动信号以及所述第二结束信号用于所述扫描线驱动电路生成所述次扫描信号。
[0021]在本发明所述的驱动电路中,所述液晶显示装置进行三维图像显示时,所述第二启动电路不生成所述第二启动信号以及所述第二结束信号。
[0022]在本发明所述的驱动电路中,所述扫描线驱动电路包括:
[0023]主扫描信号生成模块,用于根据所述第一时钟信号以及上一级的主级联信号,生成本级的主扫描信号;
[0024]主级联信号生成模块,用于生成本级的主级联信号;
[0025]主驱动结束模块,用于根据下一级的主扫描信号,结束所述本级的主扫描信号;以及
[0026]主扫描信号维持模块,用于维持本级的所述主扫描信号的低电位。
[0027]在本发明所述的驱动电路中,所述主驱动结束模块通过下拉所述本级的主扫描信号的电位,结束所述本级的主扫描信号。
[0028]在本发明所述的驱动电路中,所述扫描驱动电路包括:
[0029]次扫描信号生成模块,用于根据所述第二时钟信号以及上一级的次级联信号,生成本级的次扫描信号;
[0030]次级联信号生成模块,用于生成本级的次级联信号;
[0031]次驱动结束模块,用于根据下一级的次扫描信号,结束所述本级的次扫描信号;以及
[0032]次扫描信号维持模块,用于维持本级的所述次扫描信号的低电位。
[0033]在本发明所述的驱动电路中,所述次驱动结束模块通过下拉所述本级的次扫描信号的电位,结束所述本级的次扫描信号。
[0034]本发明实施例还提供一种使用上述驱动电路的液晶显示装置。
[0035]相较于现有的驱动电路及液晶显示装置,本发明的驱动电路以及液晶显示装置根据第一时钟信号生成主扫描信号,根据第二时钟信号生成次扫描信号,避免了主扫描信号的信号延迟;解决了现有的液晶显示装置由于主扫描信号的信号延迟造成的显示品质低下的技术问题。
[0036]为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
【专利附图】

【附图说明】
[0037]图1为现有的液晶显示装置的驱动电路的信号传输示意图;
[0038]图2为本发明的液晶显示装置的驱动电路的第一优选实施例的结构示意图;
[0039]图3为本发明的液晶显示装置的驱动电路的第一优选实施例的信号传输示意图;
[0040]图4为本发明的液晶显示装置的驱动电路的第一优选实施例的信号时序示意图;
[0041]图5为本发明的液晶显示装置的驱动电路的第二优选实施例的结构示意图;
[0042]图6为本发明的液晶显示装置的驱动电路的第二优选实施例的信号传输示意图;
[0043]图7为本发明的液晶显示装置的驱动电路的第二优选实施例的信号时序示意图;
[0044]图8为本发明的液晶显示装置的驱动电路的扫描线驱动电路的结构示意图。
【具体实施方式】
[0045]以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
[0046]在图中,结构相似的单元是以相同标号表示。
[0047]请参照图2,图2为本发明的液晶显示装置的驱动电路的第一优选实施例的结构示意图。该液晶显示装置包括液晶显示面板以及驱动电路20,该液晶显示面板包括数据线25、扫描线以及由数据线25和扫描线交错构成的多个像素单元,每个像素单元包括主像素23和次像素24,扫描线包括主扫描线21和次扫描线22。
[0048]其中该驱动电路20包括第一时钟信号驱动电路201、第二时钟信号驱动电路202、数据线驱动电路203、扫描线驱动电路204以及第一启动电路205。第一时钟信号驱动电路201用于生成第一时钟信号;第二时钟信号驱动电路202用于生成第二时钟信号;数据线驱动电路203用于生成数据信号并传输到数据线25上;扫描线驱动电路204用于根据第一时钟信号,生成主扫描信号并传输到主扫描线21上;根据第二时钟信号,生成次扫描信号并传输到次扫描线22上;第一启动电路205用于生成第一启动信号以及第一结束信号,该第一启动信号以及第一结束信号用于扫描线驱动电路204生成主扫描信号以及次扫描信号。扫描线驱动电路204在每巾贞趣面中根据第一启动信号生成主扫描信号以及次扫描信号,根据第一结束信号结束主扫描信号以及次扫描信号。
[0049]本优选实施例的驱动电路20可较好的避免主扫描信号受到像素内部的RC负载的影响。请参照图3和图4,图3为本发明的液晶显示装置的驱动电路的第一优选实施例的信号传输示意图,图4为本发明的液晶显示装置的驱动电路的第一优选实施例的信号时序示意图。
[0050]该驱动电路的第一时钟信号驱动电路201生成第一时钟信号CK1、第一时钟信号CK2、第一时钟信号CK3以及第一时钟信号CK4 ;第二时钟信号驱动电路202生成第二时钟信号CK以及第二时钟信号XCK ;第一启动电路205生成第一启动信号STV以及第一结束信号STV。第一时钟信号的数量可能根据液晶显示面板的具体设计以及负载进行设置。第二时钟信号可为两个相位完全相反的高频时钟信号。
[0051]其中第一时钟信号CKl输入到扫描线驱动电路204的主GOAl (或主G0A(4N+1))上,主GOAl (或主GOA (4N+1))生成主扫描信号PGl (或主扫描信号PG (4N+1)),并传输到主扫描线21上,以控制第一(或4N+1)行的像素单元的主像素23和次像素24分别输入相应的数据信号。
[0052]第一时钟信号CK2输入到扫描线驱动电路204的主G0A2 (或主GOA (4N+2))上,主G0A2 (或主GOA (4N+2))生成主扫描信号PG2 (或主扫描信号PG (4N+2)),并传输到主扫描线21上,以控制第二(或4N+2)行的像素单元的主像素23和次像素24输入相应的数据信号。
[0053]第一时钟信号CK3输入到扫描线驱动电路204的主G0A3 (或主GOA (4N+3))上,主G0A3 (或主GOA (4N+3))生成主扫描信号PG3 (或主扫描信号PG (4N+3)),并传输到主扫描线21上,以控制第三(或4N+3)行的像素单元的主像素23和次像素24输入相应的数据信号。
[0054]第一时钟信号CK4输入到扫描线驱动电路204的主G0A4 (或主GOA (4N+4))上,主G0A4 (或主GOA (4N+4))生成主扫描信号PG4 (或主扫描信号PG (4N+4)),并传输到主扫描线21上,以控制第四(或4N+4)行的像素单元的主像素23和次像素24输入相应的数据信号。
[0055]其中第二时钟信号CK输入到扫描线驱动电路204的次GOAl (或次GOA (2N+1)),次GOAl (或次GOA (2N+1))生成次扫描信号SGl (或次扫描信号SG (2N+1)),并传输到次扫描线21上,以对第一(或2N+1)行的像素单元的次像素24对应的液晶电容的电量和主像素23对应的液晶电容的电量进行重新分配,使得主像素23和次像素24的明暗程度不一致。
[0056]第二时钟信号CKX输入到扫描线驱动电路204的次G0A2 (或次GOA (2N+2)),次G0A2 (或次GOA (2N+2))生成次扫描信号SG2 (或次扫描信号SG (2N+2)),并传输到次扫描线21上,以对第二(或2N+2)行的像素单元的次像素24对应的液晶电容的电量和主像素23对应的液晶电容的电量进行重新分配,使得主像素23和次像素24的明暗程度不一致。
[0057]第一启动电路205的第一启动信号STV输入到扫描线驱动电路204的控制第一行像素单元的扫描信号的主GOAl和次GOAl,以及扫描线驱动电路204的控制第二行像素单元的扫描信号的主G0A2和次G0A2,第一启动电路205的第一结束信号STV输入到扫描线驱动电路204的控制最后一行像素单元的主GOA(Iast)和次GOA(Iast),以及扫描线驱动电路204的控制倒数第二行像素单元的主GOA(Iast-1)和次GOA(Iast-1)。
[0058]在本优选实施例的驱动电路20中,第二时钟信号的频率高于第一时钟信号的频率。
[0059]当本优选实施例的驱动电路20用于驱动液晶显示装置进行二维图像显示时,首先由第一启动电路205向扫描线驱动电路204发送第一启动信号STV,由于每一行像素单兀对应的扫描线驱动电路204会生成驱动下一行像素单元的级联信号,因此在本优选实施例中第一启动信号STV只输入到控制第一行像素单元的主GOAl和次G0A1,以及控制第二行像素单元的主G0A2和次G0A2。同样第一启动电路205的第一结束信号STV也只需要输入到控制最后一行像素单元的主GOA(Iast)和次GOA(Iast),以及控制倒数第二行像素单元的主 GOA(Iast-1)和次 GOA (Iast-1)。[0060]驱动电路20的扫描线驱动电路204启动后,为了实现主像素23和次像素24的多畴显示,使用频率较高的第二时钟信号生成次扫描信号,使用频率较低的第一时钟信号生成主扫描信号。这样次扫描信号受到第二时钟信号的独立控制,不会受到主扫描线21的线阻的影响;主扫描信号受到第一时钟信号的独立控制,也不会受到次扫描线22的线阻的影响,因此大大降低了主扫描线21的主扫描信号和次扫描线22的次扫描信号的信号延迟。
[0061]具体请参照图4,首先第一启动电路205发送第一启动信号STV至扫描线驱动电路204,然后扫描线驱动电路204开始接收第一时钟信号驱动电路201生成的第一时钟信号CKl、第一时钟信号CK2、第一时钟信号CK3以及第一时钟信号CK4,进而扫描线驱动电路204的主GOA依次生成主扫描信号PG1、主扫描信号PG2、主扫描信号PG3以及主扫描信号PG4 ;最后第一启动电路205发送第一结束信号STV (图中未不出)至扫描线驱动电路204,扫描线驱动电路204停止接收第一时钟信号驱动电路204生成的第一时钟信号,从而扫描线驱动电路204停止生成主扫描信号。
[0062]同时扫描线驱动电路204根据第一启动信号STV,开始接收第二时钟信号驱动电路202生成的第二时钟信号CK以及第二时钟信号XCK,进而扫描线驱动电路204的次GOA依次生成次扫描信号SG1、次扫描信号SG2、次扫描信号SG3以及次扫描信号SG4 ;最后第一启动电路205发送第一结束信号STV (图中未示出)至扫描线驱动电路204,扫描线驱动电路204停止接收第二时钟信号驱动电路202生成的第二时钟信号,从而扫描线驱动电路204停止生成次扫描信号。
[0063]当本优选实施例的驱动电路20用于驱动液晶显示装置进行三维图像显示时,为了避免主像素23和次像素24亮度差异过大导致左右眼画面的串扰(crosstalk)现象,第二时钟信号驱动电路202可生成一恒低电平信号,即扫描线驱动电路204不会发出次扫描信号,像素单元中的主液晶电容和次液晶电容的电量不会进行重新分配。这样主像素23和次像素24的明暗程度一致,可有效的避免串扰现象的发生。
[0064]这样即完成了本优选实施例的液晶显示装置的驱动电路20的驱动过程。
[0065]本优选实施例的驱动电路根据第一时钟信号生成主扫描信号,根据第二时钟信号生成次扫描信号,避免了主扫描信号的信号延迟。
[0066]请参照图5,图5为本发明的液晶显示装置的驱动电路的第二优选实施例的结构示意图。该驱动电路50包括第一时钟信号驱动电路501、第二时钟信号驱动电路502、数据线驱动电路503、扫描线驱动电路504、第一启动电路505以及第二启动电路506。本优选实施例与第一优选实施例的区别在于,第一启动电路505用于生成第一启动信号以及第一结束信号,第一启动信号以及第一结束信号用于扫描线驱动电路504生成主扫描信号;第二启动电路506用于生成第二启动信号以及第二结束信号,第二启动信号以及第二结束信号用于扫描线驱动电路504生成次扫描信号。
[0067]请参照图6和图7,图6为本发明的液晶显示装置的驱动电路的第二优选实施例的信号传输示意图,图7为本发明的液晶显示装置的驱动电路的第二优选实施例的信号时序示意图。
[0068]本优选实施例的驱动电路50驱动液晶显示装置进行二维图像显示的过程与第一优选实施例的区别在于,扫描线驱动电路504根据第一启动信号STVl开始接收第一时钟信号驱动电路501生成的第一时钟信号,根据第一结束信号STVl停止接收第一时钟信号驱动电路501生成的第一时钟信号。扫描线驱动电路504根据第二启动信号STV2开始接收第二时钟信号驱动电路502生成的第二时钟信号,根据第二技术信号STV2停止接收第二时钟信号驱动电路502生成的第二时钟信号。
[0069]本优选实施例的驱动电路50驱动液晶显示装置进行三维图像显示时,为了避免主像素23和次像素24亮度差异过大导致左右眼画面的串扰(crosstalk)现象,第二启动电路206不生成第二启动信号以及第二关闭信号,即关闭第二启动电路206。这样扫描线驱动电路504不会接收第二时钟信号,即不会发出次扫描信号,像素单元中的主液晶电容和次液晶电容的电量不会进行重新分配。这样主像素23和次像素24的明暗程度一致,可有效的避免串扰现象的发生。
[0070]这样即完成了本优选实施例的液晶显示装置的驱动电路的驱动过程。
[0071]本优选实施例的驱动电路根据第一时钟信号生成主扫描信号,根据第二时钟信号生成次扫描信号,避免了主扫描信号的信号延迟。
[0072]优选的,本优选实施例的扫描线驱动电路包括主扫描信号生成模块、主级联信号生成模块以及主驱动结束模块。主扫描信号生成模块用于根据第一时钟信号以及上一级的主级联信号生成本级的主扫描信号;主级联信号生成模块用于生成本级的主级联信号;主驱动结束模块用于根据下一级的主扫描信号,结束本级的主扫描信号,具体可为通过下拉本级的主扫描信号的电位,结束本级的主扫描信号。
[0073]优选的,本优选实施例的扫描驱动电路还包括次扫描信号生成模块、次级联信号生成模块以及次驱动结束模块。次扫描信号生成模块用于根据第二时钟信号以及上一级的次级联信号,生成本级的次扫描信号;次级联信号生成模块用于生成本级的次扫描信号;次驱动结束模块用于根据下一级的次扫描信号,结束本级的次扫描信号,具体可为通过下拉本级的次扫描信号的电位,结束本级的次扫描信号。
[0074]请参照图8,图8为本发明的液晶显示装置的驱动电路的扫描线驱动电路的结构示意图。
[0075]其中801为主扫描信号生成模块,其根据第一时钟信号CKn、上一级的主级联信号PST(N-1)以及上一级的主扫描信号PG(N-1),生成本级的主扫描信号PG(N)。802为主级联信号生成模块,其同样根据第一时钟信号CKn、上一级的主级联信号PST(N-1)以及上一级的主扫描信号PG(N-1),生成本级的主级联信号PST(N),并发送至下一级。803为主驱动结束模块,其根据下一级的主扫描信号PG(N+1),下拉PQ(N)的电位以及PG(N)的电位,以结束本级的主扫描信号PG(N)。
[0076]其中804为次扫描信号生成模块,其根据第二时钟信号CK或XCK、上一级的次级联信号SST(N-1)以及上一级的主扫描信号SG(N-1),生成本级的次扫描信号SGN。805为次级联信号生成模块,其同样根据第二时钟信号CK或XCK、上一级的次级联信号SST(N-1)以及上一级的次扫描信号SG(N-1),生成本级的次级联信号SSTN,并发送至下一级。806为次驱动结束模块,其根据下一级的次扫描信号SG(N+1),下拉本级的主扫描信号SQ(N)的电位以及SG(N)的电位,以结束本级的次扫描信号。
[0077]优选的,本优选实施例的扫描驱动电路还可包括主扫描信号维持模块807以及次扫描信号维持模块808。主扫描信号维持模块807用于维持PQ(N)以及PG(N)的低电位,次扫描信号维持模块808用于维持SQ(N)以及SG(N)的低电位。[0078]本发明还提供一种包括上述驱动电路的液晶显示装置,该液晶显示装置的工作原理与上述的驱动电路的工作原理相同,具体可参见上述驱动电路的优选实施例中的相关描述。
[0079]本发明的驱动电路以及液晶显示装置根据第一时钟信号生成主扫描信号,根据第二时钟信号生成次扫描信号,避免了主扫描信号的信号延迟;解决了现有的液晶显示装置由于主扫描信号的信号延迟造成的显示品质低下的技术问题。
[0080]综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
【权利要求】
1.一种驱动电路,其设置在液晶显示装置中,所述液晶显示装置包括液晶显示面板以及驱动电路,所述液晶显示面板包括数据线、扫描线以及由所述数据线和所述扫描线交错构成的多个像素单元,每个像素单元包括主像素以及次像素,所述扫描线包括主扫描线以及次扫描线;其特征在于, 所述驱动电路包括: 第一时钟信号驱动电路,用于生成第一时钟信号; 第二时钟信号驱动电路,用于生成第二时钟信号; 数据线驱动电路,用于生成数据信号并传输到所述数据线上;以及扫描线驱动电路,用于根据所述第一时钟信号,生成主扫描信号并传输到所述主扫描线上,根据所述第二时钟信号,生成次扫描信号并传输到所述次扫描线上。
2.根据权利要求1所述的驱动电路,其特征在于,所述第二时钟信号的频率高于所述第一时钟信号的频率。
3.根据权利要求1所述的驱动电路,其特征在于,所述液晶显示装置进行三维图像显示时,所述第二时钟信号驱动电路生成一恒低电平信号,使得所述主像素和所述次像素的明暗程度相同。
4.根据权利要求1所述的驱动电路,其特征在于,所述驱动电路还包括: 第一启动电路,用于生成第一启动信号以及第一结束信号;所述第一启动信号以及所述第一结束信号用于所述扫描线驱动电路生成所述主扫描信号;以及 第二启动电路,用于生成第二启动信号以及第二结束信号,所述第二启动信号以及所述第二结束信号用于所述扫描线驱动电路生成所述次扫描信号。
5.根据权利要求4所述的驱动电路,其特征在于,所述液晶显示装置进行三维图像显示时,所述第二启动电路不生成所述第二启动信号以及所述第二结束信号。
6.根据权利要求1所述的驱动电路,其特征在于,所述扫描线驱动电路包括: 主扫描信号生成模块,用于根据所述第一时钟信号以及上一级的主级联信号,生成本级的主扫描信号; 主级联信号生成模块,用于生成本级的主级联信号; 主驱动结束模块,用于根据下一级的主扫描信号,结束所述本级的主扫描信号;以及 主扫描信号维持模块,用于维持本级的所述主扫描信号的低电位。
7.根据权利要求6所述的驱动电路,其特征在于,所述主驱动结束模块通过下拉所述本级的主扫描信号的电位,结束所述本级的主扫描信号。
8.根据权利要求1所述的驱动电路,其特征在于,所述扫描驱动电路包括: 次扫描信号生成模块,用于根据所述第二时钟信号以及上一级的次级联信号,生成本级的次扫描信号; 次级联信号生成模块,用于生成本级的次级联信号; 次驱动结束模块,用于根据下一级的次扫描信号,结束所述本级的次扫描信号;以及 次扫描信号维持模块,用于维持本级的所述次扫描信号的低电位。
9.根据权利要求8所述的驱动电路,其特征在于,所述次驱动结束模块通过下拉所述本级的次扫描信号的电位,结束所述本级的次扫描信号。
10.一种使用权利要求1至9中任一的驱动电路的液晶显示装置。
【文档编号】G09G3/36GK104036745SQ201410251234
【公开日】2014年9月10日 申请日期:2014年6月7日 优先权日:2014年6月7日
【发明者】戴超 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1