像素驱动电路及其驱动方法、显示装置制造方法
【专利摘要】本发明提供了一种像素驱动电路及其驱动方法、显示装置,其中,像素驱动电路包括:驱动晶体管、第一开关管~第四开关管及存储电容。驱动方法包括:对存储电容充电;对存储电容放电,使存储电容两端的电压具有电压差;改变数据电压,以使存储电容两端的电压产生与数据电压相同的变化;驱动有机发光二极管发光。上述驱动电路及驱动方法实现了对驱动晶体管的驱动电压进行阈值电压的补偿,进而抵消了阈值电压对有机发光二极管的工作电流的影响,彻底解决了不同像素点的驱动晶体管阈值电压不一致造成像素点亮度不均一的问题,提高了显示装置的画面显示效果。
【专利说明】像素驱动电路及其驱动方法、显示装置
【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种像素驱动电路及其驱动方法、显示装置。【背景技术】
[0002]随着显示技术的不断发展,OLED(Organic Light-Emitting D1de,有机发光二极管)显示装置以其制作工艺简单、产品更轻薄、发光亮度高、响应速度快、成本低、工作温度低等优点,成为目前主流的显示技术之一。
[0003]根据驱动方式的不同,OLED显示装置可分为:PM0LED (Passive Matrix OrganicLight Emiss1n Display,无源矩阵有机发光二极管显示装置)和AMOLED (Active MatrixOrganic Light Emiss1n Display,有源矩阵有机发光二极管显示装置)两种。相对于PM0LED, AMOLED的响应速度更快,且可满足各种尺寸显示装置的需求,很多企业将关注点更多的集中在AMOLED上。
[0004]2T1C像素驱动电路作为一种原始的AMOLED的像素驱动电路,其结构如图1所示,包括:驱动晶体管DTFT、开关晶体管T、有机发光二极管0LED、及电容Cs。当对某一行进行扫描时,扫描电压Vscan为低电位,开关晶体管T导通,数据电压V data对存储电容Cs充电;当该行扫描结束后,扫描电压Vscan变为高电位,开关晶体管T关断,存储电容Cs放电,使驱动晶体管DTFT处于饱和导通状态,产生电流来驱动有机发光二极管0LED,从而保证了有机发光二极管OLED在一巾贞趣面内持续发光。
[0005]根据晶体管的漏电流计算公式可知,有机发光二极管OLED的工作电流Imd满足下述公式:1_ = K(Ves-Vth)2,其中,Ves为驱动晶体管DTFT的栅极与源极之间的电压差,Vth为驱动晶体管DTFT的阈值电压。由于不同TFT工艺制程的差异性和长时间加压、高温导致器件老化等原因,各像素点的驱动晶体管DTFT的阈值电压Vth会漂移,导致流过各像素点的有机发光二极管OLED的电流(即工作电流1_)因阈值电压Vth的漂移而变得不一致,显示装置各像素点的亮度有所差异,最终影响整个画面的显示效果。
【发明内容】
[0006]本发明提供一种像素驱动电路及其驱动方法、显示装置,以提高显示装置各像素点亮度的均匀性,改善画面显示效果。
[0007]为达到上述目的,本发明采用如下技术方案:
[0008]一种像素驱动电路,包括:驱动晶体管和与所述驱动晶体管相连的有机发光二极管,所述像素驱动电路还包括:与所述驱动晶体管相连的第一开关管,所述第一开关管受控于第一扫描信号,且与电源电压相连;与所述驱动晶体管相连的存储电容;与所述存储电容相连的第二开关管,所述第二开关管受控于第二扫描信号,且与数据电压相连;连接于所述驱动晶体管和所述第一开关管的公共端与所述驱动晶体管和所述存储电容的公共端之间的第三开关管,所述第三开关管受控于第三扫描信号;与所述驱动晶体管和所述有机发光二极管的公共端相连的第四开关管,所述第四开关管受控于所述第三扫描信号,且所述第四开关管接地。
[0009]优选的,所述第一开关管的控制端与所述第一扫描信号相连,输入端与所述电源电压相连,输出端与所述驱动晶体管的输入端相连;所述第二开关管的控制端与所述第二扫描信号相连,输入端与所述数据电压相连,输出端与所述存储电容的第一端相连;所述存储电容的第二端与所述驱动晶体管的控制端相连;所述第三开关管的控制端与所述第三扫描信号相连,输入端与所述驱动晶体管和所述第一开关管的公共端相连,输出端与所述驱动晶体管和所述存储电容的公共端相连;所述第四开关管的控制端与所述第三扫描信号相连,输入端与所述驱动晶体管和所述有机发光二极管的公共端相连,输出端接地。
[0010]优选的,当所述第一开关管与所述第二开关管的类型相同时,所述第一扫描信号与所述第二扫描信号不相同,所述第一开关管与所述第二开关管连接不同的扫描线。
[0011]优选的,所述驱动晶体管、所述第一开关管、所述第二开关管、所述第三开关管和所述第四开关管的类型均为N型。
[0012]优选的,当所述第一开关管与所述第二开关管的类型不相同时,所述第一扫描信号与所述第二扫描信号相同,所述第一开关管与所述第二开关管连接同一条扫描线。
[0013]优选的,所述驱动晶体管、所述第一开关管、所述第三开关管和所述第四开关管的类型均为N型,所述第二开关管的类型为P型;或者,所述驱动晶体管、所述第二开关管、所述第三开关管和所述第四开关管的类型均为N型,所述第一开关管的类型为P型。
[0014]本发明还提供了一种像素驱动电路的驱动方法,应用于以上任一项所述的像素驱动电路,包括:对所述存储电容充电;对所述存储电容放电,使所述存储电容两端的电压具有电压差;改变所述数据电压,以使所述存储电容两端的电压产生与所述数据电压相同的变化;驱动所述有机发光二极管发光。
[0015]优选的,所述对所述存储电容充电具体包括:导通所述第一开关管、所述第三开关管和所述第四开关管,关断所述第二开关管,以使所述存储电容与所述驱动晶体管和所述第三开关管的公共端相连的一端的电压充电至所述电源电压。
[0016]优选的,所述对所述存储电容放电,使所述存储电容两端的电压具有电压差具体包括:导通所述第二开关管、所述第三开关管和所述第四开关管,关断所述第一开关管,以对所述存储电容与所述驱动晶体管和所述第三开关管的公共端相连的一端的电压放电至所述驱动晶体管的阈值电压,且使所述存储电容与所述第二开关管相连的一端的电压为所述数据电压。
[0017]优选的,所述改变所述数据电压,以使所述存储电容两端的电压产生与所述数据电压相同的变化具体包括:导通所述第二开关管,关断所述第一开关管、所述第三开关管和所述第四开关管,向所述数据电压施加跳变信号,以使所述存储电容与所述驱动晶体管和所述第三开关管的公共端相连的一端的电压变为所述驱动晶体管的阈值电压与所述跳变信号叠加的电压,且使所述存储电容与所述第二开关管相连的一端的电压变为所述数据电压与所述跳变信号叠加的电压。
[0018]优选的,所述跳变信号由所述有机发光二极管需要发光的亮度决定。
[0019]优选的,所述驱动所述有机发光二极管发光具体包括:导通所述第一开关管,关断所述第二开关管、所述第三开关管和所述第四开关管,以使所述驱动晶体管驱动所述有机发光二极管发光。[0020]本实施例还提供了一种显示装置,包括以上所述的像素驱动电路。
[0021 ] 本发明所提供的像素驱动电路及其驱动方法、显示装置中,驱动电路包括驱动晶体管、第一开关管~第四开关管及存储电容。在驱动该电路时,首先通过对存储电容充电和放电,使存储电容的两端具有电压差,然后使数据电压发生跳变,即存储电容一端的电压跳变,由于电容的自举效应,存储电容会维持原来的电压差不变,从而使存储电容的另一端(即与驱动晶体管相连的一端)的电压产生相同的跳变,实现了对驱动晶体管的驱动电压进行阈值电压的补偿,进而抵消了阈值电压对有机发光二极管的工作电流的影响,彻底解决了不同像素点的驱动晶体管阈值电压不一致造成像素点亮度不均一的问题,提高了显示装置的画面显示效果。
【专利附图】
【附图说明】
[0022]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
[0023]图1为现有技术中像素驱动电路的结构图;
[0024]图2为本发明实 施例二所提供的像素驱动电路的结构图;
[0025]图3为本发明实施例二所提供的像素驱动电路在充电阶段的电流走向图;
[0026]图4为本发明实施例二所提供的像素驱动电路在放电阶段的电流走向图;
[0027]图5为本发明实施例二所提供的像素驱动电路在补偿阶段的电流走向图;
[0028]图6为本发明实施例二所提供的像素驱动电路在发光阶段的电流走向图;
[0029]图7为本发明实施例二所提供的像素驱动电路对应的一种驱动时序图;
[0030]图8为本发明实施例三所提供的像素驱动电路的结构图;
[0031]图9为本发明实施例二所提供的像素驱动电路对应的一种驱动时序图;
[0032]图10为本发明实施例二所提供的像素驱动电路对应的另一种驱动时序图。
【具体实施方式】
[0033]为使本发明的上述目的、特征和优点能够更加明显易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其它实施例,均属于本发明保护的范围。
[0034]实施例一
[0035]本实施例提供了一种像素驱动电路,包括:驱动晶体管和与驱动晶体管相连的有机发光二极管,上述像素驱动电路还包括:与驱动晶体管相连的第一开关管,第一开关管受控于第一扫描信号,且与电源电压相连;与驱动晶体管相连的存储电容;与存储电容相连的第二开关管,第二开关管受控于第二扫描信号,且与数据电压相连;连接于驱动晶体管和第一开关管的公共端与驱动晶体管和存储电容的公共端之间的第三开关管,第三开关管受控于第三扫描信号;与驱动晶体管和有机发光二极管的公共端相连的第四开关管,第四开关管受控于第三扫描信号,且第四开关管接地。
[0036]相对应的,本实施例还提供了上述像素驱动电路的驱动方法,包括:对存储电容充电;对存储电容放电,使存储电容两端的电压具有电压差;改变数据电压,以使存储电容两端的电压产生与数据电压相同的变化;驱动有机发光二极管发光。
[0037]本实施所提供的像素驱动电路及其驱动方法中,驱动电路包括具有上述连接关系的驱动晶体管、第一开关管?第四开关管及存储电容,其中,第一开关管接收第一扫描信号和电源电压,第二开关管接收第二扫描信号,第三开关管接收第三扫描信号和数据电压,第四开关管接收第三扫描信号。驱动时,通过使第一开关管?第四开关管进行相应的导通和关断动作,控制存储电容先充电、再放电,使存储电容具有电压差,然后对输入第二开关管的数据电压施加跳变信号,利用电容的自举效应,使存储电容与驱动晶体管相连的一端的电压产生相同的跳变,从而实现了对驱动晶体管的驱动电压进行阈值电压的补偿,抵消了阈值电压对有机发光二极管的工作电流的影响,提高了不同像素点的驱动晶体管阈值电压的均一性,极大地改善了画面显示效果。
[0038]实施例二
[0039]基于实施例一,本实施例具体提供了一种像素驱动电路,如图2所示,该电路包括:有机发光二极管0LED、驱动晶体管DTFT、第一开关管Tl、第二开关管T2、第三开关管T3、第四开关管T4和存储电容Cs。
[0040]上述各元件之间的连接关系与实施例一中所述的像素驱动电路相同,更具体的连接关系优选的可如以下所述:
[0041]有机发光二极管OLED与驱动晶体管DTFT的输出端相连。
[0042]第一开关管Tl的控制端与第一扫描信号Vscanl相连,输入端与电源电压Vdd相连,输出端与驱动晶体管DTFT的输入端相连。
[0043]第二开关管T2的控制端与第二扫描信号Vscan2相连,输入端与数据电压Vdata相连,输出端与存储电容Cs的第一端相连。
[0044]存储电容Cs的第二端与驱动晶体管DTFT的控制端相连。
[0045]第三开关管T3的控制端与第三扫描信号Vscan3相连,输入端与驱动晶体管DTFT和第一开关管Tl的公共端相连,输出端与驱动晶体管DTFT和存储电容Cs的公共端相连。
[0046]第四开关管T4的控制端与第三扫描信号Vscan3相连,输入端与驱动晶体管DTFT和有机发光二极管OLED的公共端相连,输出端接地。
[0047]需要说明的是,本实施例中所述的控制端例如可为栅极,输入端例如可为源极,输出端例如可为漏极。本发明实施例中所述的公共端指其公共连接点。
[0048]上述电路的驱动方法与实施例一中所提供的驱动方法相同,下面为该驱动方法的各步骤提供一种具体的实现方式:
[0049]步骤S1:充电阶段:导通第一开关管Tl、第三开关管T3和第四开关管T4,关断第二开关管T2,以使存储电容Cs与驱动晶体管DTFT和第三开关管T3的公共端相连的一端的电压充电至电源电压VdcL
[0050]存储电容Cs与驱动晶体管DTFT和第三开关管T3的公共端相连的一端为A端,存储电容Cs与第二开关管T2相连的一端为B端。
[0051]上述阶段中,电流的流向如图3所示,电流由第一开关管Tl,经过第三开关管T3,存储在存储电容Cs中,存储电容Cs的A端的电压升高,直至升高为电源电压Vdd,充电阶段结束。
[0052]步骤S2:放电阶段:导通第二开关管T2、第三开关管T3和第四开关管T4,关断第一开关管Tl,以对存储电容Cs与驱动晶体管DTFT和第三开关管T3的公共端相连的一端的电压放电至驱动晶体管DTFT的阈值电压Vth,且使存储电容Cs与第二开关管T2相连的一端的电压为数据电压Vdata。
[0053]关断第一开关管Tl后,存储电容Cs放电,电流由存储电容Cs,流经第三开关管T3、驱动晶体管DTFT和第四开关管T4被释放,存储电容Cs的A端的电压由原来的电源电压Vdd变为阈值电压Vth。
[0054]导通第二开关管T2后,电流由第二开关管T2流向存储电容Cs,存储电容Cs的B端的电压变为数据电压Vdata,从而存储电容Cs的A端与B端具有电压差:Vth_Vdata。
[0055]上述阶段中,电流的流向如图4所示。
[0056]步骤S3:补偿阶段:导通第二开关管T2,关断第一开关管Tl、第三开关管T3和第四开关管T4,向数据电压Vdata施加跳变信号AVdata,以使存储电容Cs与驱动晶体管DTFT和第三开关管T3的公共端相连的一端的电压变为驱动晶体管DTFT的阈值电压Vth与跳变信号AVdata叠加的电压,且使存储电容Cs与第二开关管T2相连的一端的电压变为数据电压Vdata与跳变信号Λ Vdata叠加的电压。
[0057]关断第三开关管Τ3和第四开关管Τ4、向数据电压Vdata施加跳变信号AVdata后,电流的流向如图5所示,电流经第二开关管Τ2流向存储电容Cs,使存储电容Cs的B端的电压跳变为Vdata+ Δ Vdata0由于电容存在自举效应,即电容一端的电压发生变化后,为维持两端之间原来的电势差不变,电容的另一端的电压会产生相同的变化,因此,本阶段中为保持存储电容Cs的A端与B段之间的电势差(即Vth-Vdata)不变,在B端的电压跳变为Vdata+Δ Vdata 后,A 端的电压会变化为:(Vth-Vdata) + (Vdata+Δ Vdata) = Vth+ Δ Vdata0这相当于为驱动晶体管DTFT的驱动电压进行了阈值电压Vth的补偿。
[0058]步骤S4:发光阶段:导通第一开关管Tl,关断第二开关管Tl、第三开关管T3和第四开关管T4,以使驱动晶体管DTFT驱动有机发光二极管OLED发光。
[0059]在关断第二开关管T2、导通第一开关管Tl后,电流的流向如图6所示,电流由第一开关管Tl,经过驱动晶体管DTFT和有机发光二极管0LED,从而使有机发光二极管OLED发光。
[0060]本阶段中,驱动晶体管DTFT控制端的电压Ve与存储电容Cs的A端的电压相同,Vg = Vth+ Δ Vdata,驱动晶体管DTFT输入端的电压Vs = Vdd,则驱动晶体管DTFT工作时的驱动电压(即栅极与源极之间的电压差)Ves = Vg-Vs = Vth+AVdata-Vdd ;根据OLED的工作电流 10LED = K(Vcs-Vth)2,可得至Ij:1led = K (Vth+ Δ Vdata-Vdd-Vth)2 = K(AVdata-Vdd)2,可见,在OLED的发光阶段,其工作电流1_已经不受驱动晶体管DTFT的阈值电压Vth的影响,因此也就不存在各的像素点驱动晶体管DTFT的阈值电压Vth不一致造成的画面显示不均匀的问题。
[0061 ] 从上述所得到的OLED的工作电流公式:1led = K (Vth+ Δ Vdata-Vdd-Vth)2 =K(AVdata-Vdd)2中可以看出,本实施例中OLED的工作电流取决于跳变信号Λ Vdata,而工作电流的大小是OLED的发光亮度的决定因素,因此跳变信号AVdata由OLED需要发光的亮度决定。因此,本实施例中,Λ Vdata可能为正值,也可能为负值,S卩数据电压Vdata可能增大,也可能减小,这取决于最终所需要的OLED的发光亮度。
[0062]本实施例所提供的像素驱动电路及其驱动方法,通过对数据电压Vdata施加跳变信号Λ Vdata,即在驱动的不同阶段通过信号叠加跳变的方式,实现对像素的阈值电压Vth的补偿,抵消了阈值电压Vth对OLED工作电流的影响,从而提高了各像素点的工作电流的一致性,使得各像素点的亮度均一,极大地提高的整个画面的显示效果。
[0063]并且,由本实施例所提供的像素驱动电路的驱动方法中可以看出,在放电阶段(即对存储电容Cs放电,使存储电容Cs两端的电压具有电压差)和补偿阶段(即改变数据电压Vdata,以使存储电容Cs两端的电压产生与数据电压Vdata相同的变化),无电流流过有机发光二极管0LED,从而减少了有机发光二极管OLED持续发光的时间,降低了有机发光二极管OLED持续发光时的持续加压和高温对器件寿命的影响,在一定程度上提高了有机发光二极管OLED的使用寿命。
[0064]此外,本实施例所提供的像素驱动电路仅包括5个三极管和一个电容(即5T1C结构),这相对于为实现像素补偿所提出的7T1C、7T2C等驱动电路,结构更加简单,进而像素开口率更大。
[0065]需要说明的是,第一开关管Tl与第二开关管T2的导通或关断状态完全相反,因此若第一开关管Tl与第二开关管T2的类型相同,则第一扫描信号Vscanl与第三扫描信号Vscan2不相同,此时,第一开关管Tl与第二开关管T2连接不同的扫描线。
[0066]本实施例对驱动电路中驱动晶体管DTFT、第一开关管Tl、第二开关管T2、第三开关管T3和第四开关管T4各自的类型并不限定,可为N型,也可为P型。
[0067]较为优选的是,驱动晶体管DTFT、第一开关管Tl、第二开关管T2、第三开关管T3和第四开关管T4的类型相同,即上述各元件的结构是相同的,这使得上述各元件能够在相同的工艺制程下形成,从而达到简化工艺制程的目的。
[0068]更优选的,驱动晶体管DTFT、第一开关管Tl、第二开关管T2、第三开关管T3和第四开关管T4的类型均为N型,以使得驱动电路的结构更简单、实现更容易、性能更优良。
[0069]当驱动晶体管DTFT、第一开关管Tl、第二开关管T2、第三开关管T3和第四开关管T4的类型均为N型时,本实施例所提供的像素驱动电路的驱动时序图优选的可如图7所示,图中tl时段对应充电阶段,t2时段对应放电阶段,t3时段对应补偿阶段,t4时段对应发光阶段。
[0070]具体的,tl时段中,第一扫描信号Vscanl和第三扫描信号Vscan3为高电位,第一开关管Tl、第三开关管T3和第四开关管T4导通,第二扫描信号Vscan2为低电位,第二开关管T2关断;第一开关管Tl的输入端接收电源电压Vdd,存储电容Cs的A端充电至电源电压 Vdd。
[0071]t2时段中,第三扫描信号Vscan3仍为高电位,第三开关管T3和第四开关管T4保持导通状态,第一扫描信号Vscanl变为低电位,第一开关管Tl关断,第二扫描信号Vscan2变为高电位,第二开关管T2导通,存储电容Cs的A端放电至阈值电压Vth,B端电压为数据电压Vdata。
[0072]T3时段中,第一扫描信号Vscanl仍为低电位,第一开关管Tl保持关断状态,第二扫描信号Vscan2仍为高电位,第二开关管T2保持导通状态,第三扫描信号Vscan3变为低电位,第三开关管T3和第四开关管T4关断,数据电压Vdata被叠加一跳变信号Λ Vdata,使存储电容Cs的B端电压变为Vdata+ Δ Vdata, A端电压变为Vth+ Δ Vdata0
[0073]T4时段中,第三扫描信号Vscan3仍为低电位,第三开关管T3和第四开关管T4保持关断状态,第一扫描信号Vscanl变为高电位,第一开关管Tl导通,第二扫描信号Vscan2变为低电位,第二开关管T2关断,驱动晶体管DTFT驱动有机发光二极管OLED发光。
[0074]需要指出的是,以上仅以各三极管(即驱动晶体管DTFT、第一开关管Tl、第二开关管T2、第三开关管T3和第四开关管T4)的类型为N型,对各三极管驱动时的扫描信号变化进行说明,在本发明的其它实施例中,还可根据实际情况具体选定各三极管的类型,并相应确定各三极管扫描信号的变化情况。
[0075]实施例三
[0076]当第一开关管与第二开关管的类型不相同时,第一扫描信号与第二扫描信号相同,第一开关管与第二开关管优选的可连接同一条扫描线。基于此,本实施例提供了 一种像素驱动电路,其结构如图8所示,第一开关管Tl与第二开关管T2与同一条扫描线相连,受控于同一个扫描信号。此时,第一开关管Tl的类型可为N型,第二开关管的类型为P型;或者第一开关管Tl的类型可为P型,第二开关管的类型为N型。
[0077]本实施例所提供的像素驱动电路的驱动方法与实施例一中所介绍的驱动方法相同,在此不再赘述。
[0078]若上述驱动晶体管DTFT、第一开关管Tl、第三开关管T3和第四开关管T4的类型均为N型,第二开关管T2的类型为P型,则本实施中的像素驱动电路的驱动时序图如图9所示;若上述驱动晶体管DTFT、第二开关管T2、第三开关管T3和第四开关管T4的类型均为N型,第一开关管Tl的类型为P型,则本实施中的像素驱动电路的驱动时序图如图10所示。
[0079]在上述两种情况下,输入第三开关管T3和第四开关管T4的第三扫描信号Vscan3和数据电压Vdata的变化情况与实施例二中所提到的第一开关管Tl与第二开关管T2连接不同的扫描线时输入第三开关管T3和第四开关管T4的第三扫描信号Vscan3和数据电压Vdata的变化情况相同,输入第一开关管Tl与第二开关管T2的扫描信号的变化情况相同,使得二者的导通和关断状态完全相反。
[0080]本实施例所提供的像素驱动电路,通过使第一开关管与第二开关管的类型不同,使第一开关管与第二开关管能够由同一条扫描线控制,从而将电路中扫描线的数量减少为两条,进一步简化了电路结构和驱动方法。
[0081]实施例四
[0082]本实施例提供了一种显示装置,该显示装置包括实施例一?实施例三所述的像素驱动电路。
[0083]本实施例所提供的显示装置中,在驱动的不同阶段通过信号叠加跳变的方式,实现对像素的阈值电压的补偿,抵消了阈值电压对有机发光二极管工作电流的影响,彻底消除了各像素点的驱动晶体管阈值电压不一致造成的各像素点的亮度不均一的问题,提高了显示装置的画面显示效果。
[0084]并且,本实施例所提供的显示装置在工作过程中,放电阶段和补偿阶段无电流流过有机发光二极管,从而减少了有机发光二极管持续发光的时间,降低了持续发光时电压和高温对有机发光二极管寿命的影响,提高了装置的使用寿命。[0085]以上所述仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何熟悉本【技术领域】的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
【权利要求】
1.一种像素驱动电路,包括:驱动晶体管和与所述驱动晶体管相连的有机发光二极管,其特征在于,所述像素驱动电路还包括: 与所述驱动晶体管相连的第一开关管,所述第一开关管受控于第一扫描信号,且与电源电压相连; 与所述驱动晶体管相连的存储电容; 与所述存储电容相连的第二开关管,所述第二开关管受控于第二扫描信号,且与数据电压相连; 连接于所述驱动晶体管和所述第一开关管的公共端与所述驱动晶体管和所述存储电容的公共端之间的第三开关管,所述第三开关管受控于第三扫描信号; 与所述驱动晶体管和所述有机发光二极管的公共端相连的第四开关管,所述第四开关管受控于所述第三扫描信号,且所述第四开关管接地。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一开关管的控制端与所述第一扫描信号相连,输入端与所述电源电压相连,输出端与所述驱动晶体管的输入端相连; 所述第二开关管的控制端与所述第二扫描信号相连,输入端与所述数据电压相连,输出端与所述存储电容的第一端相连; 所述存储电容的第二端与所述驱动晶体管的控制端相连; 所述第三开关管的控制端与所述第三扫描信号相连,输入端与所述驱动晶体管和所述第一开关管的公共端相连,输出端与所述驱动晶体管和所述存储电容的公共端相连; 所述第四开关管的控制端与所述第三扫描信号相连,输入端与所述驱动晶体管和所述有机发光二极管的公共端相连,输出端接地。
3.根据权利要求1所述的像素驱动电路,其特征在于,当所述第一开关管与所述第二开关管的类型相同时,所述第一扫描信号与所述第二扫描信号不相同,所述第一开关管与所述第二开关管连接不同的扫描线。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述驱动晶体管、所述第一开关管、所述第二开关管、所述第三开关管和所述第四开关管的类型均为N型。
5.根据权利要求1所述的像素驱动电路,其特征在于,当所述第一开关管与所述第二开关管的类型不相同时,所述第一扫描信号与所述第二扫描信号相同,所述第一开关管与所述第二开关管连接同一条扫描线。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述驱动晶体管、所述第一开关管、所述第三开关管和所述第四开关管的类型均为N型,所述第二开关管的类型为P型;或者, 所述驱动晶体管、所述第二开关管、所述第三开关管和所述第四开关管的类型均为N型,所述第一开关管的类型为P型。
7.一种像素驱动电路的驱动方法,应用于权利要求1~6任一项所述的像素驱动电路,其特征在于,包括: 对所述存储电容充电; 对所述存储电容放电,使所述存储电容两端的电压具有电压差; 改变所述数据电压,以使所述存储电容两端的电压产生与所述数据电压相同的变化;驱动所述有机发光二极管发光。
8.根据权利要求7所述的像素驱动电路的驱动方法,其特征在于,所述对所述存储电容充电具体包括:导通所述第一开关管、所述第三开关管和所述第四开关管,关断所述第二开关管,以使所述存储电容与所述驱动晶体管和所述第三开关管的公共端相连的一端的电压充电至所述电源电压。
9.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述对所述存储电容放电,使所述存储电容两端的电压具有电压差具体包括:导通所述第二开关管、所述第三开关管和所述第四开关管,关断所述第一开关管,以对所述存储电容与所述驱动晶体管和所述第三开关管的公共端相连的一端的电压放电至所述驱动晶体管的阈值电压,且使所述存储电容与所述第二开关管相连的一端的电压为所述数据电压。
10.根据权利要求9所述的像素驱动电路的驱动方法,其特征在于,所述改变所述数据电压,以使所述存储电容两端的电压产生与所述数据电压相同的变化具体包括:导通所述第二开关管,关断所述第一开关管、所述第三开关管和所述第四开关管,向所述数据电压施加跳变信号,以使所述存储电容与所述驱动晶体管和所述第三开关管的公共端相连的一端的电压变为所述驱动晶体管的阈值电压与所述跳变信号叠加的电压,且使所述存储电容与所述第二开关管相连的一端的电压变为所述数据电压与所述跳变信号叠加的电压。
11.根据权利要求10所述的像素驱动电路的驱动方法,其特征在于,所述跳变信号由所述有机发光二极管需要发光的亮度决定。
12.根据权利要求11所述的像素驱动电路的驱动方法,其特征在于,所述驱动所述有机发光二极管发光具体包括:导通所述第一开关管,关断所述第二开关管、所述第三开关管和所述第四开关管,以 使所述驱动晶体管驱动所述有机发光二极管发光。
13.—种显示装置,其特征在于,包括权利要求1~6任一项所述的像素驱动电路。
【文档编号】G09G3/32GK104036729SQ201410253611
【公开日】2014年9月10日 申请日期:2014年6月9日 优先权日:2014年6月9日
【发明者】杨盛际 申请人:京东方科技集团股份有限公司, 北京京东方光电科技有限公司