栅极驱动电路、使用其的驱动系统及显示装置制造方法
【专利摘要】本发明公开一种栅极驱动电路,栅极驱动电路用于输出多级削角的栅极驱动信号,栅极驱动电路包括参考时序电压产生单元及栅极驱动信号产生单元。参考时序电压产生单元包括反相延时模块及电压转换模块。反相延时模块用于接收第一时序信号,并将第一时序信号反相并延时,以输出第三时序信号。电压转换模块与反相延时模块相连,用于转换第三时序信号,以输出参考时序电压。栅极驱动信号产生单元根据第一时序信号及参考时序电压,输出多级削角的栅极驱动信号。本发明的栅极驱动电路、使用其的驱动系统及显示装置能输出削角的栅极驱动信号,减少了馈通影响,提高了显示装置画面品质,且能根据延时模块的延时时间调节削角的栅极驱动信号的削角时间,灵活性高。
【专利说明】栅极驱动电路、使用其的驱动系统及显示装置
【技术领域】
[0001] 本发明涉及显示【技术领域】,特别涉及一种栅极驱动电路、使用其的驱动系统及显 示装置。
【背景技术】
[0002] 随着科技的发展,轻薄、省电的信息产品已经充斥着我们的生活,而显示器则在其 间扮演了相当重要的角色,无论是手机、个人数字助理或是笔记型计算机等,均需要显示装 置作为人机沟通的平台。薄膜晶体管(Thin Film Transistor,TFT)液晶显示器因其高集 成度、省电、低成本、工艺灵活等优点被广泛应用于显示领域。
[0003] 图1为现有的TFT液晶显示器的电路示意图。图2为图1所示的TFT液晶显示器 中的时序信号的时序示意图。请同时参考图1及图2,TFT液晶显示器包括显示面板11、栅 极驱动电路12、源极驱动电路13及时序控制器14,显示面板11包括多条栅极线GL(图中 仅仅示出2条)与多条数据线DL(图中仅仅示出2条),且相邻的两条栅极线GL与相邻的 两条数据线DL交叉形成一个像素单元,每个像素单元包括TFT、存储电容Cs、液晶电容CLc、 寄生电容Cgd。液晶显示面板11与驱动电路的基本工作原理为:栅极驱动电路12接收时 序控制器14输出第一时序信号0E及参考高电压源输出的参考高电压VGH,以向栅极线GL 输出栅极驱动信号GATE1、GATE2,从而依序将每一行的TFT打开。当栅极驱动信号GATE1、 GATE2对应的两行像素中的TFT接收到高电位的栅极驱动信号GATE 1、GATE2时,源极驱动电 路13输出数据信号Vdata被充至液晶电容CLc,当栅极驱动信号GATEUGATE2对应的两行 像素中的TFT接收到低电位的栅极驱动信号GATEUGATE2时,TFT被关闭,已充入液晶电容 CLc的数据信号Vdata由存储电容Cs保持,从而根据液晶电容CLc保持的数据信号Vdata 与公共电极的电压Vcom的差值改变液晶的状态,从而控制液晶的透光率,以显示不同的灰 阶。
[0004] 但,现有的TFT液晶显示器中栅极线GL上的电压从高电位突变为低电位,会使液 晶电容CLc、寄生电容Cgd及储存电容Cs接收的电压突变,从而使公共电极的电压Vcom产 生波动,进而产生馈通(feed through)影响,影响显示装置的画面品质。
[0005] 因此,有必要提供改进的技术方案以克服现有技术中存在的以上技术问题。
【发明内容】
[0006] 本发明要解决的主要技术问题是提供一种能输出削角的栅极驱动信号,从而减少 馈通影响,进而提高显示装置的画面品质、且灵活性高的栅极驱动电路。
[0007] 本发明提供一种栅极驱动电路,所述栅极驱动电路用于输出多级削角的栅极驱动 信号,所述栅极驱动电路包括参考时序电压产生单元及栅极驱动信号产生单元。所述参考 时序电压产生单元包括反相延时模块及电压转换模块。所述反相延时模块用于接收第一时 序信号,并将所述第一时序信号反相并延时,以输出第三时序信号所述电压转换模块与所 述反相延时模块相连,用于转换所述第三时序信号,以输出参考时序电压。所述栅极驱动信 号产生单元根据所述第一时序信号及所述参考时序电压,输出多级削角的栅极驱动信号。
[0008] 优选地,所述参考时序电压产生单元还包括隔离模块,用于接收所述第一时序信 号,并将所述第一时序信号与所述栅极驱动信号产生单元隔离。
[0009] 优选地,所述隔离模块包括运算放大器。
[0010] 优选地,所述隔离模块包括第一开关元件、第二开关元件、第三开关元件、第四开 关元件、第五开关元件、第六开关元件、第七开关元件、第八开关元件、第二电容及第一滑动 电阻。
[0011] 优选地,所述反相延时模块包括非逻辑门、第一电阻及第一电容,其中,所述第一 电阻及所述第一电容与所述非逻辑门的输出端相连。
[0012] 优选地,所述反相延时模块包括第九开关元件、第十开关元件、第一电阻及第一电 容;其中,第九开关元件与第十开关元件组成反相单元,所述第一电容及所述第一电阻组成 延时单元,所述延时单元与所述反相单元的输入端相连。
[0013] 本发明还提供一种驱动系统,所述驱动系统包括栅极驱动电路,所述栅极驱动电 路用于输出多级削角的栅极驱动信号,所述栅极驱动电路包括参考时序电压产生单元及栅 极驱动信号产生单元。所述参考时序电压产生单元包括反相延时模块及电压转换模块。所 述反相延时模块用于接收第一时序信号,并将所述第一时序信号反相并延时,以输出第三 时序信号。所述电压转换模块与所述反相延时模块相连,用于转换所述第三时序信号,以 输出参考时序电压。所述栅极驱动信号产生单元根据所述第一时序信号及所述参考时序电 压,输出多级削角的栅极驱动信号。
[0014] 本发明还提供一种显示装置,所述显示装置包括栅极驱动电路,所述栅极驱动电 路用于输出多级削角的栅极驱动信号,所述栅极驱动电路包括参考时序电压产生单元及栅 极驱动信号产生单元。所述参考时序电压产生单元包括反相延时模块及电压转换模块。所 述反相延时模块用于接收第一时序信号,并将所述第一时序信号反相并延时,以输出第三 时序信号。所述电压转换模块与所述反相延时模块相连,用于转换所述第三时序信号,以 输出参考时序电压。所述栅极驱动信号产生单元根据所述第一时序信号及所述参考时序电 压,输出多级削角的栅极驱动信号。
[0015] 本发明的栅极驱动电路、使用其的驱动系统及显示装置能输出削角的栅极驱动信 号,减少了馈通影响,提高了显示装置画面品质,且能根据延时模块的延时时间调节削角的 栅极驱动信号的削角时间,灵活性高。
【专利附图】
【附图说明】
[0016] 图1为现有的TFT液晶显不器的电路不意图。
[0017] 图2为图1所不的TFT液晶显不器中的时序彳目号的时序不意图。
[0018] 图3为本发明第一实施方式的栅极驱动电路的模块示意图。
[0019] 图4为本发明如图3所示的栅极驱动电路的电路结构示意图。
[0020] 图5为如图4所示的栅极驱动电路的时序信号的时序示意图。
[0021] 图6为本发明第二实施方式的栅极驱动电路的电路结构示意图。
【具体实施方式】
[0022] 为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明 的【具体实施方式】做详细的说明。
[0023] 图3为本发明第一实施方式的栅极驱动电路的模块结构示意图。图4为如图3所 示的栅极驱动电路的电路结构示意图。图5为如图4所示的栅极驱动电路的时序信号的时 序示意图。请同时参考图3、图4及图5,栅极驱动电路用于输出多级削角的栅极驱动信号 GATE1、GATE2,以避免因栅极驱动电压发生突变,而使得公共电极的电压产生波动,进而减 小馈通(feed through)影响。栅极驱动电路包括参考时序电压产生单元10及栅极驱动信 号产生单兀20。参考时序电压产生单兀10根据第一时序信号0E输出参考时序电压CLK, 栅极驱动信号产生单元20根据参考时序电压CLK及第一时序信号0E输出多级削角的栅极 驱动信号GATE1、GATE2(图中仅仅示出两级),从而避免了液晶电容、寄生电容及储存电容 接收的电压发生突变,从而使公共电极的电压产生波动,减小了馈通(feed through)影响, 提高了显示装置的画面品质。
[0024] 其中,参考时序电压产生单元10包括反相延时模块102及电压转换模块104。当 然本领域的技术人员可以理解的是,参考时序电压产生单元10还包括隔离模块1〇〇,隔离 模块100用于第一时序信号0E与栅极驱动信号产生单兀20隔离,输出隔离后的第一时序 信号0E - 1,从而避免栅极驱动信号产生单元20与反相延时模块102相互影响而造成第一 时序信号0E不稳定。
[0025] 其中,隔离模块100通过运算放大器0P实现,运算放大器0P包括正向输入端及反 向输入端,其中,运算放大器0P的正向输入端接收第一时序信号0E。运算放大器0P的反向 输入端与运算放大器0P的输出端相连,运算放大器0P的输出端用于输出隔离后的第一时 序信号0E - 1。
[0026] 其中,反相延时模块102接收隔离后的第一时序信号0E - 1,用于将隔离后的第一 时序信号0E - 1反相并延时,以输出第三时序信号0E - 3。
[0027] 在本发明一实施方式中,反相延时模块102包括非逻辑门0N,非逻辑门0N的输入 端接收隔离后的第一时序信号0E - 1,非逻辑门0N的输出端用于将隔离后的第一时序信号 0E - 1反相,以输出第二时序信号0E - 2。
[0028] 在本发明一实施方式中,反相延时模块102还包括第一电阻R1及第一电容C1。第 一电容C1及第一电阻R1组成延时单元。第一电阻R1及第一电容C1均与非逻辑门0N的 输出端相连,以接收非逻辑门0N输出的第二时序信号0E - 2,并将第二时序信号0E - 2延 时,从而输出第三时序信号0E - 3。
[0029] 其中,电压转换模块104与反相延时模块102相连,用于将第三时序信号0E - 3 的电压进行转换,以输出参考时序电压CLK。栅极驱动信号产生单兀20根据第一时序信号 0E及参考时序电压CLK,输出多级削角的栅极驱动信号GATEUGATE2。
[0030] 图6为本发明第二实施方式的栅极驱动电路的电路结构示意图。图6所示的隔离 模块100包括第一开关元件T1、第二开关元件T2、第三开关元件T3、第四开关元件T4、第五 开关元件T5、第六开关元件T6、第七开关元件T7、第八开关元件T8、第二电容C2及第一滑 动电阻RT。其中,第一开关元件T1、第二开关元件T2、第三开关元件T3、第四开关元件T4、 第五开关元件T5、第六开关元件T6、第七开关元件T7、第八开关元件T8、第二电容C2及第 一滑动电阻RT用于将第一时序信号0E隔离,从而输出隔离后的第一时序信号0E - 1。
[0031] 其中,第一开关元件T1包括第一通路端、第二通路端及第三通路端,第一通路端 接收参考高电压。第二开关元件Τ2包括第四通路端、第五通路端及第六通路端,第四通路 端与第一开关元件Τ1的第一通路端相连,第五通路端与第一开关元件Τ1的第二通路端相 连。第三开关元件Τ3包括第七通路端、第八通路端及第九通路端,第七通路端与第二开关 元件Τ2的第六通路端相连,第八通路端用于输出隔离后的第一时序信号0Ε-1。第四开关 元件Τ4包括第十通路端、第十一通路端及第十二通路端,第十通路端与第二开关元件Τ2的 第六通路端相连,第十一通路端接收第一时序信号0Ε。第五开关元件Τ5包括第十三通路 端、第十四通路端及第十五通路端,第十三通路端与第十四通路端相连及第三开关元件Τ3 的第九通路端相连,第十五通路端接地。
[0032] 其中,第六开关元件Τ6包括第十六通路端、第十七通路端及第十八通路端,第 十六通路端与第四开关元件Τ4的第十二通路端相连,第十七通路端与第五开关元件Τ5的 第十四通路端相连,第十八通路端接地。第七开关元件Τ7包括第十九通路端、第二十通路 端及第二十一通路端,第十九通路端接收参考高电压,第二十通路端与第一开关元件Τ1的 第三通路端相连。第八开关元件Τ8包括第二十二通路端、第二十三通路端及第二十四通路 端,第二十二通路端与第七开关元件Τ7的第二十一通路端相连,第二十三通路端与第四开 关元件Τ4的第十二通路端相连,第二十四通路端接地。
[0033] 其中,第一滑动电阻RT的一端与第一开关兀件Τ1的第三通路端相连,第一滑动电 阻RT的另一端接地。第二电容C2的一端与第三开关元件Τ3的第八通路端相连,另一端与 第八开关元件Τ8的第二十三通路端相连。
[0034] 在本发明一实施方式中,反相延时模块102包括第九开关元件T9、第十开关元件 Τ19、第一电容C1及第一电阻R1。其中,第九开关元件T9与第十开关元件Τ10用于将输入 的信号反相,第一电容C1及第一电阻R1用于将输入的信号延时。
[0035] 其中,第一电容C1的一端接收隔离后的第一时序信号0Ε-1,另一端接地。第一电 阻R1的一端接收隔离后的第一时序信号0Ε-1,另一端与第九开关元件T9及第十开关元 件Τ10相连。第九开关元件包括第二十五通路端、第二十六通路端及第二十七通路端,第 二十五通路端与参考高电压连接,第二十六通路端与第一电阻R1相连,第二十七通路端与 电压转换模块104相连。第十开关元件Τ10包括第二十八通路端、第二十九通路端及第三十 通路端,第二十八通路端与第九开关元件T9的第二十七通路端相连,第二十九通路端与第 九开关元件T9的第二十六通路端相连,第三十通路端接地。
[0036] 其中,第五开关元件Τ5、第六开关元件Τ6、第八开关元件Τ8及第十开关元件为 NM0S管,第一开关元件Τ1、第二开关元件Τ2、第三开关元件Τ3、第四开关元件Τ4、第七开关 元件17、第九开关元件T9为PM0S管,但本发明并不以此为限。
[0037] 本发明还提供一种驱动系统,驱动系统包括栅极驱动电路,栅极驱动电路用于输 出多级削角的栅极驱动信号GATEUGATE2,栅极驱动电路包括参考时序电压产生单元10及 栅极驱动信号产生单元20。参考时序电压产生单元10包括反相延时模块102及电压转换 模块104。反相延时模块102接收第一时序信号0Ε,用于将第一时序信号0Ε反相并延时, 输出第三时序信号0Ε - 3。电压转换模块104与反相延时模块102相连,用于转换第三时 序信号0Ε - 3,以输出参考时序电压CLK。栅极驱动信号产生单兀20根据第一时序信号0Ε 及参考时序电压CLK,输出多级削角的栅极驱动信号GATEUGATE2。
[0038] 本发明还提供一种显示装置,显示装置包括栅极驱动电路,栅极驱动电路用于输 出多级削角的栅极驱动信号GATEUGATE2,栅极驱动电路包括参考时序电压产生单元10及 栅极驱动信号产生单元20。参考时序电压产生单元10包括反相延时模块102及电压转换 模块104。反相延时模块101接收第一时序信号0E,用于将第一时序信号0E反相并延时, 以输出第三时序信号0E - 3。电压转换模块104与反相延时模块102相连,用于转换第三 时序信号0E - 3,以输出参考时序电压CLK。栅极驱动信号产生单兀20根据第一时序信号 0E及参考时序电压CLK,输出多级削角的栅极驱动信号GATEUGATE2。
[0039] 本发明的栅极驱动电路、使用其的驱动系统及显示装能输出削角的栅极驱动信 号,减少了馈通影响,提高了显示装置画面品质,且能根据延时模块的延时时间调节削角的 栅极驱动信号的削角时间,灵活性高。
[0040] 以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽 然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人 员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰 为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对 以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
【权利要求】
1. 一种栅极驱动电路,其特征在于,所述栅极驱动电路用于输出多级削角的栅极驱动 信号,所述栅极驱动电路包括: 参考时序电压产生单元,所述参考时序电压产生单元包括: 反相延时模块用于接收第一时序信号,并将所述第一时序信号延时并反相,以输出第 二时序?目号;及 电压转换模块,与所述反相延时模块相连,用于转换所述第三时序信号,以输出参考时 序电压;及 栅极驱动信号产生单元,根据所述第一时序信号及所述参考时序电压,输出多级削角 的栅极驱动信号。
2. 如权利要求1所述的栅极驱动电路,其特征在于,所述参考时序电压产生单元还包 括: 隔离模块,用于接收所述第一时序信号,并将所述第一时序信号与所述栅极驱动信号 产生单元隔离。
3. 如权利要求2所述的栅极驱动电路,其特征在于,所述隔离模块包括运算放大器。
4. 如权利要求2所述的栅极驱动电路,其特征在于,所述隔离模块包括第一开关元件、 第二开关元件、第三开关元件、第四开关元件、第五开关元件、第六开关元件、第七开关元 件、第八开关元件、第二电容及第一滑动电阻。
5. 如权利要求1所述的栅极驱动电路,其特征在于,所述反相延时模块包括非逻辑门、 第一电阻及第一电容; 其中,所述第一电阻及所述第一电容与所述非逻辑门的输出端相连。
6. 如权利要求1所述的栅极驱动电路,其特征在于,所述反相延时模块包括第九开关 元件、第十开关元件、第一电阻及第一电容; 其中,第九开关元件与第十开关元件组成反相单元,所述第一电容及所述第一电阻组 成延时单元,所述延时单元与所述反相单元的输入端相连。
7. -种驱动系统,其特征在于,包括如权利要求1 一 6项任意一项所述的栅极驱动电 路。
8. 如权利要求7所述的驱动系统,其特征在于,所述驱动系统还包括时序信号控制器, 所述时序信号控制器用于输出所述第一时序信号。
9. 一种显示装置,包括如权利要求1 一 6项任意一项所述的栅极驱动电路。
10. 如权利要求9所述的显示装置,其特征在于,所述显示装置还包括时序信号控制 器,所述时序信号控制器用于输出所述第一时序信号。
【文档编号】G09G3/36GK104123922SQ201410348504
【公开日】2014年10月29日 申请日期:2014年7月21日 优先权日:2014年7月21日
【发明者】万黎明, 常琳, 赵敬鹏, 周永超, 陈涛 申请人:昆山龙腾光电有限公司