基于低温多晶硅半导体薄膜晶体管的goa电路的制作方法
【专利摘要】本发明提供一种基于低温多晶硅半导体薄膜晶体管的GOA电路,包括级联的多个GOA单元;第N级GOA单元包括一上拉控制部分(100)、一上拉部分(200)、一第一下拉部分(400)、和一下拉维持电路部分(500);所述下拉维持电路部分(500)采用高低电位反推设计,并设置依次降低的第一、第二、第三直流恒压低电位(VSS1、VSS2、VSS3)、及一直流恒压高电位(H),能够解决低温多晶硅半导体薄膜晶体管的自身特性对GOA驱动电路的影响,尤其是漏电问题带来的GOA功能性不良;同时解决了目前基于低温多晶硅半导体薄膜晶体管的GOA电路中下拉维持电路部分在非作用期间第二节点电位不能处于较高的电位的问题,有效维持第一节点(Q(N))和输出端(G(N))的低电位。
【专利说明】基于低温多晶硅半导体薄膜晶体管的GOA电路
【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种基于低温多晶硅半导体薄膜晶体管的GOA电路。
【背景技术】
[0002]GOA (Gate Drive On Array),是利用薄膜晶体管(thin film transistor, TFT)液晶显示器阵列(Array)制程将栅极驱动器制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式。
[0003]通常,GOA电路主要由上拉部分(Pull-up part)、上拉控制部分(Pull_up controlpart)、下传部分(Transfer part)、下拉部分(Pull-down part)、下拉维持电路部分(Pull-down Holding part)、以及负责电位抬升的上升部分(Boost part)组成,上升部分一般由一自举电容构成。
[0004]上拉部分主要负责将输入的时钟信号(Clock)输出至薄膜晶体管的栅极,作为液晶显示器的驱动信号。上拉控制部分主要负责控制上拉部分的打开,一般是由上级GOA电路传递来的信号作用。下拉部分主要负责在输出扫描信号后,快速地将扫描信号(亦即薄膜晶体管的栅极的电位)拉低为低电平。下拉维持电路部分则主要负责将扫描信号和上拉部分的信号保持在关闭状态(即设定的负电位)。上升部分则主要负责对上拉部分的电位进行二次抬升,确保上拉部分的正常输出。
[0005]随着低温多晶娃(Low Temperature Poly-silicon,LTPS)半导体薄膜晶体管的发展,LTPS-TFT液晶显示器也越来越受关注,LTPS-TFT液晶显示器具有高分辨率、反应速度快、高亮度、高开口率等优点。由于低温多晶硅较非晶硅(a-Si)的排列有次序,低温多晶硅半导体本身具有超高的电子迁移率,比非晶硅半导体相对高100倍以上,可以采用GOA技术将栅极驱动器制作在薄膜晶体管阵列基板上,达到系统整合的目标、节省空间及驱动IC的成本。然而,现有技术中针对低温多晶硅半导体薄膜晶体管的GOA电路的开发较少,尤其需要克服很多由于低温多晶硅半导体薄膜晶体管电性本身带来的问题。例如:传统的非晶硅半导体薄膜晶体管的电学特性中阈值电压一般大于0V,而且亚阈值区域的电压相对于电流的摆幅较大,但是低温多晶硅半导体薄膜晶体管的阈值电压值较低(一般约为OV左右),而且亚阈值区域的摆幅较小,而GOA电路在关态时很多元件操作与阈值电压接近,甚至高于阈值电压,这样就会由于电路中TFT的漏电和工作电流的漂移,增加LTPS GOA电路设计的难度,很多适用于非晶硅半导体的扫描驱动电路,不能轻易的应用到低温多晶硅半导体的行扫描驱动电路中,会存在一些功能性问题,这样将会直接导致LTPS GOA电路无法工作,所以在设计电路时必须要考虑到低温多晶硅半导体薄膜晶体管的自身特性对GOA电路的影响。
【发明内容】
[0006]本发明的目的在于提供一种基于低温多晶硅半导体薄膜晶体管的GOA电路,解决低温多晶硅半导体薄膜晶体管的自身特性对GOA驱动电路的影响,尤其是漏电问题带来的GOA功能性不良;解决目前基于低温多晶硅半导体薄膜晶体管的GOA电路中下拉维持电路部分在非作用期间第二节点电位不能处于较高的电位的问题。
[0007]为实现上述目的,本发明提供一种基于低温多晶硅半导体薄膜晶体管的GOA电路,包括级联的多个GOA单元,设N为正整数,第N级GOA单元包括一上拉控制部分、一上拉部分、一第一下拉部分、和一下拉维持电路部分;
[0008]所述上拉控制部分包括第一晶体管,其栅极与源极均电性连接于该第N级GOA单元的上一级第N-1级GOA单元的输出端,漏极电性连接于第一节点;
[0009]所述上拉部分包括第二晶体管,其栅极电性连接于第一节点,源极电性连接于第一时钟驱动信号,漏极电性连接于输出端;
[0010]所述下拉维持电路部分电性连接于所述第一节点、输出端、一直流恒压高电位、及第一、第二、与第三直流恒压低电位;所述下拉维持电路部分采用高低电位反推设计,包括:
[0011]第三晶体管,所述第三晶体管的栅极和源极均电性连接于直流恒压高电位,漏极电性连接于第五晶体管的源极;
[0012]第四晶体管,所述第四晶体管的栅极电性连接于第三晶体管的漏极,源极电性连接于直流恒压高电位,漏极电性连接于第二节点;
[0013]第五晶体管,所述第五晶体管的栅极电性连接于第一节点,源极电性连接于第三晶体管的漏极,漏极电性连接于第一直流恒压低电位;
[0014]第六晶体管,所述第六晶体管的栅极电性连接于第一节点,源极电性连接于第二节点,漏极电性连接于第八晶体管的栅极;
[0015]第七晶体管,所述第七晶体管的栅极电性连接于第一节点,源极电性连接于第二节点,漏极电性连接于第八晶体管的源极;
[0016]第八晶体管,所述第八晶体管的栅极电性连接于第六晶体管的漏极,源极电性连接于第七晶体管的漏极,漏极电性连接于第三直流恒压低电位;
[0017]第九晶体管,所述第九晶体管的栅极电性连接于第六晶体管的漏极,源极电性连接于第十晶体管的栅极,漏极电性连接于第三直流恒压低电位;
[0018]第十晶体管,所述第十晶体管的栅极电性连接于第九晶体管的源极,源极电性连接于直流恒压高电位,漏极电性连接于第七晶体管的漏极;
[0019]第十一晶体管,所述第十一晶体管的栅极与源极均电性连接于直流恒压高电位,漏极电性连接于第九晶体管的源极;
[0020]第十二晶体管,所述第十二晶体管的栅极电性连接于第二节点,源极电性连接于第一节点,漏极电性连接于第二直流恒压低电位;
[0021]第十三晶体管,所述第十三晶体管的栅极电性连接于第二节点,源极电性连接于输出端,漏极电性连接于第一直流恒压低电位;
[0022]所述第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管提供正向高电位,用于控制第十二晶体管和第十三晶体管的打开;所述第八晶体管、第九晶体管构成作用期间的负电位的反向自举,用于在作用期间向第二节点提供更低电位;利用直流恒压高电位在非作用期间向第二节点提供适当的高电位,使得第一节点与输出端维持低电位;
[0023]所述第一下拉部分电性连接于所述第一节点、第二时钟驱动信号及第二直流恒压低电位,所述第一下拉部分依据第二时钟驱动信号下拉所述第一节点的电位至所述第二直流恒压低电位;
[0024]所述第一下拉部分包括一第十四晶体管,所述第十四晶体管的栅极电性连接于第二时钟驱动信号,源极电性连接于第一节点,漏极电性连接于第二直流恒压低电位;
[0025]所述第三直流恒压低电位〈第二直流恒压低电位〈第一直流恒压低电位。
[0026]所述第四晶体管、第七晶体管、与第八晶体管串联。
[0027]所述基于低温多晶硅半导体薄膜晶体管的GOA电路,还包括一上升部分,所述上升部分电性连接于所述第一节点与输出端之间,用来抬升所述第一节点的电位。
[0028]所述上升部分包括一电容,所述电容的一端电性连接于第一节点,另一端电性连接于输出端。
[0029]第一时钟驱动信号与第二时钟驱动信号的波形占空比小于50/50 ;在第二时钟驱动信号的高电位期间,所述第十四晶体管下拉所述第一节点的电位至所述第二直流恒压低电位。
[0030]所述第一节点的信号输出波形依据第一时钟驱动信号与第二时钟驱动信号的波形占空比的变化而变化。
[0031 ] 所述第一节点的信号输出波形呈“凸”字形。
[0032]所述GOA电路的第一级连接关系中,第一晶体管的栅极与源极均电性连接于电路的启动信号端。
[0033]所述GOA电路米用输出端的输出信号作为上下级传信号。
[0034]本发明的有益效果:本发明提供的基于低温多晶硅半导体薄膜晶体管的GOA电路,在下拉维持电路部分采用高低电位反推设计,并设置依次降低的第一、第二、第三直流恒压低电位、及一直流恒压高电位,能够解决低温多晶硅半导体薄膜晶体管的自身特性对GOA驱动电路的影响,尤其是漏电问题带来的GOA功能性不良;同时解决了目前基于低温多晶硅半导体薄膜晶体管的GOA电路中下拉维持电路部分在非作用期间第二节点电位不能处于较高的电位的问题,有效维持第一节点和输出端的低电位。
【专利附图】
【附图说明】
[0035]下面结合附图,通过对本发明的【具体实施方式】详细描述,将使本发明的技术方案及其它有益效果显而易见。
[0036]附图中,
[0037]图1为本发明的基于低温多晶硅半导体薄膜晶体管的GOA电路的电路图;
[0038]图2为本发明的基于低温多晶硅半导体薄膜晶体管的GOA电路的第一级连接关系的电路图;
[0039]图3为本发明的基于低温多晶硅半导体薄膜晶体管的GOA电路的第一种波形设置和关键节点的输出波形图;
[0040]图4为本发明的基于低温多晶硅半导体薄膜晶体管的GOA电路的第二种波形设置和关键节点的输出波形图。
【具体实施方式】
[0041]为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0042]请参阅图1-2,本发明提供一种基于低温多晶硅半导体薄膜晶体管的GOA电路。如图1所示,该基于低温多晶硅半导体薄膜晶体管的GOA电路包括:级联的多个GOA单元,设N为正整数,第N级GOA单元包括一上拉控制部分100、一上拉部分200、一第一下拉部分400、和一下拉维持电路部分500 ;还可包括一上升部分300。
[0043]所述上拉控制部分100包括第一晶体管Tl,其栅极与源极均电性连接于该第N级GOA单元的上一级第N-1级GOA单元的输出端G(N-1),漏极电性连接于第一节点Q(N)。
[0044]所述上拉部分200包括第二晶体管T2,其栅极电性连接于第一节点Q(N),源极电性连接于第一时钟驱动信号CKN,漏极电性连接于输出端G(N)。
[0045]所述上升部分300包括一电容Cb,所述电容Cb的一端电性连接于第一节点Q(N),另一端电性连接于输出端G(N)。
[0046]所述下拉维持电路部分500电性连接于所述第一节点Q(N)、输出端G(N)、一直流恒压高电位H、及第一、第二、与第三直流恒压低电位VSS1、VSS2、VSS3。具体的,所述下拉维持电路部分500包括:第三晶体管T3,所述第三晶体管T3的栅极和源极均电性连接于直流恒压高电位H,漏极电性连接于第五晶体管T5的源极;第四晶体管T4,所述第四晶体管T4的栅极电性连接于第三晶体管T3的漏极,源极电性连接于直流恒压高电位H,漏极电性连接于第二节点P(N);第五晶体管T5,所述第五晶体管T5的栅极电性连接于第一节点Q(N),源极电性连接于第三晶体管T3的漏极,漏极电性连接于第一直流恒压低电位VSSl ;第六晶体管T6,所述第六晶体管T6的栅极电性连接于第一节点Q (N),源极电性连接于第二节点P(N),漏极电性连接于第八晶体管T8的栅极;第七晶体管T7,所述第七晶体管T7的栅极电性连接于第一节点Q(N),源极电性连接于第二节点P(N),漏极电性连接于第八晶体管T8的源极;第八晶体管T8,所述第八晶体管T8的栅极电性连接于第六晶体管T6的漏极,源极电性连接于第七晶体管T7的漏极,漏极电性连接于第三直流恒压低电位VSS3 ;第九晶体管T9,所述第九晶体管T9的栅极电性连接于第六晶体管T6的漏极,源极电性连接于第十晶体管TlO的栅极,漏极电性连接于第三直流恒压低电位VSS3 ;第十晶体管T10,所述第十晶体管TlO的栅极电性连接于第九晶体管T9的源极,源极电性连接于直流恒压高电位H,漏极电性连接于第七晶体管T7的漏极;第十一晶体管T11,所述第十一晶体管Tll的栅极与源极均电性连接于直流恒压高电位H,漏极电性连接于第九晶体管T9的源极;第十二晶体管T12,所述第十二晶体管T12的栅极电性连接于第二节点P(N),源极电性连接于第一节点Q(N),漏极电性连接于第二直流恒压低电位VSS2 ;第十三晶体管T13,所述第十三晶体管T13的栅极电性连接于第二节点P(N),源极电性连接于输出端G(N),漏极电性连接于第一直流恒压低电位VSSI。
[0047]所述第一下拉部分400包括一第十四晶体管T14,所述第十四晶体管T14的栅极电性连接于第二时钟驱动信号XCKN,源极电性连接于第一节点Q(N),漏极电性连接于第二恒压低电位VSS2。
[0048]如图2所示,所述GOA电路的第一级连接关系中,第一晶体管Tl的栅极与源极均电性连接于电路的启动信号端STV。
[0049]需要特别说明的是,本发明基于低温多晶硅半导体薄膜晶体管的GOA电路设置了一个直流恒压高电位H、及三个直流恒压低电位VSSl、VSS2、VSS3,且三个直流恒压低电位依次降低,即,第三直流恒压低电位VSS3〈第二直流恒压低电位VSS2〈第一直流恒压低电位VSSl,该三个直流恒压低电位VSS1、VSS2、VSS3 一般分开独立控制,便于进行不同电位的调节。
[0050]所述下拉维持电路部分500采用高低电位反推设计:所述第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7提供正向高电位,用于控制第十二晶体管T12和第十三晶体管T13的打开;所述第八晶体管T8、第九晶体管T9构成作用期间的负电位的反向自举,用于在作用期间将第二节点P(N)拉低至至第三直流恒压低电位VSS3电位,使第十晶体管TlO关闭的较好;在非作用期间利用直流恒压高电位H向第二节点P(N)提供适当的高电位,使得第一节点Q(N)与输出端G(N)维持低电位,消除二者的波纹(Ripple)电压。所述第四晶体管T4、第七晶体管T7、与第八晶体管T8串联,能够防止漏电。
[0051]具体的,所述下拉维持电路部分500中第三晶体管T3、第四晶体管T4受直流恒压高电位H的控制处于导通状态,在非作用期间,第五晶体管T5、第六晶体管T6、第七晶体管T7截止,由第四晶体管T4向第二节点P(N)提供一直流恒压高电位H,第二节点P(N)为高电位时,第十二晶体管T12、第十三晶体管T13均导通,通过第十二晶体管T12下拉第一节点Q(N)的电位到第二直流恒压低电位VSS2,通过第十三晶体管下拉输出端G(N)的电位到第一直流恒压低电位VSSl ;在作用期间,第五晶体管T5、第六晶体管T6、第七晶体管T7的栅极为从第一节点Q(N)传来的高电位,第五晶体管T5、第六晶体管T6、第七晶体管T7均导通,通过第五晶体管T5下拉第四晶体管T4的栅极电位至第一恒压直流低电位VSS1,第四晶体管T4截止,不再向第二节点P(N)提供直流恒压高电位H,同时,第六晶体管T6接收从第二节点P (N)所传来的直流恒压高电位H,并将此直流恒压高电位H传到第八晶体管T8和第九晶体管T9的栅极,此时,第七晶体管T7和第八晶体管T8均导通,通过第七晶体管T7和第八晶体管T8下拉第二节点P (N)的电位到一更低的第三直流恒压低电位VSS3,同时第九晶体管T9也处于导通状态,通过第九晶体管T9下拉第十晶体管的栅极电位至第三直流恒压低电位VSS3,可以使第十晶体管TlO关闭的很好。
[0052]所述下拉维持电路部分500搭配直流恒压高电位H、及三个直流恒压低电位VSS1、VSS2、VSS3,能够解决低温多晶硅半导体薄膜晶体管的自身的阈值电压较低、亚阈值区域的摆幅较小等特性对GOA驱动电路的影响,尤其是漏电问题带来的GOA功能性不良;同时解决了目前基于低温多晶硅半导体薄膜晶体管的GOA电路中下拉维持电路部分在非作用期间第二节点电位不能处于较高的电位的问题,有效维持第一节点Q(N)和输出端G(N)的低电位。
[0053]所述上升部分300用来在作用期间抬升所述第一节点Q(N)的电位。
[0054]所述第一下拉部分400用来在非作用期间依据第二时钟驱动信号XCKN下拉所述第一节点Q(N)的电位至所述第二直流恒压低电位VSS2。所述GOA电路采用输出端G(N)的输出信号作为上下级传信号,用第N级GOA单元的上一级第N-1级GOA单元的输出端G(N-1)与第N级GOA单元的输出端G(N)进行上、下级传,能够减少TFT的颗数,达到有效节省布局(Layout)和功耗的目的。
[0055]图3、图4分别为两种本发明的基于低温多晶硅半导体薄膜晶体管的GOA电路的波形设置和关键节点的输出波形图。所述第一节点Q(N)的信号输出波形依据第一时钟驱动信号CKN与第二时钟驱动信号XCKN波形占空比的变化而变化。图3中所示的第一时钟驱动信号CKN和第二时钟驱动信号XCKN的波形占空比不同于图4中所示的第一时钟驱动信号CKN和第二时钟驱动信号XCKN的波形占空比。图3和图4中,CK1N、CK2N分别表示第一条、第二条第一时钟驱动信号CKN,XCK1N、XCK2N分别表示第一条、第二条第二时钟驱动信号XCKN,第一时钟驱动信号CKN与第二时钟驱动信号XCKN的波形占空比均小于50/50 ;结合图1,在第二时钟驱动信号XCKN的高电位期间,所述第十四晶体管T14下拉所述第一节点Q(N)的电位至所述第二恒压低电位VSS2。所述第一节点Q(N)的信号输出波形呈“凸”字形,所述输出端G(N)正常输出。
[0056]综上所述,本发明的基于低温多晶硅半导体薄膜晶体管的GOA电路,在下拉维持电路部分采用高低电位反推设计,并设置依次降低的第一、第二、第三直流恒压低电位、及一直流恒压高电位,能够解决低温多晶硅半导体薄膜晶体管的自身特性对GOA驱动电路的影响,尤其是漏电问题带来的GOA功能性不良;同时解决了目前基于低温多晶硅半导体薄膜晶体管的GOA电路中下拉维持电路部分在非作用期间第二节点电位不能处于较高的电位的问题,有效维持第一节点和输出端的低电位。
[0057]以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。
【权利要求】
1.一种基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,包括级联的多个GOA单元,设N为正整数,第N级GOA单元包括一上拉控制部分(100)、一上拉部分(200)、一第一下拉部分(400)、和一下拉维持电路部分(500); 所述上拉控制部分(100)包括第一晶体管(Tl),其栅极与源极均电性连接于该第N级GOA单元的上一级第N-1级GOA单元的输出端(G(N-1)),漏极电性连接于第一节点(Q(N));所述上拉部分(200)包括第二晶体管(T2),其栅极电性连接于第一节点(Q(N)),源极电性连接于第一时钟驱动信号(CKN),漏极电性连接于输出端(G(N)); 所述下拉维持电路部分(500)电性连接于所述第一节点(Q(N))、输出端(G(N))、一直流恒压高电位(H)、及第一、第二、与第三直流恒压低电位(VSS1、VSS2、VSS3); 所述下拉维持电路部分(500)采用高低电位反推设计,包括: 第三晶体管(T3),所述第三晶体管(T3)的栅极和源极均电性连接于直流恒压高电位(H),漏极电性连接于第五晶体管(T5)的源极; 第四晶体管(T4),所述第四晶体管(T4)的栅极电性连接于第三晶体管(T3)的漏极,源极电性连接于直流恒压高电位(H),漏极电性连接于第二节点(P(N)); 第五晶体管(T5),所述第五晶体管(T5)的栅极电性连接于第一节点(Q(N)),源极电性连接于第三晶体管(T3)的漏极,漏极电性连接于第一直流恒压低电位(VSSl); 第六晶体管(T6),所述第六晶体管(T6)的栅极电性连接于第一节点(Q(N)),源极电性连接于第二节点(P(N)),漏极电性连接于第八晶体管(T8)的栅极; 第七晶体管(T7),所述第七晶体管(T7)的栅极电性连接于第一节点(Q(N)),源极电性连接于第二节点(P(N)),漏极电性连接于第八晶体管(T8)的源极; 第八晶体管(T8),所述第八晶体管(T8)的栅极电性连接于第六晶体管(T6)的漏极,源极电性连接于第七晶体管(T7)的漏极,漏极电性连接于第三直流恒压低电位(VSS3); 第九晶体管(T9),所述第九晶体管(T9)的栅极电性连接于第六晶体管(T6)的漏极,源极电性连接于第十晶体管(TlO)的栅极,漏极电性连接于第三直流恒压低电位(VSS3);第十晶体管(TlO),所述第十晶体管(TlO)的栅极电性连接于第九晶体管(T9)的源极,源极电性连接于直流恒压高电位(H),漏极电性连接于第七晶体管(T7)的漏极; 第十一晶体管(Tll),所述第十一晶体管(Tll)的栅极与源极均电性连接于直流恒压高电位(H),漏极电性连接于第九晶体管(T9)的源极; 第十二晶体管(T12),所述第十二晶体管(T12)的栅极电性连接于第二节点(P(N)),源极电性连接于第一节点(Q(N)),漏极电性连接于第二直流恒压低电位(VSS2); 第十三晶体管(T13),所述第十三晶体管(T13)的栅极电性连接于第二节点(P(N)),源极电性连接于输出端(G(N)),漏极电性连接于第一直流恒压低电位(VSSl); 所述第三晶体管(T3)、第四晶体管(T4)、第五晶体管(T5)、第六晶体管(T6)、第七晶体管(T7)提供正向高电位,用于控制第十二晶体管(T12)和第十三晶体管(T13)的打开;所述第八晶体管(T8)、第九晶体管(T9)构成作用期间的负电位的反向自举,用于在作用期间向第二节点(P(N))提供更低电位;利用直流恒压高电位⑶在非作用期间向第二节点(P(N))提供适当的高电位,使得第一节点(Q(N))与输出端(G(N))维持低电位; 所述第一下拉部分(400)电性连接于所述第一节点(Q(N))、第二时钟驱动信号(XCKN)及第二直流恒压低电位(VSS2),所述第一下拉部分(400)依据第二时钟驱动信号(XCKN)下拉所述第一节点(Q(N))的电位至所述第二直流恒压低电位(VSS2); 所述第一下拉部分(400)包括一第十四晶体管(T14),所述第十四晶体管(T14)的栅极电性连接于第二时钟驱动信号(XCKN),源极电性连接于第一节点(Q (N)),漏极电性连接于第二直流恒压低电位(VSS2); 所述第三直流恒压低电位(VSS3)〈第二直流恒压低电位(VSS2)〈第一直流恒压低电位(VSSl)。
2.如权利要求1所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,所述第四晶体管(T4)、第七晶体管(T7)、与第八晶体管(T8)串联。
3.如权利要求1所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,还包括一上升部分(300),所述上升部分(300)电性连接于所述第一节点(Q(N))与输出端(G(N))之间,用来抬升所述第一节点(Q(N))的电位。
4.如权利要求3所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,所述上升部分(300)包括一电容(Cb),所述电容(Cb)的一端电性连接于第一节点(Q(N)),另一端电性连接于输出端(G(N))。
5.如权利要求1所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,第一时钟驱动信号(CKN)与第二时钟驱动信号(XCKN)的波形占空比小于50/50 ;在第二时钟驱动信号(XCKN)的高电位期间,所述第十四晶体管(T14)下拉所述第一节点(Q(N))的电位至所述第二直流恒压低电位(VSS2)。
6.如权利要求3所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,所述第一节点(Q(N))的信号输出波形依据第一时钟驱动信号(CKN)与第二时钟驱动信号(XCKN)的波形占空比的变化而变化。
7.如权利要求6所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,所述第一节点(Q(N))的信号输出波形呈“凸”字形。
8.如权利要求1所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,所述GOA电路的第一级连接关系中,第一晶体管(Tl)的栅极与源极均电性连接于电路的启动信号端(STV)。
9.如权利要求1所述的基于低温多晶硅半导体薄膜晶体管的GOA电路,其特征在于,所述GOA电路采用输出端(G(N))的输出信号作为上下级传信号。
【文档编号】G09G3/36GK104464658SQ201410609249
【公开日】2015年3月25日 申请日期:2014年11月3日 优先权日:2014年11月3日
【发明者】肖军城 申请人:深圳市华星光电技术有限公司