阵列基板、像素驱动方法和显示装置制造方法
【专利摘要】本发明提供了一种阵列基板,像素驱动方法和显示装置,该阵列基板包括多行扫描线和多列数据线,每一列数据线包括多个弯曲部,每一个弯曲部设置在对应的一个像素的开口区域的周围且包含一个朝向在行方向的开口,相邻两个弯曲部的开口朝向相反;每一列数据线的各个弯曲部对应的像素位于同一列,且各列数据线在同一行的弯曲部的开口朝向相同。本发明提供的阵列基板中,由于在行方向上相邻像素所邻近的数据线的电压极性相反,从而能够彼此均衡像素与所邻近数据线产生的耦合电压,显著改善串扰和闪烁现象。
【专利说明】
阵列基板、像素驱动方法和显示装置
【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种阵列基板、像素驱动方法和显示装置。
【背景技术】
[0002]由于液晶显示屏的液晶分子具有一种特性,在固定某一极性下,液晶易老化,导致图像劣化,因此与公共电压相关的数据电压的极性将不停反转。常用的反转方式,包括点反转,列反转,行反转等。由于点反转的功耗较大,一般采用列反转,行反转的方式。列反转驱动方式通过相邻数据线上对应的子像素以列为单位正负极性反转,但列反转驱动方式导致串扰和闪烁现象。
【发明内容】
[0003]本发明的目的是提供一种能够减小串扰和闪烁现象的显示装置。
[0004]为了达到上述目的,本发明提供了一种阵列基板,包括多行扫描线和多列数据线,每一列数据线包括多个弯曲部,每一个弯曲部设置在对应的一个像素的开口区域的周围且包含一个朝向在行方向的开口,相邻两个弯曲部的开口朝向相反;每一列数据线的各个弯曲部对应的像素位于同一列,且各列数据线在同一行的弯曲部的开口朝向相同。
[0005]进一步的,每一列数据线包括位于对应像素列两侧的第一部分以及位于该像素列的两个相邻像素的开口区域之间的第二部分,其中,所述第一部分包括位于该像素列的奇数行第一侧的部分以及位于该像素列的偶数行第二侧的部分,所述第二部分将第一侧部分和第二侧部分相连形成多个弯曲部。
[0006]进一步的,对于第N列数据线,其弯曲部设置在第N或N+1列像素中各个像素的开口区域的周围。
[0007]进一步的,所述第一部分的延伸方向平行于列方向,所述第二部分的延伸方向平行于行方向。
[0008]进一步的,每一列数据线的第一侧部分与位于该第一侧部分第一侧的像素的选通开关相连,第二侧部分与位于该第二侧部分第二侧的像素的选通开关相连。
[0009]进一步的,每一列数据线的第一侧部分和第二侧部分均与该列数据线的第一侧的像素中的选通开关相连;或者,
[0010]每一列数据线的第一侧部分和第二侧部分均与该列数据线的第二侧的像素中的选通开关相连。
[0011]本发明提供了一种像素驱动方法,用于驱动上述任一项所述的方法,包括:在相邻两列的数据线上施加极性相反的数据电压。
[0012]进一步的,该方法还包括按照预设的周期对各列数据线上施加的数据电压的极性进行反转。
[0013]本发明还提供了一种显示装置,包括如上述任一项所述的阵列基板,以及数据驱动集成电路,所述多列数据线中的每一列数据线连接所述数据驱动集成电路的一个输出端,每两列相邻的数据线所连接的输出端输出的电压极性相反。
[0014]本发明提供的阵列基板中,由于在行方向上相邻像素所邻近的数据线的电压极性相反,从而能够彼此均衡像素与所邻近数据线产生的耦合电压,显著改善串扰和闪烁现象。
【专利附图】
【附图说明】
[0015]图1为本发明实施例一提供的一种阵列基板的结构示意图;
[0016]图2为本发明实施例二提供的一种阵列基板的结构示意图;
[0017]图3为本发明实施例三提供的一种阵列基板的结构示意图。
【具体实施方式】
[0018]下面结合附图和实施例,对本发明的【具体实施方式】作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
[0019]实施例一
[0020]本发明实施例一提供了一种阵列基板,如图1所示,包括多行扫描线G1-1、G1、Gi+l>Gi+2……以及多列的数据线Dj-l、Dj、Dj+l、Dj+2……,行方向上的扫描线与列方向上的数据线交叉限定出多个像素区域(如图中所示的Pu、Ρ^.+1> P1-U等),对于其中任意一列数据线Dj,均包含位于第j+Ι列像素左右两侧的第一部分以及位于该像素列中任意两个相邻像素的开口区域之间的第二部分,其中,第一部分包括位于该像素列的奇数行左侧的部分以及位于该像素列的偶数行右侧的部分,第二部分将左侧部分和右侧部分相连形成多个弯曲部,数据线Dj第一部分中的左侧部分与其左侧的像素(即第j列的像素)中的选通开关(选通开关在图中表示为“X”)相连,用于对其左侧的像素进驱动,数据线Dj第一部分中的右侧部分与其右侧的像素(即第j+2列的像素)中的选通开关相连,用于对其右侧的像素进行驱动。
[0021]本发明提供的阵列基板能够均衡液晶显示面板上各像素间的电压的极性,显著改善闪烁和色偏现象。下面结合图1对本发明实施例一实现液晶显示面板上各像素间的电压的极性的均衡的原理进行说明。如图1所示,第i行第j列的像素Pi,P其右侧的最邻近的数据线为数据线Dj-1,而对于第i+Ι行第j列的像素Pi+1,p其右侧的最临近的数据线为数据线Dj。在实际应用中,当在数据线Dj-1和Dj施加极性相反的电压时,比如在数据线Dj-1施加正电压信号在Dj上施加负电压信号时,Pi,」中的像素电极受到正电压的影响而像素Pi+1,j中的像素电极受到负电压的影响,最终相互抵消。同理,像素Pm和像素Pi+1,j所受到的来自左侧数据线的影响也相互抵消。不难理解,对于任意两个行方向相邻的像素,其受到的数据线的影响相互抵消,从而均衡了液晶显示面板上各像素间的电压的极性,显著改善串扰和闪烁现象。
[0022]在具体实施时,所述第一部分的延伸方向可以平行于列方向,所述第二部分的延伸方向可以平行于行方向。这样做的好处是便于制作。在实际应用中,第一部分的延伸方向还可以近似平行于列方向,相应的技术方案也能解决本发明所要解决的技术问题。另外本发明实施例中,对第二部分的走向和形状也可以不做限制,只要其能够将第一部分的左侧部分与右侧部分相连,且不影响开口区域的正常显示,其对应的技术方案均应该落入本发明的保护范围。
[0023]需要指出的是,虽然本发明实施例一中是以数据线在奇数行位于其对应的像素列的左侧,并与其左侧的像素的选通开关相连,在偶数行位于其对应的像素列的右侧,并与其右侧的像素的选通开关相连进行的说明。但是在实际应用中,也可以设置数据线在偶数行位于对应像素列的左侧,并与其左侧的像素的选通开关相连,在奇数行位于对应像素列的右侧,与其右侧的像素的选通开关相连。相应的技术方案也能达到相同的效果,相应的,也应该落入本发明保护的范围。
[0024]实施例二
[0025]图2为本发明实施例二提供的一种阵列基板,与图1中的阵列基板不同的是,数据线Dj第一部分中的右侧部分与其左侧的像素(即第j+Ι列的像素)中的选通开关相连。
[0026]图2中的阵列基板同样能够解决本发明所指出的技术问题,其具体原理与图1中阵列基板解决同样技术问题的原理相似,在此不再进行赘述。
[0027]需要指出的是,图2中虽然仅示出了将各列数据线与其左侧的像素中选通单元相连的情况,但是实际应用中,将各列数据线与其右侧的像素中选通单元相连,即对于任意一列数据线Dj,其左侧部分与位于左侧部分右侧的j列像素中的选通开关相连,右侧部分也与位于右侧部分右侧的j列像素中的选通开关相连,也能达到相同的效果,其对应的技术方案也应该落入本发明的保护范围。
[0028]实施例三
[0029]图3为本发明实施例二提供的一种阵列基板,与图1或2阵列不同的是,数据线Dj的第一部分位于第j列像素的两侧,此时数据线Dj第一部分中的左侧部分与其右侧的像素(第j列像素)中的选通开关(选通开关在图中表示为“X”)相连,数据线Dj第一部分中的右侧部分与其左侧的像素(第j列的像素)中的选通开关相连。
[0030]图3中的阵列基板同样能够解决本发明所指出的技术问题,其具体原理与图1或图2中阵列基板解决同样技术问题的原理相似,在此不再进行赘述。
[0031]本发明还提供了一种像素驱动方法,可用于驱动上述任一项所述的方法,包括:在相邻两列的数据线上施加极性相反的数据电压。
[0032]具体到图1-3中,可以为在奇数列数据线施加正电压信号,在偶数列数据线施加负电压信号,这样能够使在行方向上相邻像素所邻近的数据线的电压极性相反,从而能够彼此均衡像素与所邻近数据线产生的耦合电压,显著改善串扰和闪烁现象。
[0033]进一步的,该方法还包括:按照预设的周期对各列数据线上施加的数据电压的极性进行反转。
[0034]这里的预设周期可以为一帧,也可以为半帧。具体时长可以根据需要设定。
[0035]本发明还提供了一种显示装置,包括上述任一项所述的阵列基板,以及数据驱动集成电路,所述多列数据线中的每一列数据线连接所述数据驱动集成电路的一个输出端,每两列相邻的数据线所连接的输出端输出的电压极性相反。
[0036]这里的显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0037]以上所述仅是本发明的优选实施方式,应当指出,对于本【技术领域】的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
【权利要求】
1.一种阵列基板,包括多行扫描线和多列数据线,其特征在于,每一列数据线包括多个弯曲部,每一个弯曲部设置在对应的一个像素的开口区域的周围且包含一个朝向在行方向的开口,相邻两个弯曲部的开口朝向相反;每一列数据线的各个弯曲部对应的像素位于同一列,且各列数据线在同一行的弯曲部的开口朝向相同。
2.如权利要求1所述的阵列基板,其特征在于,每一列数据线包括位于对应像素列两侧的第一部分以及位于该像素列的两个相邻像素的开口区域之间的第二部分,其中,所述第一部分包括位于该像素列的奇数行第一侧的部分以及位于该像素列的偶数行第二侧的部分,所述第二部分将第一侧部分和第二侧部分相连形成多个弯曲部。
3.如权利要求2所述的阵列基板,其特征在于,对于第N列数据线,其弯曲部设置在第N列或N+1列像素中各个像素的开口区域的周围。
4.如权利要求2所述的阵列基板,其特征在于,所述第一部分的延伸方向平行于列方向,所述第二部分的延伸方向平行于行方向。
5.如权利要求2所述的阵列基板,其特征在于,每一列数据线的第一侧部分与位于该第一侧部分第一侧的像素的选通开关相连,第二侧部分与位于该第二侧部分第二侧的像素的选通开关相连。
6.如权利要求2所述的阵列基板,其特征在于,每一列数据线的第一侧部分和第二侧部分均与该列数据线的第一侧的像素中的选通开关相连;或者, 每一列数据线的第一侧部分和第二侧部分均与该列数据线的第二侧的像素中的选通开关相连。
7.一种像素驱动方法,用于驱动如权利要求1-6任一项所述的方法,其特征在于,包括:在相邻两列的数据线上施加极性相反的数据电压。
8.如权利要求7所述的方法,其特征在于,按照预设的周期对各列数据线上施加的数据电压的极性进行反转。
9.一种显示装置,其特征在于,包括如权利要求1-6任一项所述的阵列基板,以及数据驱动集成电路,所述多列数据线中的每一列数据线连接所述数据驱动集成电路的一个输出端,每两列相邻的数据线所连接的输出端输出的电压极性相反。
【文档编号】G09G3/36GK104317124SQ201410638203
【公开日】2015年1月28日 申请日期:2014年11月5日 优先权日:2014年11月5日
【发明者】辛燕霞, 朴承翊, 杨慧光 申请人:京东方科技集团股份有限公司, 成都京东方光电科技有限公司