一种栅极驱动电路、阵列基板、显示面板和显示装置制造方法
【专利摘要】本发明公开了一种栅极驱动电路、阵列基板、显示面板和显示装置,解决由于栅极驱动电路中由于某一极移位寄存单元出现异常无法使与该移位寄存单元具有依赖关系的后续移位寄存单元被触发,导致整个GOA电路出现误动作甚至无法工作的问题。所述栅极驱动电路,包括与显示面板的N行栅线一一对应连接的N个移位寄存单元,所述栅极驱动电路还包括多个选通单元,所述选通单元被选通后,将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线。
【专利说明】一种栅极驱动电路、阵列基板、显示面板和显示装置
【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种栅极驱动电路、阵列基板、显示面板和显示装置。
【背景技术】
[0002]液晶显示器(11(1111(1也邓丨奶,[⑶)或有机发光二极管(01'职1110
010(16, 0120)具有低福射、体积小及低耗能等优点,已逐渐在部分应用中取代传统的阴极射线管显示器(¢^1:110(16 了油6 (11邓匕丫,⑶了),因而被广泛地应用在笔记本电脑、个人数字助理01^11:81八88181^111:,?0八)、平面电视,或移动电话等信息产品上。传统液晶显示器的方式是利用外部驱动芯片来驱动面板上的芯片以显示图像,但为了减少元件数目并降低制造成本,近年来逐渐发展成将驱动电路结构直接制作于显示面板上,例如采用将栅极驱动电路(62^6 01*1^610整合于阵列基板上¢£11:6 011紅1^7,60八)的技术。
[0003]⑶八技术相比传统覆晶薄膜(⑶让011 ^16^/^11111,00^)和直接绑定在玻璃上(⑶让0!! 61888,006)的工艺,⑶八技术不仅可以节省成本,而且面板可以做到两边对称,该技术的主要特点是依靠⑶八单元连续触发实现其移位寄存的功能,省去了栅集成电路扣社6 10的绑定(80=(11^)区域以及?册-0机布线空间,实现了窄边框的设计;同时由于可以省去(?七6方向8011(11118的工艺,对产能和良品率提升也比较有利。
[0004]现有技术中对⑶八技术的栅极驱动电路进行了优化,从而确保输出的稳定。例如:为了防止由于时钟信号延迟等原因造成的时序絮乱,⑶八技术中的各级移位寄存单元按序输出,各时钟信号的占空比小于50%,且各时钟信号依序具有小于1/2脉冲宽度的交叠,从而使当前级移位寄存单元的输出信号与前一级移位寄存单元的输出信号具有小于1/2脉冲宽度的交叠。但是在某些情况下,⑶八技术的栅极驱动电路仍存在问题,例如,⑶八技术中的某一移位寄存单元依赖于自身之上某一级移位寄存单元的输出信号,将自身之上某一级移位寄存单元的输出信号作为本级移位寄存单元的输入信号,若自身之上某一级移位寄存单元因出现故障或无效使其输出信号出现异常,将造成本级和后续移位寄存单元不能正常输出信号,也即将导致整个⑶八电路出现误动作,甚至无法工作。
【发明内容】
[0005]本发明的目的是提供一种栅极驱动电路、阵列基板、显示面板和显示装置,解决由于栅极驱动电路中由于某一级移位寄存单元出现异常无法使与其具有依赖关系的后续移位寄存单元被触发,导致整个⑶八电路出现误动作甚至无法工作的问题。
[0006]本发明的目的是通过以下技术方案实现的:
[0007]本发明实施例提供一种栅极驱动电路,包括与显示面板的~行栅线一一对应连接的~个移位寄存单元,所述栅极驱动电路还包括多个选通单元,所述选通单元被选通后,将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线。
[0008]本发明实施例有益效果如下:通过在栅极驱动电路中设置多个选通单元,当前行所述栅线对应连接的移位寄存单元出现异常时,由所述选通单元将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
[0009]本发明实施例提供一种阵列基板,所述阵列基板包括显示区和包围所述显示区的非显示区,所述显示区内设置有~行栅线;所述非显示区内设置有如上实施例提供的所述栅极驱动电路。
[0010]本发明实施例有益效果如下:通过在栅极驱动电路中设置多个选通单元,当前行所述栅线对应连接的移位寄存单元出现异常时,由所述选通单元将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
[0011]本发明实施例提供一种显示面板,包括如上实施例提供的所述阵列基板。
[0012]本发明实施例有益效果如下:通过在栅极驱动电路中设置多个选通单元,当前行所述栅线对应连接的移位寄存单元出现异常时,由所述选通单元将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
[0013]本发明实施例提供一种显示装置,包括如上实施例所述的显示面板。
[0014]本发明实施例有益效果如下:通过在栅极驱动电路中设置多个选通单元,当前行所述栅线对应连接的移位寄存单元出现异常时,由所述选通单元将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
【专利附图】
【附图说明】
[0015]图1八为本发明一优选实施例提供的一种栅极驱动电路的示意图;
[0016]图18为本发明另一优选实施例提供的一种栅极驱动电路的示意图;
[0017]图2为本发明另一优选实施例提供的一种栅极驱动电路的示意图;
[0018]图3八为本发明实施例提供的第一种具体的栅极驱动电路的示意图;
[0019]图38为图3八提供的栅极驱动电路正常时的部分输出时序图;
[0020]图3(:为图3八提供的栅极驱动电路中第2移位寄存单元异常,进行修复后的部分输出时序图;
[0021]图4为本发明实施例提供的第二种具体的栅极驱动电路的示意图;
[0022]图5为本发明实施例提供的第三种具体的栅极驱动电路的示意图;
[0023]图6为图5的栅极驱动电路修复后的示意图;
[0024]图7为本发明实施例提供的第四种具体的栅极驱动电路的示意图;
[0025]图8为本发明实施例提供的第五种具体的栅极驱动电路的示意图;
[0026]图9为本发明实施例提供的第一种显不面板的不意图;
[0027]图10为本发明实施例提供的第二种显示面板的示意图;
[0028]图11为本发明实施例提供的显示装置的示意图。
【具体实施方式】
[0029]下面结合说明书附图对本发明实施例的实现过程进行详细说明。需要注意的是,自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明,而不能理解为对本发明的限制。
[0030]本发明实施例提供一种栅极驱动电路,包括与显示面板的~行栅线一一对应连接的~个移位寄存单元,栅极驱动电路还包括多个选通单元,选通单元被选通后,将前一行栅线对应连接的移位寄存单元和/或后一行栅线对应连接的移位寄存单元的输出信号提供至当前行栅线。
[0031]本发明实施例中,通过在栅极驱动电路中设置多个选通单元,当前行栅线对应连接的移位寄存单元出现异常时,由选通单元将前一行栅线对应连接的移位寄存单元和/或后一行栅线对应连接的移位寄存单元的输出信号提供至当前行栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
[0032]本发明实施例中栅极驱动电路的选通单元所包括的元件有如下说明:
[0033]一个选通单元可以包括两个1?1,该两个可以是串联的两个X型1?1,也可以是串联的两个?型也可以是一个~型和一个?型串联;或者,一个选通单元包括一个全部的选通单元的均为~型或?型1?1,或者第奇数个选通单元为X型外型!'V,第偶数个选通单元为?型/?型I?丁。
[0034]参考图1八,示出了本发明一优选实施例提供的栅极驱动电路,该栅极驱动电路包括:
[0035]与显示面板的~行栅线一一对应连接的~个移位寄存单元,^个移位寄存单元如
61,62,63......6(^-2) ,6(^-1)和咖,?行栅线如 611,612,613......61 (^-2), 61 (^-1)和姉);
[0036]^-2个选通单元,如尺1、尺2、尺3……酿4)、酿3)和酿2);第卜移位寄存单元6 00和第卜+2移位寄存单元(11+2)之间设置一个选通单元I? 00,第11选通单元I? 00的第一端1连接第卜移位寄存单元6 00的输出信号端60111:,第卜选通单元0(11)的第二端2连接第卜+2移位寄存单元6 ^+2)的输出信号端…机,第11选通单元8(10的第三端3连接第匕+1行栅线¢[01+1);被选通后的第卜选通单元800将第卜移位寄存单元6 00和第卜+2移位寄存单元6 01+2)的输出信号依序提供至第卜+1行栅线队(11+1), 11 = 1,2,3,吣化2。例如,第2移位寄存单元62和第4移位寄存单元64之间设置一个选通单元卩2,第2选通单元尺2的第一端1连接第2移位寄存单元似的输出信号端…机,第2选通单元以的第二端2连接第4移位寄存单元(?的输出信号端…机,第2选通单元以的第三端3连接第3行栅线(^3 ;被选通后的第2选通单元以将第2移位寄存单元似和第4移位寄存单元(?的输出信号依序提供至第3行栅线队3,其他各个选通单元具有相同的连接逻辑,在此不再赘述。选通单元的选通是根据选通信号线31、32、83和34所提供的脉冲信号进行的,该此选通信号线连接按设计需要连接各选通单元的第一控制端4或第二控制端5。
[0037]本实施例中,为了使栅极驱动电路正常工作,还需要为移位寄存单元提供诸如初始触发信号线(如图1八中所示的第一初始触发信号线5171和第二初始触发信号线3172)、复位信号线即321、低电平信号线V1、正向扫描信号线?1、反向扫描信号线81、时钟信号线0^1、时钟信号线0(8上、时钟信号线0(3和时钟信号线0(8」?;但是,该些信号线的数量和连接关系并不限于图1八所示,上述的各信号及提供各信号的信号线的数量根据移位寄存单元结构的不同,会有多种变化,例如图18所示另一优选的栅极驱动电路,该栅极驱动电路为8相时钟信号控制的栅极驱动电路,提供时钟信号线(如时钟信号0(0、时钟信号0(1、时钟信号0(2、……时钟信号0(6、时钟信号0(7),提供4条初始触发信号线(如第一初始触发信号线3171、第二初始触发信号线3172、第三初始触发信号线3173、第四初始触发信号线3174)。需要说明的是,时钟信号的增加(即增加时钟信号线,例如8时钟信号、16时钟信号、32时钟信号或更多时钟信号)时,选通单元町、82、83……8(^-4)4(^-3)和8(.2)与栅极驱动电路的匹配关系与图1八中相同,即各选通单元与各移位寄存单元的连接关系是相同的;当然,基于时钟信号的增加,相应的提供更多的选通信号线(例如图18所示的选通信号线31至选通信号线38)。因此,基于如图1八或图18所示栅极驱动电路的相同原理可以进行诸多变型,而在时钟信号增加时,相应的增加选通信号线。
[0038]参考图2,示出了本发明再一优选实施例提供的栅极驱动电路,该栅极驱动电路包括:
[0039]与显示面板的~行栅线一一对应连接的~个移位寄存单元,^个移位寄存单元如
61,62,63......6(^-2) ,6(^-1)和咖,?行栅线如 611,612,613......61 (^-2), 61 (^-1)和姉);
[0040]^-1个选通单元,如81、尺2、1?3……1^(.3)、和;第&移位寄存单元6(1^)和第匕1移位寄存单元6 0^+1)之间设置一个选通单元800,
[0041]第V选通单元0(10的第二端2和第&+1选通单元的第一端1均连接第
的第一端1连接第V移位寄存单元6 00的输出信号端…机,第匕1选通单元8(1^+1)的第二端2连接第匕2移位寄存单元6(1^2)的输出信号端60111:;被选通后的第V选通单元卩00和第&+1选通单元8(1^+1)分别将第V移位寄存单元以10和第匕2移位寄存单元(1^+2)的输出信号依序提供至第=1,2,3,….1。例如,第2选通单元以的第二端2和第3选通单元83的第一端1均连接第3行栅线队3,第2选通单元以的第一端1连接第2移位寄存单元⑵的输出信号端60111:,第3选通单元03的第二端2连接第4移位寄存单元(?)的输出信号端60111:;被选通后的第2选通单元卩2和第3选通单元8(3分别将第2移位寄存单元62和第4移位寄存单元64的输出信号依序提供至第3行栅线队3,其他各个选通单元具有相同的连接逻辑,在此不再赘述。选通单元的选通是根据选通信号线51和52所提供的脉冲信号进行的,该此选通信号线连接按设计需要连接各选通单元的第一控制端4。
[0042]本实施例中,为了使栅极驱动电路正常工作,还需要为移位寄存单元提供诸如第一初始触发信号3171、第二初始触发信号3172、复位信号1^321、低电平信号正向扫描信号反向扫描信号81、时钟信号0^1、时钟信号0(8」、时钟信号0^2和时钟信号0(8^;上述的各信号及提供各信号的信号线的数量根据移位寄存单元结构的不同,会有多种变化,在此不再赘述。
[0043]对应不同元件构成的选通单元,本发明实施例提供的栅极驱动电路提供至少一种用于控制是否选通选通单元的方式:例如,在不需要选通单元工作时,通过一条或多条信号线提供关断信号,在需要选通单元工作时通过一条或多条信号线提供脉冲信号,用于提供关断信号和提供脉冲信号的信号线可以共用,仅在不同的状态下或不同的时间段提供不同的信号;又例如,栅极驱动电路包括分别提供关断信号和脉冲信号的不同信号线,此种情况下为了使选通单元工作,需要断开选通单元和提供关断信号的信号线之间的连接,并使选通单元和提供脉冲信号的信号线连接。为了更加清楚的描述不同元件构成的选通单元的选通方式,结合附图3八至8所示出的栅极驱动电路进行说明,如下:
[0044]参见图3八,提供第一种具体的栅极驱动电路,包括与显示面板的~行栅线一一对应连接的~个移位寄存单元4个移位寄存单元如……6(^-2) ,6(^-1)和(吣4
行栅线如乩1、乩2、乩3......61(^-2),61(^-1)和6[⑶办-2个选通单元,如81、82、尺3......酿4)、酿3)和尺⑶-2),每个选通单元包括串联的第一 XI和第二 12,XI和12为~型1?1,XI的栅极、源极和漏极分别连接选通单元的第一控制端4、第一端1和第三端3,丁2的栅极、源极和漏极分别连接选通单元的第二控制端5、第二端2和第三端3。栅极驱动电路提供选通信号线51?34,基于选通信号线51?34所提供的信号的控制,可以实现栅极驱动电路正常时对各选通单元关断,在栅极驱动电路出现异常时使各选通单元工作;或者基于选通信号线51?34所提供的信号的控制,使选通单元在栅极驱动电路的工作时即进行有规律的关断和选通,从而在栅极驱动电路出现异常时自动修复栅极驱动电路。具体举例如下:
[0045]基于图3八所示的栅极驱动电路,修复方法之一:
[0046]栅极驱动电路正常时,由选通信号线31?34提供低电平信号,使全部选通单元关断;栅极驱动电路异常时,由选通信号线51?54提供脉冲信号,其中,选通信号线51和选通信号线32提供的脉冲信号相位相反,选通信号线33和选通信号线34提供的脉冲信号相位相反,即II导通时12关断,XI关断时12导通,选通信号线51?34提供的脉冲信号与各时钟信号(如时钟信号0^1、时钟信号0(8」、时钟信号0^2和时钟信号0(8^)配合,使II和12依序导通或关断,从而实现被选通后的第11选通单元800将第卜移位寄存单元6?)和第卜+2移位寄存单元6 (11+2)的输出信号依序提供至第卜+1行栅线队(11+1)。
[0047]基于图3八所示的栅极驱动电路,修复方法之二:
[0048]无论栅极驱动电路正常或是异常,均由选通信号线51?34提供脉冲信号,其中,选通信号线51和选通信号线32提供的脉冲信号相位相反,选通信号线33和选通信号线34提供的脉冲信号相位相反,即II导通时12关断,II关断时12导通,选通信号线51?54提供的脉冲信号与各时钟信号(如时钟信号1—1、时钟信号0(8」、时钟信号0^2和时钟信号0(8^)配合,使II和12依序导通或关断,在栅极驱动电路正常时不会影响栅极驱动电路的输出,在栅极驱动电路异常时,第11选通单元800自动将第卜移位寄存单元600和第匕+2移位寄存单元^+2)的输出信号依序提供至第卜+1行栅线(^01+1),从而实现栅极驱动电路异常时的修复,11 = 1, 2, 3,…8-2。
[0049]基于修改方法1或2,以栅极驱动电路中的第2移位寄存单元出现异常后,进行修复为例说明如下:
[0050]图38为图3八所示的栅极驱动电路中的各个移位寄存单元正常时的输出时序图,为了便于说明仅示出第1移位寄存单元的输出信号61、第2移位寄存单元的输出信号似和第3移位寄存单元的输出信号63 ;其中,第2移位寄存单元的输出信号62和第1移位寄存单元的输出信号以具有I时间段的交叠,第3移位寄存单元的输出信号63和第2移位寄存单元的输出信号似具有I时间段的交叠。
[0051]图3(:为图3八所示的栅极驱动电路中第2移位寄存单元异常并进行修复后的输出时序图,为了便于说明仅示出第1移位寄存单元的输出信号61、第2移位寄存单元的输出信号似和第3移位寄存单元的输出信号⑵,具体如下:
[0052]时间段,选通信号51为高电平信号,选通信号32为低电平信号,第1选通单元的丁1打开,第1选通单元的12关断,第1移位寄存单元以为第2移位寄存单元似的输出端提供高电平信号。
[0053]〖2时间段,选通信号51为低电平信号,选通信号32为高电平信号,第1选通单元的丁1关断,第1选通单元的12打开,由于第1、3移位寄存单元均输出低电平信号,第2移位寄存单元似的输出端低电平信号。
[0054]^3时间段,选通信号51为低电平信号,选通信号32为高电平信号,第1选通单元的丁1关断,第1选通单元的12打开,由第3移位寄存单元63为第2移位寄存单元似的输出端提供高电平信号。
[0055]^4时间段,第3移位寄存单元63输出高电平信号。
[0056]丨5时间段,第1移位寄存单元61、第2移位寄存单元似、第3移位寄存单元63均输出低电平信号。
[0057]对于图3(:中所示的第2移位寄存单元似的输出端所输出的信号,需要在0时间段和13时间段之间12时间段的低电平信号,但是12时间段并非主充电时间段,而13时间段作为主充电时间段,丨3时间段与第2移位寄存单元似的正常输出时的I时间段(参见图38)是相等的,因此不会影响第2移位寄存单元似的驱动能力。图3八所示的栅极驱动电路中,除第1移位寄存单元和第~移位寄存单元外,其他的移位寄存单元出现问题时,其修复后的输出均与图3(:所示的第2移位寄存单元似的输出信号相同。
[0058]需要说明的是,图3八所示的栅极驱动电路中,选通单元所包括的II和12也可以均为?型1?1,相应的,基于图3八所示的栅极驱动电路的修复方法之一中,仅需使栅极驱动电路正常时关断选通单元的信号为高电平信号即可。无论基于图3八所示的栅极驱动电路的修复方法之一或之二,选通信号线51?54由于提供脉冲信号,仅需要调整时序以配合各时钟信号,在此不再赘述。
[0059]参见图4,提供第二种具体的栅极驱动电路,包括与显示面板的~行栅线一一对应连接的~个移位寄存单元,~个移位寄存单元如以、似、⑵……⑶-2)、和⑶,^
行栅线如乩1、乩2、乩3......61(^-2),61(^-1)和6[⑶办-2个选通单元,如81、82、尺3......1^(^-4)^(^-3)和I?⑶-2),每个选通单元包括串联的第一 II和第二 12,11为?型丁?丁,12为~型1?1,XI的栅极、源极和漏极分别连接选通单元的第一控制端4、第一端1和第三端3,12的栅极、源极和漏极分别连接选通单元的第二控制端5、第二端2和第三端3。栅极驱动电路提供选通信号线51?34,基于选通信号线51?34所提供的信号的控制,可以实现栅极驱动电路正常时对各选通单元关断,在栅极驱动电路出现异常时使各选通单元工作;或者基于选通信号线51?34所提供的信号的控制,使选通单元在栅极驱动电路的工作时即进行有规律的关断和选通,从而在栅极驱动电路出现异常时自动修复栅极驱动电路。具体举例如下:
[0060]基于图4所示的栅极驱动电路,修复方法之一:
[0061]栅极驱动电路正常时,由选通信号线51和33提供高电平信号,由选通信号线32和54提供低电平信号,使全部选通单元关断;栅极驱动电路异常时,由选通信号线51?54提供脉冲信号,其中,选通信号线51和选通信号线32提供的脉冲信号相位相同,选通信号线33和选通信号线54提供的脉冲信号相位相同,即II导通时12关断,II关断时12导通,选通信号线51?34提供的脉冲信号与各时钟信号(如时钟信号0^1、时钟信号0(8」、时钟信号1-2和时钟信号0(8^)配合,使II和12依序导通或关断,从而实现被选通后的第11选通单元800将第卜移位寄存单元6 00和第卜+2移位寄存单元(11+2)的输出信号依序提供至第卜+1行栅线1(11+1)。
[0062]基于图4所示的栅极驱动电路,修复方法之二:
[0063]无论栅极驱动电路正常或是异常,均由选通信号线51?54由选通信号线51?54提供脉冲信号,其中,选通信号线51和选通信号线52提供的脉冲信号相位相同,选通信号线33和选通信号线54提供的脉冲信号相位相同,即II导通时12关断,II关断时12导通,选通信号线51?34提供的脉冲信号与各时钟信号(如时钟信号0^1、时钟信号0(8」、时钟信号1-2和时钟信号0(8^)配合,使II和12依序导通或关断,在栅极驱动电路正常时不会影响栅极驱动电路的输出,在栅极驱动电路异常时,第卜选通单元800自动将第11移位寄存单元6 00和第卜+2移位寄存单元6 (11+2)的输出信号依序提供至第卜+1行栅线1(11+1),从而实现栅极驱动电路异常时的修复。实际上,由于无论栅极驱动电路正常或是异常,均由选通信号线51?54由选通信号线51?54提供脉冲信号,且选通信号线51和选通信号线52提供的脉冲信号相位相同,选通信号线33和选通信号线54提供的脉冲信号相位相同因此,因此,选通单元的第一控制端和第二控制端仅由一条选通信号线提供脉冲信号即可,在此不再赘述。
[0064]需要说明的是,图4所示的栅极驱动电路中,选通单元所包括的II也可以为~型丁?丁,12为?型1?1,相应的,基于图4所示的栅极驱动电路的修复方法之一中,仅需使栅极驱动电路正常时关断II的信号为低电平信号,关断12的信号为高电平信号即可。无论基于图4所示的栅极驱动电路的修复方法之一或之二,选通信号线51?34由于提供脉冲信号,因此仅需要调整时序以配合各时钟信号,在此不再赘述。
[0065]参见图5,提供第三种具体的栅极驱动电路,其是在图3八所示的栅极驱动电路的基础上的变型,与图3八所示的栅极驱动电路的不同之处在于:栅极驱动电路不仅具有选通信号线51?54,还具有关断信号线?04,第奇数个选通单元的第一控制端4和第二控制端5分别与关断信号线和02连接,第偶数个选通单元的第一控制端4和第二控制端5分别与关断信号线03和04连接,则关断信号线?04提供低电平信号,使各个选通单元所包括~型关断。同时,选通单元的控制端(如第一控制端4和第二控制端5)向外延伸的连接线与选通信号线51和32、或者与选通信号线33和54交叉,在交叉处彼此绝缘且形成有熔接点10。
[0066]栅极驱动电路异常时,断开能够为异常的移位寄存单元的输出进行修改的选通单元的控制端(如第一控制端4和第二控制端5)与关断信号线(如关断信号线和02,或者,关断信号线03和(?)的连接,如图6中所示的断开点14 ;使该选通单元的控制端与选通信号线(如选通信号线51和32,或者,选通信号线33和34)在熔接点10处熔接,形成如图6中所示的连接点13,进而由选通信号线提供脉冲信号。
[0067]当然,也可以依据图4所示的栅极驱动电路,在栅极驱动电路正常时,利用关断信号线提供关断信号使选通单元关断;在栅极驱动电路异常时,利用选通信号线提供脉冲信号使选通单元工作,其变型与图5所示的栅极驱动电路具有相似的结构和修复原理,在此不再赘述。
[0068]参见图7,提供第四种具体的栅极驱动电路,包括与显示面板的~行栅线一一对应连接的~个移位寄存单元4个移位寄存单元如以42X3……(^-2) ,6(^-1)和(吣4行栅线如队1、队2、队3……和队⑶4-1个选通单元,每相邻两个移位寄存单元的输出端之间设置一个选通单元,如町、1?2、1?3……I?⑶-4) 4(^-3)和I?⑶-2),每个选通单元包括一个第一 II,XI可以如图7所示全部为~型1?1。XI的栅极、源极和漏极分别连接选通单元的第一控制端4、第一端1和第三端2。对于全部选通单元的第一丁?丁均为~型的情况,栅极驱动电路需要提供两条选通信号线,如选通信号线51和32,以使第奇数个选通单元和第偶数个选通单元能够在不同的时刻导通。基于选通信号线31和32所提供的信号的控制,可以实现栅极驱动电路正常时对各选通单元关断,在栅极驱动电路出现异常时使各选通单元工作;或者,基于选通信号线51和32所提供的信号的控制,使选通单元在栅极驱动电路的工作时即进行有规律的关断和选通,从而在栅极驱动电路出现异常时自动修复栅极驱动电路。
[0069]基于图7所示的栅极驱动电路,修复方法之一:
[0070]栅极驱动电路正常时,由选通信号线51和32提供低电平信号,使全部选通单元关断;栅极驱动电路异常时,由选通信号线51和52提供脉冲信号,其中,选通信号线51和选通信号线52提供的脉冲信号相位相反,即第奇数个II导通时,第偶数个II关断,第奇数个II关断时,第偶数个II导通。选通信号线31和32提供的脉冲信号与各时钟信号(如时钟信号1—1、时钟信号0(8」、时钟信号0^2和时钟信号0(^2)配合,使第奇数个II和第偶数个II依序导通或关断,从而实现被选通后的第&选通单元800和第匕1选通单元
分别将第&移位寄存单元6 00和第匕2移位寄存单元6(1^2)的输出信号依序提供至第匕+1 行栅线 61(1^+1)= 1,2,3,….1。
[0071]基于图7所示的栅极驱动电路,修复方法之二:
[0072]无论栅极驱动电路正常或是异常,均由选通信号线51和52提供脉冲信号,其中,选通信号线51和选通信号线52提供的脉冲信号相位相反,即第奇数个II导通时,第偶数个丁1关断,第奇数个II关断时,第偶数个II导通。选通信号线51和32提供的脉冲信号与各时钟信号(如时钟信号0^1、时钟信号0(8」、时钟信号0^2和时钟信号0(8^)配合,使第奇数个II和第偶数个II依序导通或关断。在栅极驱动电路正常时不会影响栅极驱动电路的输出,在栅极驱动电路异常时,实现被选通后的第&选通单元800和第匕1选通单元分别将第&移位寄存单元6 00和第匕2移位寄存单元6(1^2)的输出信号依序提供至第匕1行栅线1,2,3,….1。从而实现栅极驱动电路异常时的修复。
[0073]需要说明的是,图7所示的栅极驱动电路中,选通单元所包括的II也可以均为?型丁?I,相应的,基于图7所示的栅极驱动电路的修复方法之一中,仅需使栅极驱动电路正常时关断选通单元的信号为高电平信号即可。或者,第奇数个选通单元所包括的II为~型外型界1,第偶数个选通单所包括的II为?型/?型界1,相应的,基于图7所示的栅极驱动电路的修复方法之一中,仅需要对应该II的类型由不同的选通信号线对第奇数行选通单元和第偶数行选通单元提供低电平信号或高电平信号。
[0074]图7所示的栅极驱动电路也可以提供如图5所示的关断信号线(如关断信号线 ?¢:4),提供的关断信号线的数量可以根据栅极驱动电路中各个选通单元所包括II的类型进行灵活设置,其修改原理与图5相似,在此不再赘述。
[0075]对于图3八至图7所示的栅极驱动电路,可以根据设计需要进行变型,以显示面板的显示区八/八为参照物,可以将第奇数个移位寄存单元和第偶数个移位寄存单元分别设置于显示区八/八左侧和右侧,或者第奇数个移位寄存单元和第偶数个移位寄存单元均设置于显示区八/八的左侧或右侧。参见图8,提供第五种具体的栅极驱动电路,该栅极驱动电路是在图3八基础上所进行的,即将图3八所示的栅极驱动电路中分别设置于显示区八/八的左侧和右侧的移位寄存单元均设置于显示区八/八的左侧,图8所示的栅极驱动电路的工作原理和修复方法与图3八所示的栅极驱动电路相同。同样原理,图4至图6所示的栅极驱动电路同样可以参照图8所示进行变型,从而全部移位寄存单元设置于显示区八/八的一侧;图7所示的栅极驱动电路中,第奇数个移位寄存单元和第偶数个移位寄存单元可以分加紧设置于显示区八/八的左侧和右侧,此外,图4至图8所示的栅极驱动电路的修复后的输出时序可参考图3(:所示,在此不再赘述。
[0076]参见图9,本发明实施例提供一种显示面板900,包括划分为显示区(咖11和包围显示区議11的非显示区12的阵列基板1,显示区11内设置有~行栅线.61(^-1)、(^ (吣),阵列基板1上设置有如上实施例提供的栅极驱动电路,栅极驱动电路的~个移位寄存单元扣1、似…..(}⑶-1)4 (吣)的输出信号端与~行栅线一一对应连接。
[0077]与奇数行的栅线连接的各个移位寄存单元设置于显示区11左侧的非显示区12内,与偶数行的栅线连接的各个移位寄存单元设置于显示区11右侧的非显示区内。
[0078]图9所示的显示面板是以图3八所示的栅极驱动电路为例进行说明的,当然也可以采用如图4至图8所示的栅极驱动电路。例如,与奇数行的栅线连接的各个移位寄存单元设置于显示区11右侧的非显示区12内,与偶数行的栅线连接的各个移位寄存单元设置于显示区11左侧的非显示区12内。
[0079]图10(附图标记含义与图9相同)的示出了第二种显示面板900,所有移位寄存单元均设置于显示区11的一侧,图10所示的显示面板是采用如图8所示的栅极驱动电路而形成的。
[0080]本发明实施例有益效果如下:通过在栅极驱动电路中设置多个选通单元,当前行所述栅线对应连接的移位寄存单元出现异常时,由所述选通单元将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
[0081]参见图11,本发明实施例提供一种显示装置100,包括上述实施例提供的显示面板 900。
[0082]本发明实施例有益效果如下:通过在栅极驱动电路中设置多个选通单元,当前行所述栅线对应连接的移位寄存单元出现异常时,由所述选通单元将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线,提高了栅极驱动电路的修复能力,避免整个⑶八电路由于某一级移位寄存单元异常所出现的误动作或无法工作的问题。
[0083]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【权利要求】
1.一种栅极驱动电路,包括与显示面板的N行栅线一一对应连接的N个移位寄存单元,其特征在于,所述栅极驱动电路还包括多个选通单元,所述选通单元被选通后,将前一行所述栅线对应连接的移位寄存单元和/或后一行所述栅线对应连接的移位寄存单元的输出信号提供至当前行所述栅线。
2.如权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路包括N-2个选通单元,第h移位寄存单元和第h+2移位寄存单元之间设置一个所述选通单元,第h所述选通单元的第一端连接第h移位寄存单元的输出信号端,第h所述选通单元的第二端连接第h+2移位寄存单元的输出信号端,第h所述选通单元的第三端连接第h+1行所述栅线;被选通后的第h所述选通单元将第h移位寄存单元和第h+2移位寄存单元的输出信号依序提供至第h+Ι行所述栅线,h = 1,2,3,…N-2。
3.如权利要求2所述的栅极驱动电路,其特征在于,所述选通单元包括第一TFT和第二TFT,所述第一 TFT的栅极、源极和漏极分别连接所述选通单元的第一控制端、第一端和第三端,所述第二 TFT的栅极、源极和漏极分别连接所述选通单元的第二控制端、第二端和AA- ~^上山弟二父而; 所述第一 TFT和所述TFT分别根据所述选通单元的第一控制端和第二控制端接收的选通信号导通或关断。
4.如权利要求3所述的栅极驱动电路,其特征在于,所述选通单元的第一控制端和第二控制端分别通过第一连接线和第二连接线接收关断信号,所述第一连接线和所述第二连接线与为所述选通单元的第一控制端和第二控制端提供选通信号的选通信号线交叉且彼此绝缘,在交叉处设置有熔接点。
5.如权利要求3或4所述的栅极驱动电路,其特征在于,所述第一TFT为N型/P型TFT,所述第二 TFT为P型/N型TFT ;或者,所述第一 TFTT和所述第二 TFT均为P型TFT或N 型 TFT。
6.如权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路包括N-1个选通单元,每相邻的两个所述移位寄存单元的输出信号端之间设置一个所述选通单元;第k所述选通单元的第二端和第k+Ι所述选通单元的第一端均连接第k+Ι行所述栅线,第k所述选通单元的第一端连接第k移位寄存单元的输出信号端,第k+Ι所述选通单元的第二端连接第k+2移位寄存单元的输出信号端;被选通后的第k所述选通单元和第k+Ι所述选通单元分别将第k移位寄存单元和第k+2移位寄存单元的输出信号依序提供至第k+Ι行所述栅线,k = 1,2,3,-N-1o
7.如权利要求6所述的栅极驱动电路,其特征在于,所述选通单元仅包括第一TFT,所述第一 TFT的栅极、源极和漏极分别连接所述选通单元的控制端、第一端和第二端;所述第一 TFT根据所述选通单元的控制端接收的选通信号导通或关断。
8.如权利要求7所述的栅极驱动电路,其特征在于,所述第一TFT为N型TFT或P型TFT,或者,第奇数个所述选通单元的所述第一 TFT为N型/P型TFT,第偶数个所述选通单元的所述第一 TFT为P型/N型TFT。
9.一种阵列基板,所述阵列基板包括显示区和包围所述显示区的非显示区,所述显示区内设置有N行栅线;其特征在于,所述非显示区内设置有如权利要求1至8任一项所述的栅极驱动电路。
10.如权利要求9所述的阵列基板,其特征在于,所述栅极驱动电路设置于所述显示区左侧或右侧的所述非显示区内;或者,与奇数行的所述栅线连接的各个所述移位寄存单元设置于所述显示区左/右侧的所述非显示区内,与偶数行的所述栅线连接的各个所述移位寄存单元设置于所述显示区右/左侧的所述非显示区内。
11.一种显示面板,其特征在于,包括如权利要求9至10任一项所述的阵列基板。
12.—种显示装置,其特征在于,包括如权利要求11所述的显示面板。
【文档编号】G09G3/32GK104505046SQ201410848960
【公开日】2015年4月8日 申请日期:2014年12月29日 优先权日:2014年12月29日
【发明者】楼腾刚 申请人:上海天马微电子有限公司, 天马微电子股份有限公司