专利名称:控制等离子显示面板的亮度的方法和系统的制作方法
技术领域:
本发明涉及一种控制等离子显示面板(以下称为PDP)的亮度的方法和系统,更具体地说是涉及控制从视频信号再现并显示在PDP上的图象的亮度的方法和系统。
图10是示意图,显示了用于驱动其发光单元以矩阵的方式排列的交流放电型PDP的传统的驱动系统。
如图10所示,该传统驱动系统包括一个信号处理部分1,用于处理输入的复合视频信号并用于产生DVD驱动信号;一个显示部分2,用于接收从信号处理部分1送来的DVD驱动信号并在PDP上显示再现的图象。
在信号处理部分1中,从外界输入的复合视频信号在一个A/D转换器3中得到处理,从而使所述视频信号变成与一个时序脉冲发生电路7产生的时序脉冲同步的,并被转换成8位的数字象元数据信号—该信号随后被送到一个帧存储器4。
帧存储器4,根据一个取入信号和一个读出信号—这两个信号都是来自一个存储器控制电路8的,得到适配,以依次从由A/D转换器3送来的数字象元数据信号取入象元数据,并读出取入的象元数据—该数据随后被送到一个输出信号处理电路5。
输出信号处理电路5用于处理数字象元数据信号,从而为各个场产生具有与该场的亮度等级相应的模式(8位)的象元数据信号。随后,该象元数据信号与从一个时序信号发生电路9送来的时序信号同步,并被进一步送到一个象元数据脉冲发生电路10。
在信号处理部分1中,从外界输入的复合视频信号也被送到一个同步信号分离电路6,而同步信号分离电路6用于从该复合视频信号提取水平同步信号和垂直同步信号。提取的水平同步信号和垂直同步信号随后被提供给一个时序脉冲发生电路7。
时序脉冲发生电路7用于根据上述的水平和垂直同步信号来产生各种时序脉冲。各种时序脉冲被送到A/D转换器3、存储器控制电路8和读出时序信号发生电路9。
这里,A/D转换器3用于与从时序脉冲发生电路7送来的时序脉冲同步地对从外界送到信号处理部分1的复合视频信号进行模拟/数字转换。
存储器控制电路8用于给帧存储器4产生一个取入信号(与从时序脉冲发生电路7送来的时序脉冲同步)和一个读出信号(与从读取时序信号发生电路9送来的读出时序信号同步)。因此,帧存储器4能够从由A/D转换器3送进的数字象元数据信号取入象元数据,并能够读出取入的象元数据。
读出时序信号发生电路9接收从时序脉冲发生电路7送进的时序脉冲,并根据所述时序脉冲产生读出时序信号。读出的时序信号被送到存储器控制电路8、输出信号处理电路5、以及显示部分2的行电极驱动脉冲发生电路11。
以此方式,存储器控制电路8能够产生至帧存储器4的读出信号,且输出信号处理电路5能够产生至显示部分2的象元数据脉冲发生电路10的象元数据。
参见图11,显示部分2包括一个PDP 12,而PDP12包括在用作图形显示面板的前玻璃基底12A的内表面上彼此平行地排列的多个行电极Xi,Yi(i=1,2,……n)。
进一步地,设置了一个介电层12B以覆盖行电极Xi,Yi(i=1,2,……)。在介电层12B上形成有一个氧化镁(MgO)层12C,在氧化镁层12C与一个后玻璃基底12D之间形成有一个放电空间12E。
多个列电极Dj(j=1,2,……m),以列电极Dj(j=1,2,……m)与行电极Xi,Yi(i=1,2,……n)相垂直的方式,彼此平行地设置在后玻璃基底12D的内表面上。
在实际中,各对行电极Xi,Yi被用于形成PDP内的一个显示行,一对行电极Xi,Yi与一个列电极Dj的一个交点形成了一个象元单元。
显示部分2的象元数据脉冲发生电路11与多个列电极Dj(j=1,2,……m)相连,以产生与从信号处理部分1的输出信号处理电路5送进的象元数据相应的象元数据脉冲DPj(j=1,2,……m),所述象元数据脉冲DPj(j=1,2,……m)被加到列电极Dj(j=1,2,……m)上。
行电极驱动脉冲发生电路11与多个行电极Xi,Yi(i=1,2,……n)相连,从而根据从信号处理部分1的读出时序信号发生电路9送进的读出时序信号,产生至这些行电极Xi,Yi(i=1,2,……n)的脉冲。实际上,行电极驱动脉冲发生电路11产生并送进到多个行电极Xi,Yi(i=1,2,……n)的脉冲是用于影响各对行电极Xi,Yi(i=1,2,……n)之间的放电以在放电空间12E中产生带电粒子的复置脉冲RPx、RPy,用于重新形成带电粒子的栅偏压脉冲PP,用于写入象元数据的扫描脉冲SP,用于保持放电亮度的维持脉冲LPx、LPy,用于擦除壁电荷的擦除脉冲EP。
图12是时序图,显示了将要加到行电极Xi,Yi(i=1,2,……n)上的上述脉冲的各种时序。
如图12所示,一个正电压的复置脉冲RPx被加到各个行电极Xi(i=1,2,……n)上,而一个负电压的复置脉冲RPy被加到各个行电极Yi(i=1,2,……n)上。通过施加复置脉冲RPx和RPy,在各对行电极Xi,Yi(i=1,2,……n)之间的空间中引入了放电,从而在与所有象元单元对应的放电空间12E中产生了带电粒子。
借助这种带电粒子,在放电完成时,将在介电层12B内的所有象元单元中以相同的方式形成预定量的壁电荷。
这里,直到形成壁电荷的时间被称为全部同时复置时间。
另一方面,象元数据脉冲发生电路10用于把象元数据脉冲DPj(j=1,2,……m)(每一个都具有与象元数据相应的电压)依次地加到列电极Dj(j=1, 2,……m)上。
如图12所示,刚好在象元数据脉冲发生电路10把象元数据脉冲DPj(j=1,2,……m)加到列电极Dj(j=1,2,……m)上之前,行电极驱动脉冲发生电路11把正极性的栅偏压脉冲PP加到各个行电极Yi(i=1, 2,……n)上。随后,一个具有预定的小脉冲周期和负极性的扫描脉冲SP,与象元数据脉冲DPj(j=1,2,……m)的时序同步地,依次被加到各个行电极Yi(i=1,2,……n)上。
通过施加栅偏压脉冲PP,在全部同时复置时间里形成但已经随着时间的推移而减少的带电粒子能够再次增加。进一步地,当扫描脉冲SP在仍然存在带电粒子的时期里得到施加时,在一个扫描脉冲SP与一个象元数据脉冲DPj之间将出现一个电势差,从而在它们之间造成选定的放电,从而实现象元数据的预定的写入。
即,扫描脉冲SP能够被作为有选择地擦除(相应于象元数据)由于介电层12B内每个象元数据上的带电粒子而形成的壁电荷的触发脉冲,从而根据在行电极Yi(i=1,2,……n)与列电极Dj(j=1,2,……m)之间是否产生了放电,而实现象元数据的预定的写入,且壁电极因而被擦除。
例如,如果象元数据表示逻辑“1”,加到象元单元的各个象元数据脉冲DPj(i=1,2,……m)的电压将是V(具有正极性),但如果象元数据显示为逻辑“0”则将为0。在PDP 12内加有扫描脉冲SP的一个行上,当象元数据表示逻辑“1”时,扫描脉冲SP与象元数据脉冲DPi(i=1,2,……m)之间的电势差将增大,因而在行电极Yi与列电极Di之间将有小的放电(与扫描脉冲SP的周期相应),从而擦除与象元单元相应的介电层12B中的壁电荷。此时,由于放电的时间短,在介电层12B上不会有新形成的壁电荷。
另一方面,当象元数据(与象元单元相应)表示逻辑“0”时,扫描脉冲SP与象元数据脉冲DPj(j=1,2,……m)之间的电势差小。结果,在行电极Yi与列电极Dj之间将没有放电,因而使壁电荷保持在与象元单元相应的介电层12B内。
这里,借助壁电荷的擦除而进行的象元数据写入所需的时间被称为寻址时间。
随后,行电极驱动脉冲发生电路11把正极性的维持脉冲LPx连续地加到各个行电极Xi上,并在比施加脉冲LPx的时序略微晚些的时序把正极性的维持脉冲LPy连续地加到各个行电极Yi上。
通过施加维持脉冲LPx和LPy,只在其中在介电层12B中残余有壁电荷的象元单元中发生放电发光。这种放电发光可在维持脉冲LPx和LPy被持续地施加的时期里得到保持。
借助这种放电发光,在PDP12上显示出图象。
这里,其中通过持续地施加维持脉冲LPx和LPy而保持放电发光的时期被称为放电维持时期。
在放电发光已经被保持了预定的时期之后,行电极驱动脉冲发生电路11把具有负极性的擦除脉冲EP加到各个行电极Yi上,从而擦除残余在介电层12B上的壁电荷,从而完成一个图象场的显示。
然而,借助交流式矩阵显示PDP,由于在放电发光部分与非放电发光部分之间显著的温度差,在PDP中会出现诸如裂缝的问题。
为了防止PDP上可能的裂缝,建议了一种自动亮度/束限制器,用于当在显示面板上显示静止图象时限制图象的亮度,如在本申请人的较早申请(日本专利申请第9-187827号)中公布的。
图13是框图,显示了本申请人在上述较早申请中公布的亮度限制系统。借助这种亮度限制系统,复合视频信号借助一种彩色信号发生电路(未显示)而被分解为各种模拟彩色信号R、G、B(红、绿、蓝)。
如图13所示,彩色信号R、G、B被加到A/D转换器20R、20G、20B上,以被转换成数字信号一这些信号被进一步送进到乘法器21R、21G、21B,在那里每一个数字信号都被乘上一个系数,从而设定各种彩色信号R、G、B的亮度电平。
其亮度电平已经得到设定的各种彩色信号R、G、B被送进到一个帧存储器(未显示),并被进一步送到一个输出信号处理电路(未显示),从而以与图10显示的方式相同的方式被加到显示屏幕(未显示)上。
然而,在用于设定各种彩色信号R、G、B的亮度电平的相乘系数能够以如下方式确定。
即,在A/D转换器20R、20G、20B中被转换成数字信号的彩色信号R、G、B被送进到一个合成电路22,以与一个亮度信号合成。合成的信号随后被送进到一个APL(平均图象电平)计算电路23。
APL计算电路23用于把一个场图象的视频信号分成沿着垂直方向的八个块(见图14),并计算各个块的APL值。该APL值随后被送到一个APL加法器电路34。
APL加法器电路34用于把两个相邻块的APL值加在一起,以获得一个将要送到一个比较电路25的相加APL值。
比较电路25用于把相加的APL值与在一个基准值发生电路26中预先设定的一个基准值相比较,并把比较结果送到一个相乘系数设定电路27。
相乘系数设定电路27用于根据从比较电路25送来的比较结果,为乘法器21R、21G、21B设定相乘系数。即,如果相加的APL值大于一个基准值,一个相乘系数(预置在电路27中并小于1)将被提供给各个乘法器21R、21G、21B。乘法器21R、21G、21B因而将把相乘系数乘到彩色信号R、G、B上,从而减小彩色信号R、G、B的亮度电平。
另一方面,如果各个相加的APL值小于一个基准值,一个相乘系数(预置在电路27中并小于1)将被提供给各个乘法器21R、21G、21B,从而不减小彩色信号R、G、B的亮度电平。
例如,在图14A的图案中(其中数字被用来代表块的APL值)如果电路26中的基准值是400,由于两个相邻的块的相加APL值小于400,从相乘系数发生电路27只输出了等于1的一个相乘系数,从而不减小彩色信号R、B、G的亮度电平。
另一方面,如图14B的图案所示,如果两个相邻块(块4和块5)的相加APL值大于预设的基准值400,在电路27中预设的小于1(例如0.5)的相乘系数将被送到乘法器21R、21G、21B。乘法器21R、21G、21B将把彩色信号R、B、G与相乘系数(0.5)相乘,从而减小各种彩色信号的亮度电平,如图14C所示(各个块的APL值已经被减小至其原来值的1/2)。
通过采用上述亮度控制系统,可以减小其中亮图象部分得到汇集的PDP的某些区域上的图象亮度,从而防止PDP上出现裂缝。
然而,已经证明,上述传统的亮度控制系统(自动亮度/束限制器)只对静止图象的明亮部分α在横向上(见图15)集中的情况下是有效的,而在其中静止图象的明亮部分α沿着垂直方向集中(见图16)的情况下是无效的。产生图16的情况的原因,是所有块的APL值低,每两个相邻块的相加APL值低于预定的基准值,因而影响了亮度控制系统(自动亮度/束限制器),并使得不能防止PDP上的裂缝。
本发明的一个目的,是提供一种改进的PDP(等离子显示面板)的亮度的控制方法,它能够防止PDP上出现裂缝,而不论在PDP上显示的静止图象的图案如何,从而解决有关上述现有技术的上述问题。
根据本发明,提供了通过增大或减小显示在等离子显示面板上的图象的亮度而控制所述亮度的一种方法,所述方法包括判定将要提供给等离子显示面板的视频信号是否是表示静止图象的信号;如果确定将要送给等离子显示面板的视频信号是表示静止图象的信号,减小显示在等离子显示面板上的图象的亮度。
在本发明的一个方面,将要送进到等离子显示面板的视频信号的平均亮度电平在一个预定的时期得到检测,所述一个平均亮度电平随后被与刚好在所述一个平均亮度电平的检测之前检测到的前一个平均亮度电平进行比较,从而获得所述一个平均亮度电平与所述前一个平均亮度电平之差。
在本发明的另一个方面,当所述一个平均亮度电平与所述前一个平均亮度电平之差小于一个预定值且这种条件持续了一个预定的时间时,判定所述视频信号是表示静止图象的信号。
在本发明的一个进一步的方面,当判定将要送进到等离子显示面板的视频信号是表示静止图象的信号时,用于维持等离子显示面板上的发光放电的维持脉冲的数目被减小。
在本发明的再一个方面中,用于维持等离子显示面板上的发光放电的维持脉冲的数目是一步一步逐渐地减小的。
在本发明的又一个方面中,当判定将要送到等离子显示面板的视频信号是表示静止图象的信号时,使同将要被馈送到等离子显示面板的视频信号相乘的相乘系数变小,以调节显示在等离子显示面板上的静止图象的亮度。
进一步地,根据本发明,提供了一种用于通过增大或减小所述亮度而控制显示在一个等离子显示面板上的图象的亮度的系统,所述系统包括判定装置,用于判定将要馈送到等离子显示面板的视频信号是否是表示静止图象的信号;亮度减小装置,用于在判定将要馈送等离子显示面板的视频信号是表示静止图象的信号时减小显示在等离子显示面板上的图象的亮度。
在本发明的另一个方面,上述判定装置包括平均亮度电平检测装置,用于在一个预定的时期里检测将要被馈送到等离子显示面板的视频信号的一个平均亮度电平;计算装置,用于把所述一个平均亮度电平与刚好在所述一个平均亮度电平的检测之前检测的前一个平均亮度电平进行比较,并用于获得所述一个平均亮度电平与所述前一个平均亮度电平之差;监测装置,用于监测计算装置获得的差是否在一个预定的时间里持续地小于一个预定值。具体地,当监测装置判定计算装置获得的差在一个预定时间中持续地小于一个预定值时,判定所述视频信号是表示静止图象的信号。
在本发明的另一个方面,亮度减小装置是能够减小用于保持等离子显示面板上的发光放电的维持脉冲的数目的装置。
在本发明的另一个方面,亮度减小装置是能够一步一步地逐渐减小维持脉冲的数目的装置。
在本发明的另一个方面,亮度减小装置是能够减小与将要被馈送到等离子显示面板的视频信号相乘的相乘系数从而调节视频信号的亮度电平的装置。
从以下结合附图的描述,本发明的上述目的和特征将得到更好的理解。
图1是框图,显示了本发明的用于控制等离子显示面板的亮度的系统。
图2是流程图,显示了用于判定显示在一个显示器上的图象是否静止图象的处理。
图3是流程图,显示了用于减小等离子显示面板的亮度的处理。
图4是表示用于减小等离子显示面板的亮度的另一处理的流程图。
图5是显示用于增大等离子显示面板的亮度的处理的流程图。
图6是表示用于增大等离子显示面板的亮度的另一处理的流程图。
图7是曲线图,表示了其中利用图3显示的处理减小维持脉冲的数目的情况。
图8是说明图,显示了在灰度显示上的一帧图象。
图9表示了当利用图4显示的处理减小相乘系数时静止图象的性能和ABL的曲线。
图10是框图,显示了用于控制等离子显示面板的亮度的现有技术的系统。
图11是透视图,显示了利用根据现有技术的方法和系统驱动的等离子显示面板的结构。
图12是时序图,显示了利用根据现有技术的方法把各种脉冲加到等离子显示面板上的时序。
图13是框图,显示了用于根据现有技术驱动等离子显示面板的系统。
图14用于显示如何利用根据现有技术的方法和系统减小等离子显示面板的亮度。
图15是显示静止图象的图象图案的一个例子的说明图。
图16是显示静止图象的图象图案的另一个例子的说明图。
参见图1,其中应用了本发明的一个PDP驱动系统包括一个信号处理部分1和一个显示部分2。
信号处理部分1包括一个RGB(红、绿和蓝)彩色信号发生电路30,它能够把(从外界送进的)复合视频信号分离成各种模拟彩色信号(红、绿和蓝);A/D转换器31R、31G、31B,用于把RGB的各种模拟彩色信号转换成数字信号;乘法器32R、32G、32B,用于把数字彩色信号R、G、B与所需的相乘系数相乘;帧存储器33,它能够从数字彩色信号(乘有相乘系数)取入象元数据并能够读出象元数据;输出数据处理电路34,它能够把从帧存储器33读出的象元数据的数字信号转换成与各个场的亮度等级相应的一个模式(8位)的象元数据信号并能够把这种象元数据信号馈送到显示部分2中;一个同步信号提取电路35,它能够从复合视频信号提取水平同步信号和垂直同步信号;一个时序脉冲发生电路36,用于根据提取的水平同步信号和垂直同步信号产生时序脉冲;一个合成电路37,用于合成数字彩色信号R、G、B以产生一个亮度信号;一个APL(平均图象电平)计算电路38,用于根据亮度信号计算一个APL(为每一个垂直扫描周期);以及,一个控制器39,它能够确定显示在PDP上的图象是否静止图象,从而根据计算出的APL设定一个相乘系数,并能够控制帧存储器33、输出信号处理电路34和显示部分2的操作时序。
显示部分2与在图10中显示的现有技术的相同,包括一个象元数据脉冲发生电路10、一个行电极驱动脉冲发生电路11和一个PDP12。
这里,同步信号提取电路35能够从复合视频信号提取一个水平同步信号和一个垂直同步信号,并把这些同步信号加到时序脉冲发生电路36。时序脉冲发生电路36随后根据水平同步信号和垂直同步信号产生时序脉冲并将该时序脉冲加到RGB发生电路30和控制器39。
RGB发生电路30用于把复合视频信号分离成与从时序脉冲发生电路36馈送来的时序脉冲同步的RGB模拟信号。
随后,彩色信号R、G、B被加到A/D转换器31R、31G、31B,以被转换成数字信号,而该数字信号进一步地被馈送到乘法器32R、32G、32B-在其中每一个数字信号都被乘以一个相乘系数,从而设定各种彩色信号R、G、B的亮度电平。
其亮度电平已经得到设定的各种数字彩色信号R、G、B被馈送到帧存储器33,且它们的象元数据与从控制器39提供的取入信号同步地被依次馈送到帧存储器33。
馈送到帧存储器33中的象元数据随后与从控制器39馈送来的读出信号同步地被从中读出,并被馈送到输出数据处理电路34-在其中象元数据被转换成与各个场的亮度等级相应的一个模式(8位)象元数据信号。该象元数据信号,与从控制器39馈送来的读出时序信号同步地,被馈送到显示部分2的象元数据脉冲发生电路10。
控制器39能够判定显示在显示部分2的PDP上的图象是否静止图象,并由此根据所述判定的结果控制PDP 12的亮度。
即,从A/D转换器31R、31G、31B提供的数字彩色信号R、G、B被馈送到合成电路37-在其中这些数字彩色信号与亮度信号相结合,且结合的信号被提供给APL计算电路38。
APL计算电路38能够计算在PDP上显示图象的每一个垂直扫描周期中的APL,同时表示计算的APL值的一个信号被馈送到控制器39。
参见图1,控制器39被适当地构成,从而使它能够根据计算的APL,判定显示在PDP上的一个图象是否一个静止图象;根据所述判定的结果,设定将要从行电极驱动脉冲发生电路11馈送的维持脉冲的数目;根据所述判定的结果,设定将要与乘法器32R、32G、32B中的数字彩色信号R、B、G相乘的相乘系数。
进一步地,控制器39具有存储器控制功能和读出时序信号发生功能。存储器控制功能能够控制帧存储器33从数字彩色信号R、G、B取入象元数据的时序并控制读出象元数据的时序。读出时序信号发生功能能够与从时序脉冲发生电路36馈送的时序脉冲的数目或已经预先设定的维持脉冲的数目相应地产生将要馈送到输出信号处理电路34和显示部分2的行电极驱动脉冲发生电路11的读出时序信号。
利用控制器39实现的亮度控制处理可结合图2-6的流程图而得到描述。
参见图2,控制器39存储从APL计算电路38馈送的APL值(每一个垂直扫描周期的),并计算在此时刻馈送的APL值与在上次馈送的一个APL值之差△APLn(APLt-APLt+1)(步骤S1)。随后,差ΔAPLn被与预先设定的一个基准值Vref相比较,以判定差ΔAPLn是大于还是小于基准值Vref(步骤S2)。
如果判定ΔAPLn小于基准值Vref,则进一步判定表明差ΔAPLn小于该基准值Vref的所述判定是否已经重复了n次(步骤S3)。
如果在步骤S3判定表示差ΔAPLn小于基准值Vref的所述判定没有重复n次,程序返回到步骤S1以从步骤S1开始该处理。另一方面,如果在步骤S3判定表明差ΔAPLn小于基准值Vref的所述判定已经重复了n次,则允许判定显示在PDP 12上的图象是一个静止图象,从而执行将在后面详细描述的亮度减小处理(步骤S4)。
随后,一个计数器得到复位(步骤S5)以计数在步骤S3执行的判定的次数,同时程序返回到步骤S1,以重复从步骤S1开始的处理。
另一方面,如果在步骤S2判定ΔAPLn大于基准值Vref,则进一步判定表明差ΔAPLn大于基准值Vref的所述判定是否已经以一种预定的频率在一个预定的时期中得到重复。如果判定表明差ΔAPLn大于基准值Vref的所述判定已经在一个预定的时期中以一个预定的频率得到重复,则允许判定显示在PDP 12上的图象是一个运动图象(步骤S6)。
如果在步骤S6判定表明差ΔAPLn大于基准值Vref的所述判定没有在一个预定时期中以一个预定的频率重复,程序返回到步骤S1以重复从步骤S1开始的处理。
如果在步骤S6判定显示在PDP 12上的图象是运动图象,则在步骤S7进一步判定在步骤S4的亮度减小处理是否正在执行的处理。
如果在步骤S7判定在步骤S4的亮度减小处理不是正在执行的处理,程序返回到步骤S1以重复从步骤S1开始的处理。另一方面,如果判定在步骤S4的亮度减小处理是正在执行的处理,所述亮度减小处理被停止且在步骤S8执行一个亮度增大处理。
随后,一个计数器被复位(步骤S9)以计数在步骤S6执行的判定的频率,同时程序返回到步骤S1,从而重复从步骤S1开始的处理。
在步骤S4进行的亮度减小处理的过程可被描述如下。
实际上,有两种进行亮度减小处理的方法,一种在图3中显示且另一种在图4中显示。详细地说,这两种方法可自动或手动地彼此互换。
在图3显示的方法中,从行电极驱动脉冲发生电路11加到PDP 12的行电极Xi,Yi(i=1,2,……n)上的维持脉冲数目被减少,从而减小放电发光的次数,从而减小显示在PDP 12上的图象的亮度。
即,一旦决定执行在图2的步骤S4的亮度减小处理,维持脉冲的数目被设定(图3的步骤a1)在低于用于表示运动图象的一个初始值N1的一个亮度减小值Nref。
随后,在步骤a2判定从行电极驱动脉冲发生电路11加到PDP 12的行电极Xi,Yi(i=1,2,……n)的维持脉冲的数目是否已经被设定在亮度减小值Nref(步骤a2)。
如果在步骤a2判定维持脉冲的数目已经被设定在亮度减小值Nref,则认为亮度减小处理正在执行。另一方面,如果在步骤a2判定维持脉冲的数目没有被设定在亮度减小值Nref,行电极驱动脉冲发生电路11根据加到行电极驱动脉冲发生电路11上的读出时序信号而得到控制(步骤a3)以把加到PDP 12的维持脉冲的数目减小一个预定的数目。
随后,在步骤a4判定用于减小维持脉冲的数目的预定时间是否已经过去。如果判定所述预定时间已经过去,程序返回到步骤a2以重复从步骤a2开始的处理。
然而,当程序处于步骤a3时,维持脉冲的数目必须不是全部同时减小的。进一步地,在步骤a4进行的一个步骤(用于判定减小维持脉冲的数目的预定时间是否已经过去)有助于获得维持脉冲的数目的减小是如图7所示地逐渐进行的这一效果,从而防止了显示在PDP 12上的图象突然变暗。
随后,步骤a2-a4得到重复,从而使从行电极驱动脉冲发生电路11馈送的维持脉冲的数目逐渐减小。此时,如果在步骤a2判定维持脉冲的数目已经被减小到亮度减小值Nref,减小处理停止,从而使维持脉冲的数目被保持在亮度减小值Nref。
这里,如果PDP驱动系统采用了涉及使用子场的灰度显示方法,则特别重要的是维持脉冲的数目被逐渐减小到预先设定的亮度减小值。
例如,在图8显示的256级灰度显示的情况下,一个帧有8个子场SFr(r=1,2,……8),包括寻址时期Ar(r=1,2,……8)和维持放电时期Sr(r=1,2,……8)。8个子场SFr(r=1,2,……8)的维持放电时期Sr(r=1,2,……8)期间的维持放电的数目可被置于1∶2∶4∶8∶16∶64∶128的比值。
维持放电时期Sr(r=1,2,……8)期间的维持放电的数目与PDP的亮度成比例。因此,通过适当选择维持放电的子场,可以获得所希望的256级的亮度。
因此,在采用灰度显示方法的PDP驱动系统中,各个子场的维持放电的数目(维持脉冲的数目)可被减小到为各个子场预先设定的亮度减小值,可以肯定地进行所希望的亮度减小处理。
在采用ABL(自动亮度限制器)的强迫操作的图4显示的方法中,使将要与数字彩色信号R、G、B相乘的相乘系数更小。
即,一旦决定将要执行图2的步骤S4的亮度减小处理,将要在乘法器32R、32G、32B中与数字彩色信号R、G、B相乘的相乘系数分别被设定(图4中的步骤b1)在低于表示运动图象的一个初始值K1的亮度减小相乘系数Kref。
随后,在步骤b2判定在乘法器32R、32G、32B中设定的相乘系数是否都等于亮度减小相乘系数Kref。
如果在步骤b2判定乘法器32R、32G、32B中的相乘系数每一个都等于亮度减小相乘系数Kref,则认为亮度减小处理正在被执行。另一方面,如果在步骤b2判定设定在乘法器32R、32G、32B中的相乘系数不等于亮度减小相乘系数Kref,将要在乘法器32R、32G、32B中与数字彩色信号R、G、B相乘的相乘系数每一个都被减小一个预定的值(步骤b3)。
随后,在步骤b4判定用于减小相乘系数的一个预定时间是否已经过去。如果判定所述预定时间已经过去,程序返回到步骤b2,从而重复从步骤b2开始的处理。
然而,当程序处于步骤b3时,将要在乘法器32R、32G、32B中与数字彩色信号R、B、G相乘的相乘系数不能全部同时被减小到与亮度减小相乘系数Kref相等。进一步地,在步骤b4进行的一个操作(用于判定用于减小相乘系数的一个预定时间是否已经过去)有助于通过避免亮度的突然减小而获得防止显示在PDP 12上的图象突然变暗的效果。图9是显示了此时静止图象的性能和ABL的性能。
随后,步骤b2-b4得到重复,以使将要在乘法器32R、32G、32B中与数字彩色信号R、B、G相乘的相乘系数逐渐减小。此时,如果在步骤b2判定乘法器32R、32G、32B中出现的每一个相乘系数都已经等于亮度减小相乘系数Kref,减小处理停止,从而使相乘系数均被保持在亮度减小相乘系数Kref。
现在详细描述在图2的步骤S8处进行亮度增大处理的过程。
实际上,亮度增大处理刚好是上述亮度减小处理相反的处理,且有两种进行亮度增大处理的方法,一种是在图5显示的且另一种是在图6显示的。详细地说,这两种方法可以自动或手动地互换。
在图5显示的方法中,从行电极驱动脉冲发生电路11加到PDP 12的行电极Xi,Yi(i=1,2,……n)上的维持脉冲的数目得到增大,从而增大了放电发光的次数,从而增大了显示在PDP 12上的图象的亮度(如图12所示)。
即,一旦决定执行图2的步骤S8处的亮度增大处理,维持脉冲的数目被设定在(图5中的步骤c1)一个初始值N1。
随后,在步骤c2判定从行电极驱动脉冲发生电路11加到PDP 12的行电极Xi,Yi(i=1,2,……n)上的维持脉冲的数目是否已经被设定在初始值N1。
如果在步骤c2判定维持脉冲的数目已经被设定在初始值N1,则认为亮度增大处理正在执行之中。另一方面,如果在步骤c2判定维持脉冲的数目没有被设定在初始值N1,行电极驱动脉冲发生电路11受到控制根据加到行电极驱动脉冲发生电路11上的一个读出时序信号(在步骤c3)把加到PDP 12的维持脉冲的数目增大一个预定的数目。
随后,在步骤c4判定增大维持脉冲的数目的一个预定时间是否已经过去。如果判定所述预定时间已经过去,程序返回到步骤c2以重复从步骤c2开始的处理。
然而,当程序处于步骤c3时,要求维持脉冲的数目不要全部同时增大。进一步地,在步骤c4进行的一个操作(用于判定减小维持脉冲的数目的一个预定时间是否已经过去)有助于获得维持脉冲的数目的增大是逐渐进行的这样一种效果,从而防止了PDP 12上显示的图象突然变亮。
随后,步骤c2-c4得到重复,从而使从行电极驱动脉冲发生电路11馈送来的维持脉冲的数目逐渐增大。此时,如果在步骤c2判定维持脉冲的数目已经增大到初始值N1,增大处理停止,从而使维持脉冲的数目被保持在初始值N1。
在图6中显示的、其中采用了ABL(自动亮度限制器)的逐渐停止的方法中,使将要与数字彩色信号R、B、G相乘的相乘系数变大。
即,一旦决定执行图2的步骤S8处的亮度增大处理,将要在乘法器32R、32G、32B中与数字彩色信号R、B、G相乘的相乘系数每一个都被设定为(图6中的步骤d1)等于一个初始值K1。
随后,在一个步骤d2判定在乘法器32R、32G、32B中设定的相乘系数是否都等于一个初始值K1。
如果在步骤d2判定设定在乘法器32R、32G、32B中的相乘系数每一个都等于初始值K1,则认为亮度增大处理正在执行之中。另一方面,如果在步骤d2判定设定在乘法器32R、32G、32B中的相乘系数不等于初始值K1,将要在乘法器32R、32G、32B中与数字彩色信号R、B、G相乘的相乘系数每一个都被增大一个预定值(步骤d3)。
随后,在步骤d4判定用于增大相乘系数的一个预定时间是否已经过去。如果判定所述预定时间已经过去,程序返回到步骤d2,从而重复从步骤d2开始的处理。
然而,当程序处于步骤d3时,要求将要在乘法器32R、32G、32B中与数字彩色信号R、B、G相乘的相乘系数不要全部同时被增大到等于初始值Kl。进一步地,在步骤b4进行的一个操作(用于判定增大相乘系数的一个预定时间是否已经过去)有助于获得通过避免亮度的突然增大而防止显示在PDP 12上的图象的突然变亮的效果。
随后,步骤d2-d4得到重复,从而使将要在乘法器32R、32G、32B中与数字彩色信号R、B、G相乘的相乘系数逐渐增大。此时,如果在步骤d2判定各个相乘系数都已经等于初始值K1,增大处理停止,从而使相乘系数每一个都被保持在初始值Kl。
已经上面已经显示和描述了本发明的最佳实施例,应该理解的是这些公布只是为了显示的目的,且在不脱离所附权利要求书所限定的本发明的范围的前提下可以进行各种改变和修正。
权利要求
1.一种通过增大或减小显示在等离子显示面板上的图象的亮度而控制所述亮度的方法,所述方法包括判定将要馈送到等离子显示面板的视频信号是否是表示静止图象的信号;如果判定将要馈送到等离子显示面板的视频信号是表示静止图象的信号,减小显示在等离子显示面板上的图象的亮度。
2.根据权利要求1的方法,其中在一个预定时期中检测将要被馈送到等离子显示面板的视频信号的一个平均亮度电平,所述一个平均亮度电平随后同刚好在所述一个平均亮度电平的检测之前检测到的一个前一个平均亮度电平相比较,从而获得所述一个平均亮度电平与所述前一个平均亮度电平之差。
3.根据权利要求2的方法,其中当所述一个平均亮度电平与所述前一个平均亮度电平之差小于一个预定值且这种状态已经持续了一个预定时间时,判定所述视频信号是表示一个静止图象的信号。
4.根据权利要求1的方法,其中当判定将要被馈送到等离子显示面板的视频信号是表示静止图象的信号时,用于保持等离子显示面板上的发光放电的维持脉冲的数目被减小。
5.根据权利要求4的方法,其中用于保持等离子显示面板上的发光放电的维持脉冲的数目是一步一步逐渐减小的。
6.根据权利要求1的方法,其中当判定将要被馈送到等离子显示面板的视频信号是表示静止图象的信号时,使将要与将要被馈送到等离子显示面板的视频信号相乘的相乘系数变小,从而调节显示在等离子显示面板上的静止图象的亮度。
7.一种通过增大或减小显示在等离子显示面板上的图象的亮度来控制所述亮度的系统,所述系统包括判定装置,用于判定将要被馈送到等离子显示面板的视频信号是否是表示静止图象的信号;亮度减小装置,用于当判定将要被馈送到等离子显示面板的视频信号是表示静止图象的信号时减小显示在等离子显示面板上的图象的亮度。
8.根据权利要求7的系统,其中判定装置包括平均亮度电平检测装置,用于在一个预定时期里检测将要被馈送到等离子显示面板的视频信号的一个平均亮度电平;计算装置,用于把所述一个平均亮度电平与刚好在所述一个平均亮度电平的检测之前检测到的一个前一个平均亮度电平相比较,并用于获得所述一个平均亮度电平与所述前一个平均亮度电平之差;监测装置,用于监测计算装置获得的差是否在一个预定时间中持续地小于一个预定值;其中当监测装置判定计算装置获得的差已经在一个预定时间中持续地小于一个预定值时,判定所述视频信号是表示静止图象的信号。
9.根据权利要求7的方法,其中亮度减小装置是能够减小用于维持等离子显示面板上的发光放电的维持脉冲的数目的装置。
10.根据权利要求9的方法,其中亮度减小装置能够一步一步地逐渐减小维持脉冲的数目。
11.根据权利要求7的方法,其中亮度减小装置是能够将要将要与将要被馈送到等离子显示面板的视频信号相乘的相乘系数减小从而调节视频信号的亮度电平的装置。
全文摘要
提供了用于控制显示在等离子显示面板上的图象的亮度的方法和系统,该方法和系统能够判定将要被馈送到等离子显示面板的视频信号是否是表示静止图象的信号,当判定将要被馈送到等离子显示面板的视频信号是表示静止图象的信号时减小显示在等离子显示面板上的图象的亮度。
文档编号G09G3/28GK1243301SQ9910864
公开日2000年2月2日 申请日期1999年6月18日 优先权日1998年6月19日
发明者轰隆一, 佐藤成广, 菊池望, 细井研一郎 申请人:先锋电子股份有限公司