有源矩阵基板、其制造方法及图像显示装置的制作方法

文档序号:2791796阅读:115来源:国知局
专利名称:有源矩阵基板、其制造方法及图像显示装置的制作方法
技术领域
本发明涉及包括源极线驱动电路的有源矩阵基板,例如,包括在将数据输给源极总线的最终输出级设放大器的源极线驱动电路的有源矩阵基板。
背景技术
参考图14,说明内装有现有的驱动电路的电气光学装置,例如驱动电路一体式液晶显示装置。将包括像素晶体管1及接在像素晶体管1上并储蓄电荷的保持电容2的像素部3呈矩阵状地布置在基板上,同时将栅极总线和源极总线9布置成相互正交的样子。将像素晶体管1的栅极接到栅极总线6上,将像素晶体管1的源极接到源极总线9上。另一方面,保持电容2的不与像素晶体管1相连的那一边的端子被接在在平行于栅极总线6亦即垂直于源极总线9的那一方向上延伸的共用电极布线7上,共用电极布线7接在一个端子16上。
为显示图像的驱动按下述动作进行。栅极线驱动电路5将ON信号依次输出给每一行的栅极总线6,输出了该ON信号的栅极总线6的所有行的像素晶体管1就接通。在ON信号输出到栅极总线6上的那一段时间内,源极线驱动电路8将ON信号依次输出给设在每一条源极总线9上的模拟开关10中。这样以来,已接通的模拟开关10上的源极总线9就接在图像信号线12上,并通过源极总线9使像素晶体管1与图像信号线12相连。来自端子13的图像信号通过像素晶体管1写到保持电容2、有源矩阵基板和对面基板间的液晶层(未图示)的像素电容中。
在栅极线驱动电路5将ON信号输出到其它行的栅极总线6上的那一段时间内,这样写到保持电容2和像素电容中的图像信号就借助像素晶体管1截止而被保持原样不变。当栅极线驱动电路5将ON信号输出到所有行的栅极总线6上并结束以后,就再次依次从第一行将ON信号输出去,重复上述操作。
当上述有源矩阵基板中间隔着液晶层和对面基板合到一起而制成液晶显示装置之后,借助光学检查就很容易对该有源矩阵基板进行不良检查(参考特开昭63-123093号公报)。然而,在这样的检查方法下,要在液晶板上实际显示图像,故测量时间很长,生产性也不会很高。再就是,在通过该检查方法判断出了有源矩阵基板不良的情况下,还必须将液晶板废掉,这就可能造成它和对面基板的组装工序、液晶注入工序都成为无用功了。这样就有必要在像素晶体管1等的形成工序结束的时候检查有源矩阵基板,有可能的话,就将不良之处修正好,之后再把它送到它和对面基板的组装工序中。
为能将源矩阵基板和其它部件组装起来之前进行检查,让图15所述的检查电路111~114形成在基板上也是一种办法。检查电路111、112是用以将栅极线驱动电路105及源极线驱动电路106中的移位寄存器的最后一级的输出引导到检查垫111a、112a上的电路。这样以来,边监控这些检查垫111a、112a的输出边让栅极线驱动电路105及源极线驱动电路106工作,就能检查这些电路105、106的良否。
检查电路113为一将每一条栅极总线101分别通过开关113a一并接到检查垫113b上的电路。检查电路114为一将每一条源极总线102分别通过开关114a一并接到检查垫114b上的电路。
由来自其它检查垫113c、114c的信号控制这些开关113a、114a接通/截止。因此,例如在检查栅极总线101的时候,将ON信号加到检查垫113c上而让开关113a接通,让栅极线驱动电路105工作,就能由来自检查垫113b的输出来找出断线等不良情况。
同样,在检查源极总线102的情况下,先在图像信号线108上加好适当的信号,再将ON信号加到检查垫114c上让开关114a接通,让源极线驱动电路106工作,由此而由来自检查垫114b的输出来找出断线等不良情况。
在这一检查方法下,仅检查栅极线驱动电路105、栅极线驱动电路106的工作情况及栅极总线101、源极总线102的良否。然而,因在有源矩阵基板上形成了大量的像素晶体管104,故和检查驱动电路和总线的良否相比,检查该像素晶体管104的良否对产品合格率造成的影响会更大。
例如在特开平5-5866号公报中公开了一种不仅检查驱动电路、总线之良否,还检查像素晶体管之良否的方法。在该方法下,将一度写到每一个像素保持电容中的数据重新读出来看一看,就不仅能检查驱动电路、总线的良否,还能检查像素晶体管的良否,而且确能将不良之处检测出来。下面,参考图16及图17来说明该公报中所公开的检查方法。
图16示出了驱动电路一体式有源矩阵基板;图17示出了用以检查图16中的有源矩阵基板的像素缺陷的系统。有源矩阵基板300的栅极线驱动电路305通过端子315接收来自外部的控制信号而工作;源极线驱动电路306也同样通过端子314接收来自外部的控制信号而工作。
首先,对写入方法进行说明。栅极线驱动电路305例如选择栅极线301a,而将像素晶体管304接通。来自外部的信号源418的图像信号通过切换开关412及端子313a而被输出到视频线308a上,由源极线驱动电路306选出的源极线302a的模拟开关307接通,图像信号就写入为目的像素的保持电容303中。保持电容303的与像素晶体管304相反那一边的电极通过共用电极布线310相连,并通过共用电极端子312与外部的共用电源相接。因此,保持电容303中被写入了相当于通用电源的电压和图像信号的电压之差的电荷。
其次,对读出方法进行说明。将外部电路的切换开关412从信号源418那一边切换到模拟放大器413那一边。被选出的栅极线上的像素晶体管304接通,而且被选出的源极线上的模拟开关307接通以后,储存在像素的保持电容303中的电荷就被读出到液晶板外。被读到液晶板外的电荷发生了电流一电压变换,并且电压在模拟放大器413中被放大。之后,在A/D转换器414中模拟信号被变换为数字信号,数字信号在PC415中得以处理。就这样,和显示操作一样,通过将数据写到像素中就能检查驱动电路、总线的良否,同时通过读出像素的数据就能检测出有源矩阵基板上的像素晶体管的缺陷。
然而,因在这一方法下,必须采用写入时所用的视频线作将写到像素中的数据读出的路径,故不是信号的传输方向可逆的电路,就不能进行检查。具体而言,在源极线驱动电路的驱动力小于源极线的负荷的情况下,例如在液晶板为大型液晶板、高精细液晶板的情况下,如图18所示,就必须在将数据写到源极线的最后输出级上加一放大器502。因放大器不是信号的传输方向可逆的电路,故不能从视频线501中读出已写到像素中的数据。
还有,在驱动器为图19所示的数字驱动器的情况下,就需要一将图像数字信号变换到液晶显示用模拟电压的D/A转换机601。然而,因D/A转换机601也不是信号可逆向传输的电路,故已写到像素中的数据不会被读出来。

发明内容
本发明的目的,在于通过再次将一度写到每一个像素电容中的数据读出来进行分析,而做到不仅能检查驱动电路、总线的良否,还能检查像素晶体管的良否。特别是,在有源矩阵基板处于尚未做成显示板的状态下,确能将不良之处检测出来。
根据本发明的第一技术方案所述的有源矩阵基板,它包括网格状地布置在基板上的多个晶体管、接在所述多个晶体管的每一个栅极上且相互平行的多条栅极线、接在所述多个晶体管的每一个源极上且与所述多条栅极线正交并相互平行的多条源极线、将扫描信号依次送到所述多条栅极线中的每一条中的栅极线驱动电路、接在所述多个晶体管中的每一个晶体管上且接在共用电源上的多个保持电容、依次选择所述多条源极线且通过所选择的所述源极线将图像信号送到所述保持电容内的源极线驱动电路及通过多条源极线中的每一条源极线将保持在所述多个保持电容中的每一个中的电荷读出来的读出线。所述读出线为所述多条源极线共用的一条线;多个开关中的每一个开关分别在所述多条源极线中的每一条源极线与所述源极线驱动电路之间,所述多个开关中的每一个开关让所述源极线和所述源极线驱动电路连接起来/相互分开,且让所述源极线和所述读出线连接起来/相互分开。
根据本发明的第二技术方案所述的有源矩阵基板,它包括网格状地布置在基板上的多个晶体管、接在所述多个晶体管的每一个栅极上且相互平行的多条栅极线、接在所述多个晶体管的每一个源极上且与所述多条栅极线正交并相互平行的多条源极线、将扫描信号依次送到所述多条栅极线中的每一条中的栅极线驱动电路、接在所述多个晶体管中的每一个晶体管上且接在共用电源上的多个保持电容、依次选择所述多条源极线且通过所选择的所述源极线将图像信号送到所述保持电容内的源极线驱动电路及通过多条源极线中的每一条源极线将保持在所述多个保持电容中的每一个中的电荷读出来的读出线。所述读出线为多条对应于所述多条源极线中的每一条源极线的线;多个开关中的每一个开关夹在所述多条源极线中的每一条源极线与所述源极线驱动电路之间,所述多个开关中的每一个开关让所述源极线和所述源极线驱动电路连接起来/相互分开,且让所述源极线和所述读出线连接起来/相互分开。
在本发明的第一技术方案及第二技术方案所述的有源矩阵基板中,最好是,所述多个开关中的每一个开关让所述源极线和所述读出线连接起来的时间相互错开。在这种情况下,可以是这样的所述源极线驱动电路中包括移位寄存电路,利用来自所述移位寄存电路的移位寄存输出来控制所述多个开关。
在本发明的第一技术方案及第二技术方案所述的有源矩阵基板中,可以是这样的,所述源极线驱动电路为模拟式,放大器夹在所述源极线驱动电路和所述多个开关之间。或者是这样的,所述源极线驱动电路为数字式。
根据本发明的第二技术方案所述的有源矩阵基板,可以是这样的,保持在所述多个保持电容中的每一个电容中的电荷被同时从所述多条读出线中读出来或者以时分割的方式从所述多条读出线中的每一条中一条一条地读出来。
本发明的有源矩阵基板的制造方法,它包括将本发明的第一技术方案或者第二技术方案所述的有源矩阵基板所拥有的所述多个保持电容中的每一个中所储存的电荷读出来的步骤及通过分析已读出的所述电荷数据来检查所述有源矩阵基板的步骤。
本发明的图像显示装置,它包括具有接在所述多个晶体管中的每一个上的多个像素电极的本发明的第一技术方案或者第二技术方案所述的有源矩阵基板、面对着所述有源矩阵基板的对面电极及夹在所述像素电极与所述对面电极之间的显示媒体层。显示媒体层不仅包括让入射来的外光的透过率发生变化的液晶层等光调制层,还包括由其本身发光的无机或者有机EL(Electroluminescence)材料制成的层。
根据本发明的有源矩阵基板,不仅能检查驱动电路、总线的良否,还能检查像素晶体管的良否。而且确能将不良之处检测出来。具体而言,可通过读出储存在有源矩阵基板的像素的保持电容中的电荷来检查以下不良。这些不良包括源极线驱动电路不良、栅极线驱动电路不良、源极线断线、源极线和相邻源极线、栅极线、共用电极线或者像素电极间的漏电流、栅极线和相邻栅极线、共用电极线或者像素电极间的漏电流、像素晶体管的接通不良、像素晶体管的截止不良、保持电容上下电极间的漏电流、模拟开关的不良等。
根据本发明,即使在包括源极线驱动电路的有源矩阵基板中,源极线驱动电路的信号的传输方向不可逆,也能进行将有源矩阵基板的每一个像素中的保持电容器中的电荷读出的检查。因此,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。


图1为第1个实施例中的有源矩阵基板的方框图。
图2为将第1个实施例中的有源矩阵基板上的源极线驱动电路8一侧放大后它的方框图。
图3为在第1个实施例中,控制接在一条读出线14上的第二开关708a、708b及708c的信号时序图。
图4为将第2个实施例中的有源矩阵基板上的源极线驱动电路8一侧放大后它的方框图。
图5为在第2个实施例中,控制接在读出线909a上的第二开关908a1、908a2及908a3的信号时序图。
图6为将第3个实施例中的有源矩阵基板上的源极线驱动电路8一侧放大后它的方框图。
图7为在第3个实施例中,控制接在一条读出线1008上的第二开关1007a、1007b及1007c的信号时序图。
图8为将第4个实施例中的有源矩阵基板上的源极线驱动电路8一侧放大后它的方框图。
图9为在第4个实施例中,控制接在一条读出线1108上的第二开关1107a、1107b及1107c的信号时序图。
图10为将第5个实施例中的有源矩阵基板上的源极线驱动电路8一侧放大后它的方框图。
图11为在第5个实施例中,控制接在一条读出线1208a上的第二开关1207a1、1207a2及1207a3的信号时序图。
图12为将第6个实施例中的有源矩阵基板上的源极线驱动电路8一侧放大后它的方框图。
图13为在第6个实施例中,控制接在一条读出线1308a上的第二开关1307a1、1307a2及1307a3的信号时序图。
图14为驱动电路一体式显示装置中的显示板内的概念图。
图15为能够检查驱动电路、总线的现有驱动电路一体式有源矩阵基板的电路图。
图16为不仅能够检查驱动电路、总线,还能检查像素晶体管的良否的现有驱动电路一体式有源矩阵基板的电路图。
图17为一等效电路图,示出了在图16所示的有源矩阵基板中进行信号的写入、读出时的像素缺陷的检查系统。
图18为在它的源极线的输出级设放大器的模拟式源极线驱动电路图。
图19为数字式源极线驱动电路图。
(符号说明)1像素晶体管 2保持电容 4读出开关 5栅极线驱动电路 6栅极线7共用电极布线 8源极线驱动电路 9源极线 10模拟开关 11基板 12图像信号线(视频线) 14读出线具体实施方式
下面,参考

本发明所涉及的实施例。需提一下,在以下各实施例中,是以用在液晶显示装置中的有源矩阵基板为例来进行说明的。不仅如此,本发明的有源矩阵基板还可被用到有机或者无机EL(电致发光)显示装置、等离子体显示装置及电子显示装置等上。再就是,有时候,将这之后的参考符号中的英文字母或者英文字母后的数字省去不显示。例如,有将705a、705b、705c…统一表示为“705”的时候;还有将904a1、904a2、904a3统一表示为“904a”的时候。
(第1个实施例)在本实施例中,说明本发明的第一技术方案所涉及的有源矩阵基板。图1为本实施例中的有源矩阵基板的方框图。本实施例中的有源矩阵基板为驱动电路一体式有源矩阵基板,源极线驱动电路为模拟驱动电路。
本实施例中的有源矩阵基板是这样为在玻璃基板、石英基板及半导体基板等基板11上,网格状地形成了多个包括像素晶体管1、接在像素晶体管1上且储存电荷的保持电容2的像素部分3。每一行的保持电容2的与像素晶体管1相反那一边的电极接在平行于栅极总线6延长着的多条共用电极布线7上,共用电极布线7由被接在接在外部的共用电源上的共用电极端子16上。需提一下,每一个像素部分3中形成有多个分别接在每一个像素晶体管1上的像素电极(未图示)。
在基板11上形成了多条相互平行着延长的栅极线6、多条与栅极线6正交且相互平行着延长的多条源极线9。在本实施例中,每一条栅极线6沿着行方向延长,每一条源极线9沿着列方向延长。排列成网状的多个像素晶体管1中的每一个像素晶体管1的同一行上的栅极接在共用的栅极线6上;每一个像素晶体管l的同一列上的源极接在共用的源极线9上。每一条栅极线6接在依次将扫描信号送到多条栅极线6中的每一条上的栅极线驱动电路5上。
每一条源极线9通过由源极线驱动电路8控制它们接通/截止的模拟开关10及读出开关4接在图像信号线12上。在由源极线驱动电路8选出来的源极线9上的模拟开关10接通且读出开关4截止的时候,所选出的源极线9就被接到图像信号线12上;在由源极线驱动电路8选出来的源极线9上的模拟开关10截止且读出开关4接通的时候,所选出的源极线9就被接到读出线14上。读出线14为多条源极线9共用的一条线。需提一下,栅极线驱动电路5及源极线驱动电路8分别由来自外部的控制信号驱动。
图2为一将图1所示的有源矩阵基板中的源极线驱动电路8这一边放大后而示出的方框图。借助本实施例中的有源矩阵基板,就可通过先将数据写到像素的保持电容中,再将已保持的那一数据读出并加以分析,来对有源矩阵基板进行检查。下面,参考图1及图2说明写入操作。
源极线驱动电路8中包括移位寄存电路701和抽样电路702,写入时,借助由移位寄存电路701和抽样电路702做成的抽样脉冲依次将模拟开关10a、10b、10c接通。从外部信号源(未图示)输入到端子13的写入数据(图像信号),自图像信号线(视频线)12通过模拟开关10a、10b、10c进入放大器705a、705b及705c。需提一下,因为在原来的写入数据下不能通过负荷较大的源极线9充电,故为放大电流而设置了放大器705a、705b及705c。在放大器705a、705b及705c中信号的传输方向是不可逆的。
写入时,通过让第一开关706a、706b及706c同时或者依次接通,让第二开关708a、708b及708c截止,就能通过源极线9a、9b及9c充电到数据电压。当与由栅极线驱动电路5选出来的栅极线6连接的每一个像素晶体管1接通时,来自源极线9a、9b及9c的数据电压就通过每一个像素晶体管1被写到每一个像素的保持电容2中。因为保持电容2的与像素晶体管1相反那一边的电极通过共用电极布线7接在了外部的共用电源(未示)上,故写到保持电容2中的电荷就是相当于共用电源的电压与图像信号的电压之差的那一部分电荷。从检测缺陷的效率来看,检查时,要写入的数据一定为好,例如可为最大写入电压。
其次,说明写入数据的读出操作。读出时,让第一开关706a、706b及706c截止,而让放大器705a、705b及705c分别与源极线9a、9b及9c分开。接在由栅极线驱动电路5选出来的栅极线6上的每一个像素的保持电容2中所储存的电荷,通过已接通的像素晶体管1分别被从每一条源极线9a、9b及9c中读出来。
第二开关708a、708b及708c不会同时接通,而是以708a、708b、708c…这样的顺序依次接通。可通过让第二开关708a、708b及708c依次接通,来将栅极线6上的每一个像素的保持电荷通过源极线9a、9b及9c依次读到读出线14中。
图3中示出了控制第二开关708a、708b及708c的信号的例子。因若第二开关708a、708b及708c同时接通,读出信号就会在读出线14中混乱起来,以致检查不正确。因此进行不让相邻信号Sa及Sb或者相邻信号Sb及Sc同时接通的控制。在本实施例中,用抽样脉冲即源极线驱动电路8中的抽样电路702的输出作控制第二开关708a、708b及708c的信号,不仅如此,控制信号也可从外部输入。再就是,读出速度没有必要和写入速度相等,例如在读出系对速度有限制的情况下,可让读出速度慢一些。
被依次读到读出线14中的像素的保持容量2的电荷在外部的模拟放大器(未示)中被放大,在A/D转换器(未示)中被转换为数字信号,在PC(电脑)中得以处理。
在本实施例中,读出线14、第一及第二开关706、708被设在像素区的源极线驱动电路8这一边。这样设置的理由如下有时候,为让有源矩阵显示装置工作,除了设置栅极线驱动电路5、源极线驱动电路8以外,还设置用以帮助借助源极线驱动电路8将数据写到像素中的预充电电路。要将该预充电电路隔着像素区设在与源极线驱动电路8相反的那一边。
而且,该预充电电路不能用于检查。如在特开平7-295521号公报中所公开的预充电电路中,因控制用以对每一个源极总线预充电的开关PSW的信号PCG全都共用一个,故不能一条一条地选择源极总线,也就不能一个像素一个像素地读出数据。因此,在可独立控制对源极总线的写入开关的源极线驱动电路8那一边设置读出线14、第一及第二开关706、708。
根据本实施例,即使在源极线驱动电路8的源极线9的输出级设放大器705的情况下,换句话说,即使在源极线驱动电路8的信号的传输方向不可逆,也能将储存在有源矩阵基板的每一个像素的保持电容中的电荷读出来,而可对有源矩阵基板进行检查。这样以来,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。
需提一下,模拟式源极线驱动电路8的用于写入的结构,并不限于本实施例,还可为其它结构。
(第2个实施例)
在本实施例中,说明本发明的第二技术方案所涉及的有源矩阵基板。本实施例中的有源矩阵基板为驱动电路一体式有源矩阵基板,源极线驱动电路为模拟驱动电路。需提一下,有源矩阵部分和第1个实施例一样,不再做什么说明了。
图4为将本实施例中的有源矩阵基板中的源极线驱动电路8这一边放大后而示出的方框图。在本实施例的有源矩阵基板中,对应于RGB各像素分别设了多条(3条)图像信号线(视频线)及读出线。
与第1个实施例一样,对本实施例中的有源矩阵基板来说,也是通过先将数据写到像素的保持电容中,再将已保持的那一数据读出并加以分析,来对它进行检查的。下面,参考图1及图4说明写入操作。
源极线驱动电路8中包括移位寄存电路901和抽样电路902,写入时,借助由移位寄存电路901和抽样电路902做成的抽样脉冲让例如模拟开关904a1、904b1、904c1、904a2、904b2、904c2、904a3…同时接通。
RGB的每一个写入数据分别从图像信号线(视频线)903a、903b、903c通过模拟开关904a、904b、904c进入放大器905a、905b及905c中。需提一下,因为在原来的写入数据下不能通过负荷较大的源极线907a、907b、907c充电,故为放大电流而设置了放大器905a、905b及905c。在放大器905a、905b及905c中信号的传输方向是不可逆的。
写入时,通过让第一开关906a、906b及906c同时或者依次接通,让第二开关908a、908b及908c截止,就能通过源极线907a、907b及907c充电到数据电压。当与由栅极线驱动电路5选出来的栅极线6连接的每一个像素晶体管1接通时,来自源极线907a、907b及907c的数据电压就通过每一个像素晶体管1写到每一个像素的保持电容2中。写到保持电容2中的电荷就是相当于共用电源的电压与图像信号的电压之差的那一部分电荷。从检测缺陷的效率来看,检查时,要写入的数据一定为好,例如可为最大写入电压。
其次,说明写入数据的读出操作。读出时,让第一开关906a、906b及906c截止,而让放大器905a、905b及905c分别与源极线907a、907b及907c分开。接在由栅极线驱动电路5选出来的栅极线6上的每一个像素的保持电容2中所储存的电荷,通过已接通的像素晶体管1分别被从每一条源极线907a、907b及907c中读出来。
与多条读出线909a、909b、909c中的一条线例如读出线909a相连的第二开关908a1、908a2及908a3…不会同时接通,而是按第二开关908a1、908a2、908a3…这样的顺序依次接通。可通过让与读出线909a相连的第二开关908a1、908a2、908a3依次接通,来将栅极线6上的每一个像素的保持电荷通过源极线907a1、907a2、907a3…依次读到读出线909a中。
图5中示出了控制与多条读出线909a、909b、909c中的一条线例如读出线909a相连的第二开关908a1、908a2及908a3的信号的例子。因若第二开关908a1、908a2及908a3同时接通,读出信号就会在读出线909a中混乱起来,以致检查不正确。因此进行不让相邻信号Sa1及Sa2或者相邻信号Sa2及Sa3同时接通的控制。
互异的读出线909a、909a、909c可分别独立地控制第二开关908a、908a及908c。例如,也可对接在读出线909a上的第二开关908a1、接在读出线909b上的第二开关908b1、接在读出线909c上的第二开关908c1进行让它们同时接通的控制。可用抽样脉冲即源极线驱动电路8的抽样电路902的输出作控制第二开关908a、908b及908c的信号,控制第二开关908a、908b及908c的信号还可从外部输入。再就是,读出速度没有必要和写入速度相等,例如在读出系对速度有限制的情况下,可让读出速度慢一些。
因本实施例中有多条读出线909a、909b、909c,故可同时将这三条读出线909a、909b、909c读出来。还可将这三条读出线909a、909b、909c一条一条地读出来。例如,按909a、909b、909c这样的顺序将它们读出来。在本实施例中,有三条读出线,不仅如此,读出线的条数还可根据需要来决定。
被读到读出线909a、909b及909c中的每一个像素的保持容量2的电荷在外部模拟放大器(未示)中被放大,在A/D转换器(未示)中被转换为数字信号,在PC(电脑)中得以处理。因在本实施例中,有多条读出线909a、909b、909c,故当同时从多条读出线中读出数据的时候,就需要多个外部模拟放大器及多个A/D转换器。但还可以时分割的形式去一条一条地读多条读出线909a、909b、909c中的每一条读出线。在这种情况下,外部模拟放大器、A/D转换器也就没有必要是多个了,从而可减少用于读出的电路的个数。
根据本实施例,即使在对源极线驱动电路8的源极线907的输出级设放大器905的情况下,换句话说,即使源极线驱动电路8的信号的传输方向不可逆,也能将储存在有源矩阵基板的每一个像素的保持电容中的电荷读出来,而可对有源矩阵基板进行检查。这样以来,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。再就是,因设了多条读出线909a、909b、909c,故在同时读多条读出线的情况下,可进一步地缩短检查时间。
需提一下,模拟式源极线驱动电路8的用于写入的结构,并不限于本实施例,还可为其它结构。
(第3个实施例)在本实施例中,说明本发明的第一技术方案所涉及的有源矩阵基板。本实施例中的有源矩阵基板为驱动电路一体式有源矩阵基板,源极线驱动电路为数字驱动器。需提一下,有源矩阵部分与第1个实施例一样,故说明就省略不提了。
图6为将本实施例中的有源矩阵基板中的源极线驱动电路8这一边放大后而示出的方框图。与第1个实施例一样,对本实施例中的有源矩阵基板来说,也是通过先将数据写到像素的保持电容中,再将已保持的那一数据读出并加以分析,这样来对它进行检查的。下面,参考图1及图6说明写入操作。
源极线驱动电路8中包括移位寄存电路1001、第一锁存电路1002、第二锁存电路1003、D/A转换器1004。写入时,由第一锁存电路1002根据移位寄存电路1001的输出锁存数字数据。当一条水平线的数据全部锁存完了以后,那一数据就被传输到第二锁存电路1003中,在第一锁存电路1002中重新开始下一条水平线的数据锁存。已被第二锁存电路1003锁存的数据在D/A转换器1004中被从数字数据变换为驱动有源矩阵所需的模拟数据。D/A转换器1004分电阻分割式、电容分割式,任一种方式下的信号的传输方向都是不可逆的。任一种D/A转换器都可在本发明中使用。
写入时,通过让第一开关1005a、1005b及1005c同时或者依次接通,让第二开关1007a、1007b及1007c截止,就能通过源极线1006a、1006b及1006c充电到数据电压。当与由栅极线驱动电路5选出来的栅极线6连接的每一个像素晶体管1接通时,来自源极线1006a、1006b及1006c的数据电压就通过每一个像素晶体管1写到每一个像素的保持电容2中。写到保持电容2中的电荷就是相当于共用电源的电压与图像信号的电压之差的那一部分电荷。从检测缺陷的效率来看,检查时,要写入的数据一定为好,例如可为最大写入电压。
其次,说明写入数据的读出操作。读出时,让第一开关1005a、1005b及1005c截止,而让D/A转换器1004与源极线1006a、1006b及1006c分开。接在由栅极线驱动电路5选出来的栅极线6上的每一个像素的保持电容2中所储存的电荷,通过已接通的像素晶体管1分别被从每一条源极线1006a、1006b及1006c中读出来。
与读出线1008相连的第二开关1007a、1007b、1007c不会同时接通,而是按第二开关1007a、1007b、1007c…这样的顺序依次接通。可通过依次接通第二开关1007a、1007b、1007c,来将栅极线6上的每一个像素的保持电荷通过源极线1006a、1006b、1006c依次读到读出线1008中。
图7中示出了控制第二开关1007a、1007b及1007c的信号的例子。因若第二开关1007a、1007b及1007c同时接通,读出信号就会在读出线1008中混乱起来,以致检查不正确。因此进行不让相邻信号Sa及Sb或者相邻信号Sb及Sc同时接通的控制。可用移位寄存器的输出即用以在第一锁存电路1002中将源极线驱动电路8的数据锁存好的信号作控制第二开关1007a、1007b及1007c的信号,控制第二开关1007a、1007b及1007c的信号还可从外部输入。再就是,读出速度没有必要和写入速度相等,例如在读出系对速度有限制的情况下,可让读出速度慢一些。
被依次读到读出线1008中的每一个像素的保持容量2的电荷在外部模拟放大器(未示)中被放大,在A/D转换器(未示)中被转换为数字信号,在PC(电脑)中得以处理。
根据本实施例,即使在数字式驱动电路中在源极线1006的输出级有D/A转换器1004的情况下,换句话说,即使源极线驱动电路8中的信号的传输方向不可逆,也能将储存在有源矩阵基板的每一个像素的保持电容中的电荷读出来,而可对有源矩阵基板进行检查。这样以来,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。
需提一下,数字式源极线驱动电路8的用于写入的结构,并不限于本实施例,还可为其它结构。
(第4个实施例)在本实施例中,说明本发明的第一技术方案所涉及的有源矩阵基板。本实施例中的有源矩阵基板为驱动电路一体式有源矩阵基板,源极线驱动电路为数字驱动器,在输出级设了放大器。需提一下,有源矩阵部分与第1个实施例一样,故说明就省略不提了。
图8为将本实施例中的有源矩阵基板中的源极线驱动电路8这一边放大后而示出的方框图。与第1个实施例一样,对本实施例中的有源矩阵基板来说,也是通过先将数据写到像素的保持电容中,再将已保持的那一数据读出并加以分析,这样来对它进行检查的。下面,参考图1及图8说明写入操作。
源极线驱动电路8中包括移位寄存电路1101、第一锁存电路1102、第二锁存电路1103、D/A转换器1104。写入时,由第一锁存电路1102根据移位寄存电路1101的输出锁存数字数据。当一条水平线的数据全部锁存完了以后,那一数据就被传输到第二锁存电路1103中,在第一锁存电路1102中重新开始下一条水平线的数据锁存。已被第二锁存电路1103锁存的数据在D/A转换器1104中被从数字数据变换为驱动有源矩阵所需的模拟数据。D/A转换器1104分电阻分割式、电容分割式,任一种方式的D/A转换器都可在本发明中使用。来自D/A转换器1004的输出被送到放大器1109中。需提一下,因为在原来的写入数据下不能通过负荷较大的源极线1106a、1106b、1106c充电,故为放大电流而设置了放大器1109a、1109b、1109c。在放大器1109a、1109b、1109c中信号的传输方向是不可逆的。
写入时,通过让第一开关1105a、1105b及1105c同时或者依次接通,让第二开关1107a、1107b及1107c截止,就能通过源极线1106a、1106b及1106c充电到数据电压。当与由栅极线驱动电路5选出来的栅极线6连接的每一个像素晶体管1接通时,来自源极线1106a、1106b及1106c的数据电压就通过每一个像素晶体管1写到每一个像素的保持电容2中。写到保持电容2中的电荷就是相当于共用电源的电压与图像信号的电压之差的那一部分电荷。从检测缺陷的效率来看,检查时,要写入的数据一定为好,例如可为最大写入电压。
其次,说明写入数据的读出操作。读出时,让第一开关1105a、1105b及1105c截止,而让放大器1109a、1109b、1109c与源极线1106a、1106b及1106c分开。接在由栅极线驱动电路5选出来的栅极线6上的每一个像素的保持电容2中所储存的电荷,通过已接通的像素晶体管1分别被从每一条源极线1106a、1106b及1106c中读出来。
与读出线1108相连的第二开关1107a、1107b、1107c不会同时接通,而是按第二开关1107a、1107b、1107c…这样的顺序依次接通。可通过依次接通第二开关1107a、1107b、1107c…,来将栅极线6上的每一个像素的保持电荷通过源极线1106a、1106b、1106c…依次读到读出线1108中。
图9中示出了控制第二开关1107a、1107b及1107c的信号的例子。因若第二开关1107a、1107b及1107c同时接通,读出信号就会在读出线1108中混乱起来,以致检查不正确。因此进行不让相邻信号S1及S2或者相邻信号S2及S3同时接通的控制。可用移位寄存器的输出即用以在第一锁存电路1102中将源极线驱动电路8的数据锁存好的信号作控制第二开关1107a、1107b及1107c的信号,控制第二开关1107a、1107b及1107c的信号还可从外部输入。再就是,读出速度没有必要和写入速度相等,例如在读出系对速度有限制的情况下,可让读出速度慢一些。
被依次读到读出线1108中的每一个像素的保持容量2的电荷在外部模拟放大器(未示)中被放大,在A/D转换器(未示)中被转换为数字信号,在PC(电脑)中得以处理。
根据本实施例,即使在数字式驱动电路中在源极线1106的输出级设放大器1109的情况下,换句话说,即使源极线驱动电路8的信号的传输方向不可逆,也能将储存在有源矩阵基板的每一个像素的保持电容中的电荷读出来,而可对有源矩阵基板进行检查。这样以来,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。
需提一下,数字式源极线驱动电路8的用于写入的结构,并不限于本实施例,还可为其它结构。
(第5个实施例)在本实施例中,说明本发明的第二技术方案所涉及的有源矩阵基板。本实施例中的有源矩阵基板为驱动电路一体式有源矩阵基板,源极线驱动电路为数字驱动器。需提一下,有源矩阵部分与第1个实施例一样,故说明就省略不提了。
图10为将本实施例中的有源矩阵基板中的源极线驱动电路8这一边放大后而示出的方框图。与第1个实施例一样,对本实施例中的有源矩阵基板来说,也是通过先将数据写到像素的保持电容中,再将已保持的那一数据读出并加以分析,这样来对它进行检查的。下面,参考图1及图10说明写入操作。
源极线驱动电路8中包括移位寄存电路1201、第一锁存电路1202、第二锁存电路1203、D/A转换器1204。写入时,由第一锁存电路1202根据移位寄存电路1201的输出锁存数字数据。当一条水平线的数据全部锁存完了以后,那一数据就被传输到第二锁存电路1203中,在第一锁存电路1202中重新开始下一条水平线的数据锁存。已被第二锁存电路1203锁存的数据在D/A转换器1204中被从数字数据变换为驱动有源矩阵所必需的模拟数据。D/A转换器1204分电阻分割式、电容分割式,任一种方式下的信号的传输方向都是不可逆的。任一种D/A转换器都可在本发明中使用。
写入时,通过让第一开关1205a、1205b及1205c同时或者依次接通,让第二开关1207a、1207b及1207c截止,就能通过源极线1206a、1206b及1206c充电到数据电压。当与由栅极线驱动电路5选出来的栅极线6连接的每一个像素晶体管1接通时,来自源极线1206a、1206b及1206c的数据电压就通过每一个像素晶体管1被写到每一个像素的保持电容2中。写到保持电容2中的电荷就是相当于共用电源的电压与图像信号的电压之差的那一部分电荷。从检测缺陷的效率来看,检查时,要写入的数据一定为好,例如可为最大写入电压。
其次,说明写入数据的读出操作。读出时,让第一开关1205a、1205b及1205c截止,而让D/A转换器1204与源极线1206a、1206b及1206c分开。接在由栅极线驱动电路5选出来的栅极线6上的每一个像素的保持电容2中所储存的电荷,通过已接通的像素晶体管1分别被从每一条源极线1206a、1206b及1206c中读出来。
与多条读出线1208a、1208b、1208c中的一条线例如读出线1208a相连的第二开关1207a1、1207a2及1207a3…不会同时接通,而是按第二开关1207a1、1207a2、1207a3…这样的顺序依次接通。可通过让与读出线1208a相连的第二开关1207a1、1207a2、1207a3…依次接通,来将栅极线6上的每一个像素的保持电荷通过源极线1206a1、1206a2、1206a3…依次读到读出线1208a中。
图11中示出了控制与多条读出线1208a、1208b、1208c中的一条线例如读出线1208a相连的第二开关1207a1、1207a2及1207a3的信号的例子。因若第二开关1207a1、1207a2及1207a3同时接通,读出信号就会在读出线1208a中混乱起来,以致检查不正确。因此进行不让相邻信号Sa1及Sa2或者相邻信号Sa2及Sa3同时接通的控制。
互异的读出线1208a、1208a、1208c可分别独立地控制第二开关1207a、1207a及1207c。例如,也可对接在读出线1208a上的第二开关1207a1、接在读出线1208b上的第二开关1207b1、接在读出线1208c上的第二开关1207c1进行让它们同时接通的控制。可用移位寄存器的输出即用以在第一锁存电路1202中将源极线驱动电路8的数据锁存好的信号作控制第二开关1207a、1207b及1207c的信号,控制第二开关1207a、1207b及1207c的信号还可从外部输入。再就是,读出速度没有必要和写入速度相等,例如在读出系对速度有限制的情况下,可让读出速度慢一些。
因本实施例中有多条读出线1208a、1208b、1208c,故可同时将这三条读出线1208a、1208b、1208c读出来。还可将这三条读出线1208a、1208b、1208c一条一条地读出来。例如,按1208a、1208b、1208c这样的顺序将它们读出来。在本实施例中,有三条读出线,不仅如此,读出线的条数还可根据需要来决定。
被读到读出线1208a、1208b及1208c中的每一个像素的保持容量2的电荷在外部模拟放大器(未示)中被放大,在A/D转换器(未示)中被转换为数字信号,在PC(电脑)中得以处理。因在本实施例中,有多条读出线1208a、1208b、1208c,故当同时从多条读出线中读出数据的时候,就需要多个外部模拟放大器及多个A/D转换器。但还可以时分割的形式去一条一条地读多条读出线1208a、1208b、1208c中的每一条读出线。在这种情况下,外部模拟放大器、A/D转换器也就没有必要是多个了,从而可减少用于读出的电路的个数。
根据本实施例,即使在数字式驱动电路中,源极线1206的输出级有D/A转换器1204,换句话说,即使源极线驱动电路8的信号的传输方向不可逆,也能将储存在有源矩阵基板的每一个像素的保持电容中的电荷读出来,而可对有源矩阵基板进行检查。这样以来,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。再就是,因设了多条读出线1208a、1208b、1208c,故在同时读多条读出线的情况下,可进一步地缩短检查时间。
需提一下,模拟式源极线驱动电路8的用于写入的结构,并不限于本实施例,还可为其它结构。
(第6个实施例)在本实施例中,说明本发明的第二技术方案所涉及的有源矩阵基板。本实施例中的有源矩阵基板为驱动电路一体式有源矩阵基板,源极线驱动电路为数字驱动器。需提一下,有源矩阵部分与第1个实施例一样,故说明就省略不提了。
图12为将本实施例中的有源矩阵基板中的源极线驱动电路8这一边放大后而示出的方框图。与第1个实施例一样,对本实施例中的有源矩阵基板来说,也是通过先将数据写到像素的保持电容中,再将已保持的那一数据读出并加以分析,这样来对它进行检查的。下面,参考图1及图12说明写入操作。
源极线驱动电路8中包括移位寄存电路1301、第一锁存电路1302、第二锁存电路1303、D/A转换器1304。写入时,由第一锁存电路1302根据移位寄存电路1301的输出锁存数字数据。当一条水平线的数据全部锁存完了以后,那一数据就被传输到第二锁存电路1303中,在第一锁存电路1302中重新开始下一条水平线的数据锁存。已被第二锁存电路1303锁存的数据在D/A转换器1304中被从数字数据变换为驱动有源矩阵所需的模拟数据。D/A转换器1304分电阻分割式、电容分割式,任一种方式都可在本发明中使用。来自D/A转换器1304的输出被送到放大器1309中。需提一下,因为在原来的写入数据下不能通过负荷较大的源极线1306a、1306b、1306c充电,故为放大电流而设置了放大器1309a、1309b、1309c。在放大器1309a、1309b、1309c中信号的传输方向是不可逆的。
写入时,通过让第一开关1305a、1305b及1305c同时或者依次接通,让第二开关1307a、1307b及1307c截止,就能通过源极线1306a、1306b及1306c充电到数据电压。当与由栅极线驱动电路5选出来的栅极线6连接的每一个像素晶体管1接通时,来自源极线1306a、1306b及1306c的数据电压就通过每一个像素晶体管1被写到每一个像素的保持电容2中。写到保持电容2中的电荷就是相当于共用电源的电压与图像信号的电压之差的那一部分电荷。从检测缺陷的效率来看,检查时,要写入的数据一定为好,例如可为最大写入电压。
其次,说明写入数据的读出操作。读出时,让第一开关1305a、1305b及1305c截止,而让放大器1309a、1309b、1309c与源极线1306a、1306b及1306c分开。接在由栅极线驱动电路5选出来的栅极线6上的每一个像素的保持电容2中所储存的电荷,通过已接通的像素晶体管1分别被从每一条源极线1306a、1306b及1306c中读出来。
图13中示出了控制与多条读出线1308a、1308b、1308c中的一条线例如读出线1308a相连的第二开关1307a1、1307a2及1307a3的信号的例子。因若第二开关1307a1、1307a2及1307a3同时接通,读出信号就会在读出线1308a中混乱起来,以致检查不正确。因此进行不让相邻信号Sa1及Sa2或者相邻信号Sa2及Sa3同时接通的控制。
互异的读出线1308a、1308a、1308c可分别独立地控制第二开关1307a、1307a及1307c。例如,也可对接在读出线1308a上的第二开关1307a1、接在读出线1308b上的第二开关1307b1、接在读出线1308c上的第二开关1307c1进行让它们同时接通的控制。可用移位寄存器的输出即用以在第一锁存电路1302中将源极线驱动电路8的数据锁存好的信号作控制第二开关1307a、1307b及1307c的信号,控制第二开关1307a、1307b及1307c的信号还可从外部输入。再就是,读出速度没有必要和写入速度相等,例如在读出系对速度有限制的情况下,可让读出速度慢一些。
因有多条读出线1308a、1308b、1308c,故可同时将这三条读出线1308a、1308b、1308c全都读出来。还可将这三条读出线1308a、1308b、1308c例如按1308a、1308b、1308c这样的顺序一条一条地将它们读出读出来。在本实施例中,有三条读出线,不仅如此,还可根据需要来决定读出线的条数。
被读到读出线1308a、1308b及1308c中的每一个像素的保持容量2的电荷在外部模拟放大器(未示)中被放大,在A/D转换器(未示)中被转换为数字信号,在PC(电脑)中得以处理。因在本实施例中,有多条读出线1308a、1308b、1308c,故当同时从多条读出线中读出数据的时候,就需要多个外部模拟放大器及多个A/D转换器。但还可以时分割的形式去一条一条地读多条读出线1308a、1308b、1308c中的每一条读出线。在这种情况下,外部模拟放大器、A/D转换器也就没有必要是多个了,从而可减少用于读出的电路的个数。
根据本实施例,即使在数字式驱动电路中,源极线1306的输出级设放大器1309,换句话说,即使源极线驱动电路8的信号的传输方向不可逆,也能将储存在有源矩阵基板的每一个像素的保持电容中的电荷读出来,而可对有源矩阵基板进行检查。这样以来,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。再就是,因在本实施例中设了多条读出线1308a、1308b、1308c,故在同时读多条读出线的情况下,可进一步地缩短检查时间。
需提一下,数字式源极线驱动电路8的用于写入的结构,并不限于本实施例,还可为其它结构。
(第7个实施例)本发明的有源矩阵基板的制造方法,包括利用实施例1~6中所述的有源矩阵基板,将保持在多个保持电容中的各个电容中的电荷读出的工序,及通过用PC等解析已读出的电荷数据而对所述有源矩阵基板进行检查的工序。这样以来,就能在像素晶体管1等的形成工序结束后的那一阶段进行检查,可能的话,将不良的地方修正好以后,再将它送到它和对面基板的组装工序、液晶注入工序中。需提一下,最好是在装上了液晶板之后也对有源矩阵基板进行检查。
根据本发明,即使在包括源极线驱动电路的有源矩阵基板中,源极线驱动电路的信号的传输方向不可逆,也能进行将有源矩阵基板的每一个像素中的保持电容器中的电荷读出的检查。因此,效率就会因不良基板不再被送到后面的工序中而得以提高,成本也会因此而下降。
(第8个实施例)本发明的图像显示装置,包括本发明的有源矩阵基板、与该有源矩阵基板对着面的对面电极及夹在有源矩阵基板的像素电极和对面电极之间的显示媒体层。下面具体地以液晶显示装置为例,说明本发明的图像显示装置。
本实施例中的液晶显示装置,包括本发明的有源矩阵基板、面对着该有源矩阵基板的对面基板及夹在有源矩阵基板和对面基板之间的液晶层。在对面基板靠近液晶层的那一面形成有共用电极,还形成了覆盖共用电极且经过了划擦(rubbing)处理的配向膜。而且,还在有源矩阵基板靠近液晶层的那一个面上形成了RGB各种颜色的彩色过滤层和经过了划擦处理的配向膜。有源矩阵基板和对面基板通过密封材料贴合在一起,在两块基板之间形成了缝隙。在该缝隙中填充液晶材料后,就形成液晶层了。
通过栅极线驱动电路5及源极线驱动电路8来驱动每一个像素的像素晶体管1的开、关,而控制何时对网格状排列着的多个像素电极的电压施加情况。这样以来,就能对每一个像素控制液晶层的透过率,而进行灰度显示。
本实施例中的液晶显示装置,可为反射型、透过型及反射透过型中之任一种液晶显示装置。例如,在由ITO(Indium Tin Oxide)等透明导电膜形成像素电极的情况下,可制成透过型液晶显示装置;在由铝等反射性导电膜形成像素电极的情况下,可制成反射型液晶显示装置;再就是,通过形成具有开口的反射型像素电极,就可制成每一个像素具有反射区和透过区的反射透过两用型液晶显示装置。
权利要求
1.一种有源矩阵基板,它包括网格状地布置在基板上的多个晶体管、接在所述多个晶体管的每一个栅极上且相互平行的多条栅极线、接在所述多个晶体管的每一个源极上且与所述多条栅极线正交并相互平行的多条源极线、将扫描信号依次送到所述多条栅极线中的每一条中的栅极线驱动电路、接在所述多个晶体管中的每一个晶体管上且接在共用电源上的多个保持电容、依次选择所述多条源极线且通过所选择的所述源极线将图像信号送到所述保持电容内的源极线驱动电路及通过多条源极线中的每一条源极线将保持在所述多个保持电容中的每一个中的电荷读出来的读出线,其特征在于,所述读出线为所述多条源极线共用的一条线;多个开关中的每一个开关分别在所述多条源极线中的每一条源极线与所述源极线驱动电路之间,所述多个开关中的每一个开关让所述源极线和所述源极线驱动电路连接起来/相互分开,且让所述源极线和所述读出线连接起来/相互分开。
2.根据权利要求1所述的有源矩阵基板,其特征在于,所述多个开关中的每一个开关让所述源极线和所述读出线连接起来的时间相互错开。
3.根据权利要求2所述的有源矩阵基板,其特征在于,所述源极线驱动电路中包括移位寄存电路,利用来自所述移位寄存电路的移位寄存输出来控制所述多个开关。
4.根据权利要求1所述的有源矩阵基板,其特征在于,所述源极线驱动电路为模拟式,放大器夹在所述源极线驱动电路和所述多个开关之间。
5.根据权利要求1所述的有源矩阵基板,其特征在于,所述源极线驱动电路为数字式。
6.一种有源矩阵基板,它包括网格状地布置在基板上的多个晶体管、接在所述多个晶体管的每一个栅极上且相互平行的多条栅极线、接在所述多个晶体管的每一个源极上且与所述多条栅极线正交并相互平行的多条源极线、将扫描信号依次送到所述多条栅极线中的每一条中的栅极线驱动电路、接在所述多个晶体管中的每一个晶体管上且接在共用电源上的多个保持电容、依次选择所述多条源极线且通过所选择的所述源极线将图像信号送到所述保持电容内的源极线驱动电路及通过多条源极线中的每一条源极线将保持在所述多个保持电容中的每一个中的电荷读出来的读出线,其特征在于,所述读出线为多条对应于所述多条源极线中的每一条源极线的线;多个开关中的每一个开关夹在所述多条源极线中的每一条源极线与所述源极线驱动电路之间,所述多个开关中的每一个开关让所述源极线和所述源极线驱动电路连接起来/相互分开,且让所述源极线和所述读出线连接起来/相互分开。
7.根据权利要求6所述的有源矩阵基板,其特征在于,所述多个开关中的每一个开关让所述源极线和所述读出线连接起来的时间相互错开。
8.根据权利要求7所述的有源矩阵基板,其特征在于,所述源极线驱动电路中包括移位寄存电路,利用来自所述移位寄存电路的移位寄存输出来控制所述多个开关。
9.根据权利要求6所述的有源矩阵基板,其特征在于,所述源极线驱动电路为模拟式,放大器夹在所述源极线驱动电路和所述多个开关之间。
10.根据权利要求6所述的有源矩阵基板,其特征在于,所述源极线驱动电路为数字式。
11.根据权利要求6所述的有源矩阵基板,其特征在于,保持在所述多个保持电容中的每一个电容中的电荷被同时从所述多条读出线中读出来。
12.根据权利要求6所述的有源矩阵基板,其特征在于,保持在所述多个保持电容中的每一个中的电荷被以时分割的形式从所述多条读出线中的每一条中读出来。
13.一种有源矩阵基板的制造方法,其特征在于,它包括将权利要求1所述的有源矩阵基板所拥有的所述多个保持电容中的每一个中所储存的电荷读出来的步骤及通过分析已读出的所述电荷数据来检查所述有源矩阵基板的步骤。
14.一种有源矩阵基板的制造方法,其特征在于,它包括将权利要求6所述的有源矩阵基板所拥有的所述多个保持电容中的每一个中所储存的电荷读出来的步骤及通过分析已读出的所述电荷数据来检查所述有源矩阵基板的步骤。
15.一种图像显示装置,其特征在于,它包括具有接在所述多个晶体管中的每一个上的多个像素电极的权利要求1所述的有源矩阵基板、面对着所述有源矩阵基板的对面电极及夹在所述像素电极与所述对面电极之间的显示媒体层。
16.一种图像显示装置,其特征在于,它包括具有接在所述多个晶体管中的每一个上的多个像素电极的权利要求6所述的有源矩阵基板、面对着所述有源矩阵基板的对面电极及夹在所述像素电极与所述对面电极之间的显示媒体层。
全文摘要
本发明公开了一种有源矩阵基板,解决的课题为即使有源矩阵基板中包括信号的传输方向不可逆的源极线驱动电路,也能读出像素的保持电容中的电荷来对该有源矩阵基板进行检查。源极线9通过由源极线驱动电路8控制它的接通/截止的模拟开关10及读出开关4被接在图像信号线12上。源极线9的模拟开关10接通且读出开关4断开的时候,所选择的源极线9就被接到图像信号线12上,图像信号通过像素晶体管1被写到像素的保持电容2中。当源极线9的模拟开关10断开且读出开关4接通的时候,已储存在保持电容2中的信号就通过像素晶体管1而被从源极线9读到读出线14中。读出线14为多条源极线9共用的一条线。
文档编号G02F1/133GK1438618SQ03104189
公开日2003年8月27日 申请日期2003年2月13日 优先权日2002年2月13日
发明者山下英彦 申请人:夏普株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1