有源装置矩阵基板的制作方法

文档序号:2683176阅读:129来源:国知局
专利名称:有源装置矩阵基板的制作方法
技术领域
本发明涉及一种有源装置矩阵基板,且特别涉及一种能改善液晶显示面板的显示品质的有源装置矩阵基板。
背景技术
为了配合现代的生活模式,视频或图像装置的体积日渐趋于轻薄。虽然传统的阴极射线管(cathode ray tube;CRT)显示器仍有其优点,但是由于其内部电子腔的结构,使得阴极射线管显示器的体积显得庞大而且占空间,并且在阴极射线管显示器输出图像的同时会产生辐射线,造成眼睛伤害等问题。因此,配合光电技术与半导体制造技术所发展的平板显示器(flat paneldisplay;FPD),例如液晶显示器,已逐渐成为显示器产品的主流。
图1A绘示一种常规薄膜晶体管矩阵基板的上视图,而图1B绘示图1A中的薄膜晶体管矩阵基板沿着剖面线a-b的剖面示意图。请同时参照图1A与图1B,常规的薄膜晶体管矩阵基板100包括一玻璃基板110、多条扫描配线120、多条数据配线130以及多个子像素单元140。其中,扫描配线120、数据配线130以及子像素单元140皆配置于基板110之上。子像素单元140与对应的扫描配线120及数据配线130电性相连,且每一子像素单元140包括一薄膜晶体管142以及一透明导电电极(例如铟锡氧化物(indium tin oxide;ITO))144。薄膜晶体管142与对应的扫描配线120及数据配线130电性相连,透明导电电极144则与薄膜晶体管142电性相连。
值得注意的是,当薄膜晶体管矩阵基板100与一彩色滤光基板(未绘示)对组,且注入液晶(未绘示)以形成一液晶显示面板(未绘示)后,在薄膜晶体管矩阵基板100的同一列中,任意三个相邻子像素单元140依序对应于彩色滤光基板上的不同颜色的彩色滤光薄膜。举列而言,这三个相邻子像素单元140分别依序对应于红色R、绿色G、蓝色B的彩色滤光薄膜。当液晶显示面板显示画面时,穿过这三个子像素单元140的光线会先通过液晶,然后再经过不同颜色的彩色滤光薄膜滤光,以形成红光、绿光、蓝光。这三种颜色的光线在混色后会决定使用者所看到的颜色。
传统的液晶显示面板,子像素单元140对应的彩色滤光薄膜(未绘示)中的颜色常用直条状的方式排列,如图1A中所示,此种排列方式在水平方向的空间分辨率(spatial resolution)较低。由于同一行(垂直方向)的子像素单元140所对应的彩色滤光薄膜的颜色相同,而在同一列(水平方向)子像素单元140中,对应相同颜色(例如是红色、绿色或蓝色)的子像素单元140以3个子像素单元140的间距长为周期而重复设置,因此容易造成线条叠纹(Moirestripes)。此外,在显示全白画面时,蓝色直行像素单元140串接在一起,会使得颜色看起来会特别的黑,此乃与人眼中的光接收器对蓝色较不敏感有关。
图2A绘示常规一种薄膜晶体管矩阵基板的上视图,而图2B绘示图2A中的薄膜晶体管矩阵基板沿着剖面线a-b的剖面示意图。请同时参照图2A与图2B,若将对应红色R、绿色G、蓝色B的彩色滤光薄膜的子像素单元240以三角形(delta)方式排列,如图2A所示,可以解决上述问题,并得到较好的图像显示,然而对应的薄膜晶体管242排列也需要一起变更,使得原本单一数据配线130控制单一颜色的驱动方式(如图1A所示)改变成同一数据配线230控制两种颜色(如图2A所示)等较为复杂的驱动方式。
此外,在透明导电电极244与数据配线230之间,会有寄生电容Cpd(parasitic capacitance between pixel and data line)产生。当透明导电电极244与数据配线230之间的距离太近时会让Cpd变大,使像素的显示在数据配线230变换不同信号时受到干扰,而产生串扰效应(cross-talk),影响显示品质。若在数据配线230与透明导电电极244之间加一低介电常数(dielectricconstant)的绝缘层(insulator layer)(未绘示),可以降低Cpd效应,此绝缘层包括无机材料、有机材料或彩色滤光膜等,可让透明导电电极244跨上数据配线230而增加开口率。图2C绘示图2A中的单一子像素单元的电容效应示意图。请参照图2C,如图2C中所示,假设一个子像素单元240的透明导电电极244与其左边(第n-1条)的数据配线230产生寄生电容Cpd’,与其右边(第n条)数据配线230产生寄生电容Cpd,整个透明导电电极244储存的电荷受数据配线230的总寄生电容即寄生电容Cpd’加上寄生电容Cpd影响。若搭配点反转(dot inversion)与行反转(column inversion)方式驱动,即在同一条扫描配线220上,相邻数据配线230同一时间送出的电压,与公共电极(commonline)的压差正负性相反。可使寄生电容Cpd’与寄生电容Cpd的总合因正负性相抵消而变小。
在透明导电电极244跨上(overlay)数据配线230的高开口率(high apertureratio)工艺上,影响左右寄生电容Cpd’与寄生电容Cpd的差异值的主要因素为透明导电电极244跨上数据配线230面积的大小。虽然在掩模设计时可以使左右两边透明导电电极244跨上数据配线230的面积相等。但在实际工艺上,由于机台曝光对位的精准度影响,层与层之间都会有所谓的重叠量偏移(overlay shift),在大尺寸面板中更容易发生。当工艺所产生的透明导电电极244与数据配线230的重叠量偏移(overlay shift)大太时,会使寄生电容Cpd与寄生电容Cpd’的值相差过多,导致总寄生电容值增大,而影响到像素的显示品质。

发明内容
有鉴于此,本发明的目的是提供一种简化三角形排列的有源装置矩阵的驱动模式,使其能用同一数据配线驱动相同颜色;同时可以防止因工艺因素使像素电极与数据配线的重叠量偏移(overlay shift)较大时,造成的左右两边寄生电容相差过大而导致串扰效应等问题。
基于上述目的或其它目的,本发明提出一种有源装置矩阵基板,其包括一基板、多条扫描配线、多条数据配线以及多个子像素单元。扫描配线与数据配线皆配置于基板上,其中这些扫描配线与数据配线在基板上定义出多个呈三角形排列的像素区域。此数据配线配合像素区域外围转折,奇数条数据配线与偶数条数据配线的转折处是对称或呈镜像的(symmetry or mirror),同时单一条数据配线负责单一颜色的驱动。子像素单元分别对应于这些像素区域而配置于基板上,且与对应的扫描配线及数据配线电性相连,在同一水平扫描配线上同一侧的任二相邻子像素单元所对应的像素区域之间,配置有两条数据配线,此两条数据配线同一时间送出的电压,与公共电极(common line)的压差正负性相反,即采点反转(dot inversion)或行反转(column inversion)。且每一子像素单元包括一有源装置以及一像素电极。有源装置与对应的扫描配线及数据配线电性相连。像素电极与有源装置电性相连,且由子像素单元对应的像素区域往外延伸至这些数据配线上方,其中与相同扫描配线电性相连,并位于此扫描配线同一侧的任二相邻子像素单元的像素电极间的距离小于相邻数据配线间的最短距离。
依照本发明优选实施例所述的有源装置矩阵基板,其中这些像素电极例如为蜂巢形电极。
依照本发明优选实施例所述的有源装置矩阵基板,其中这些像素电极例如为矩形电极。
依照本发明优选实施例所述的有源装置矩阵基板,其中每一像素电极具有二分别位于一参考线两侧且彼此连接的电极部份,且这些电极部份对称于参考线。
依照本发明优选实施例所述的有源装置矩阵基板,其中这些电极部份例如为梯形。
依照本发明优选实施例所述的有源装置矩阵基板,其中这些电极部份例如为平行四边形。
依照本发明优选实施例所述的有源装置矩阵基板,例如更包括一低介电常数材料层,此材料其介电常数(dielectric constant)小于7,配置于基板上,其中低介电常数材料层配置于像素电极与数据配线之间。
综上所述,在本发明的有源装置矩阵基板中,与同一扫描配线电性相连,且为彼此相邻的任意三个子像素单元呈三角形排列,可使以本发明的有源装置矩阵基板制作的液晶显示面板得到较佳的显示品质。此外,考虑光刻机台对位精准所产生的工艺偏移量,可以在掩模设计时将工艺偏移量的值算入,使工艺偏移后位于扫描配线同一侧的任二相邻子像素单元的像素电极间的距离,仍可小于相邻数据配线间的最短距离,如此可以固定像素电极与数据配线的重叠面积。搭配点反转(dot inversion)与行反转(column inversion)的驱动,可以使总寄生电容值的大小减到最小。
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举优选实施例,并配合附图,作详细说明如下。


图1A绘示常规一薄膜晶体管矩阵基板的上视图。
图1B绘示图1A中的薄膜晶体管矩阵基板沿着剖面线a-b的剖面示意图。
图2A绘示常规另一种薄膜晶体管矩阵基板的上视图。
图2B绘示图2A中的薄膜晶体管矩阵基板沿着剖面线a-b的剖面示意图。
图2C绘示图2A中的单一子像素单元的电容效应示意图。
图3A绘示本发明第一实施例的有源装置矩阵基板的上视图。
图3B与图3C分别绘示图3A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。
图3D绘示另一种有源装置矩阵基板的上视图。
图3E绘示图3D中呈三角形排列的有源装置矩阵的驱动电路图示意图。
图4A绘示本发明第二实施例的有源装置矩阵基板的上视图。
图4B与图4C分别绘示图4A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。
图5A绘示本发明第三实施例的有源装置矩阵基板的上视图。
图5B与图5C分别绘示图5A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。
图6A绘示本发明第四实施例的有源装置矩阵基板的上视图。
图6B与图6C分别绘示图6A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。简单符号说明100、200薄膜晶体管矩阵基板110、210玻璃基板120、220、320扫描配线130、230、330、430、530、630数据配线140、240、340、340’、440、540、640子像素单元142、242薄膜晶体管144、244透明导电电极300、300’、400、500、600有源装置矩阵基板310基板342有源装置344、344’、444、544、644像素电极350、450、550、650像素区域360低介电常数材料层544a、544b、644a、644b电极部份544c、644c参考线
具体实施例方式
第一实施例图3A绘示本发明第一实施例的有源装置矩阵基板的上视图,而图3B与图3C分别绘示图3A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。请同时参照图3A至图3C,本实施例的有源装置矩阵基板300包括一基板310、多条扫描配线320、多条数据配线330以及多个子像素单元340。以下将针对基板310、扫描配线320、数据配线330以及子像素单元340的相对位置、细部结构以及材质作进一步说明。
基板310例如为一玻璃基板、石英基板或是其它适当材料的基板。扫描配线320可为铝合金配线或是其它适当导体材料所形成的配线,数据配线330则可为铬金属配线、铝合金配线或是其它适当导体材料所形成的配线。更具体而言,扫描配线320以及数据配线330配置于基板310上,且这些扫描配线320以及数据配线330在基板310上定义出多个呈三角形排列的像素区域350。子像素单元340分别对应于这些像素区域350而配置于基板310上,且与对应的扫描配线320及数据配线330电性相连。在有源装置矩阵基板300中,与相同扫描配线320电性相连并位于此扫描配线320的同一侧的任二相邻子像素单元340间,配置有两条数据配线330,如图3A所示。
如图3A所绘示,每一子像素单元340包括一有源装置342以及一像素电极344。其中,有源装置342与对应的扫描配线320及数据配线330电性相连,此有源装置342例如为一薄膜晶体管或是其它具有三端子的开关器件(tri-polar switching device)。像素电极344与有源装置342电性相连,此像素电极344例如是一透明电极(transmissive electrode)、反射电极(reflectiveelectrode)或是半透射半反射电极(transflective electrode),而像素电极344的材质可为铟锡氧化物、铟锌氧化物(indium zinc oxide;IZO)、金属或是其它透明或不透明的导电材料。此外,像素电极344由子像素单元340对应的像素区域350往外延伸至数据配线330上,其中与相同扫描配线320电性相连并位于此扫描配线320同一侧的任二相邻的像素电极344之间间隔一段距离d1,此距离小于相邻数据配线330间的最短距离d2。换言之,在每一像素电极344的左右两边,各有一条最靠近此像素电极344的数据配线330,且此像素电极344部分重叠这两条最靠近此像素电极344的数据配线330。更详细而言,有源装置矩阵基板300的设计可使像素电极344左右两边重叠到数据配线330的面积相同。
在本实施例中,同一奇数列的子像素单元340由奇数条数据配线330驱动,同一偶数列的子像素单元340则由偶数条数据配线330驱动。图3A绘示出有源装置矩阵基板300的第n条至第n+5条数据配线330,也绘示出了有源装置矩阵基板300的第m列至第m+2列的部份子像素单元340,其中的n、m例如皆为奇数。承上述,在图3A中的第m列与第m+2列的子像素单元340分别由第n条、第n+2条以及第n+4条数据配线330驱动;在图3A中的第m+1列的子像素单元340分别由第n+1条以及第n+3条数据配线330驱动。在另一实施例中,同一奇数列的子像素单元340由偶数条数据配线330驱动,同一偶数列的子像素单元340则由奇数条数据配线330驱动。然而,子像素单元340与数据配线330的布局(layout)并不限定上述的方法。此外,有关于本实施例的有源装置矩阵基板300的优点,将详述于下。
由于子像素单元340对应呈三角形排列的像素区域350而配置在基板310上,因此有源装置矩阵基板300的子像素单元340也呈三角形排列。当有源装置矩阵基板300与一彩色滤光基板(未绘示)对组,且注入液晶(未绘示)以形成一液晶显示面板(未绘示)后,在有源装置矩阵基板300中,与同一扫描配线320电性相连的任意三个相邻子像素单元340不仅呈三角形排列,且分别对应于彩色滤光基板上的不同颜色的彩色滤光薄膜,例如红色R、绿色G、蓝色B的彩色滤光薄膜。当以有源装置矩阵基板300制作的液晶显示面板显示画面时,从对应的红色R、绿色G、蓝色B的彩色滤光薄膜透出的光线会较均匀地混色,因此以有源装置矩阵基板300制作的液晶显示面板具有较佳的显示品质。
在本实施例中,像素电极344例如为蜂巢状电极,而为配合像素电极344的形状,数据配线330则随着像素电极344的边缘而弯折。由于每一像素电极344的左右两边各部分重叠一条最靠近此像素电极344的数据配线330,因此每一子像素单元340与左右两边的数据配线330之间皆会有寄生电容Cpd产生。由于此像素电极344的左右两边重叠数据配线330的面积相同,所以每一子像素单元340与左右两边的数据配线330之间的寄生电容值可以平衡。
更详细而言,本实施例利用对称型数据配线330的转折,提供一种新的三角形排列矩阵,由于新的三角形排列矩阵其位于一条扫描配线320同一侧的相邻两子像素单元340间有两条控制不同信号的数据配线330通过,而两相邻子像素单元340的像素电极344分别跨越靠近己方的数据配线330,考虑光刻机台对位精准所产生的工艺偏移量,可以在掩模设计时将工艺偏移量的值算入,使两相邻像素电极344之间的距离d1在工艺偏移后仍小于两数据配线330之间的距离d2,参考图3C,可使像素电极与数据电极的重叠面积不变,所以左右两边寄生电容Cpd与寄生电容Cpd’的大小会相近,不会因为工艺间的重叠量偏移(overlay shift)而改变。当以有源装置矩阵基板300配合采用点反转(dot inversion)、行反转(column inversion)等驱动方式时,亦即,单数行的数据配线330施加正极性的电压(相对于公共电极),奇数行的数据配线330施加负极性的电压时,如此,子像素单元340两边的寄生电容的效应可被相互抵消,因此可减少串扰效应(cross talk)。
需注意的是,本实施例虽以像素电极344为蜂巢状电极,且以有源装置矩阵基板300制作为液晶显示面板进行说明,但本发明的有源装置矩阵基板300的像素电极344并不限定为蜂巢状电极,且有源装置矩阵基板300也不限定用于制作液晶显示面板。换言之,本发明的有源装置矩阵基板300的像素电极344可依照不同的需求而为其它形状的电极,而本发明的有源装置矩阵基板300也可用于制作其它的显示面板。
图3D绘示另一种有源装置矩阵基板的上视图,其为图3A的有源装置矩阵基板300的变化。请参照图3D,有源装置矩阵基板300’与前述有源装置矩阵基板300类似,不同之处在于在有源装置矩阵基板300’中,像素电极344’未覆盖到数据配线330。图3E绘示图3D中呈三角形排列的有源装置矩阵的驱动电路图示意图。请参照图3D,在有源装置矩阵基板300’中,像素电极344’利用对称型数据配线330的转折,提供一种新的三角形排列矩阵,此三角形排列矩阵能以较为简单的单一条数据配线330控制单一种颜色的驱动。
第二实施例图4A绘示本发明第二实施例的有源装置矩阵基板的上视图,而图4B与图4C分别绘示图4A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。请同时参照图4A至图4C,有源装置矩阵基板400与第一实施例的有源装置矩阵基板300类似,主要差异之处在于本实施例的像素电极444为矩形电极,且数据配线430则随着像素电极444的形状而弯折,以定义矩形的像素区域450。
承上述,本实施例的有源装置矩阵基板400的优点与第一实施例的有源装置矩阵基板300相同,故在此不再重述。
此外,也可将有源装置矩阵基板400的像素电极444改成未覆盖到数据配线430的图案,以形成另一种新的有源装置矩阵基板(未绘示)。在此有源装置矩阵基板中,可利用单一条数据配线430控制单一种颜色的驱动。
第三实施例图5A绘示本发明第三实施例的有源装置矩阵基板的上视图,而图5B与图5C分别绘示图5A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。请同时参照图5A至图5C,有源装置矩阵基板500与第一实施例的有源装置矩阵基板300类似,主要差异之处在于本实施例的像素电极544可被定义出分别位于一参考线544c两侧且彼此连接的电极部份544a、544b,且这两个电极部份544a、544b对称于参考线544c。其中这两个电极部份544a、544b为梯形,且数据配线530则随着像素电极544的形状而弯折,以定义盾牌形的像素区域550。
承上述,本实施例的有源装置矩阵基板500的优点与第一实施例的有源装置矩阵基板300相同,故在此不再重述。此外,也可将有源装置矩阵基板500的像素电极544改成未覆盖到数据配线530的图形,以形成另一种新的有源装置矩阵基板(未绘示)。在此有源装置矩阵基板中,可利用单一条数据配线530控制单一种颜色的驱动。
需注意的是,本实施例的像素电极544的两个电极部份544a、544b并不限定为梯形。本发明的有源装置矩阵基板500的像素电极544的两个电极部份544a、544b可依照不同的需求为其它形状的电极。
第四实施例图6A绘示本发明第四实施例的有源装置矩阵基板的上视图,而图6B与图6C分别绘示图6A中的有源装置矩阵基板沿剖面线a-b与剖面线c-d的剖面示意图。请同时参照图6A至图6C,有源装置矩阵基板600与第一实施例的有源装置矩阵基板500类似,主要差异之处在于本实施例的像素电极644可定义出两个电极部份644a、644b,其对称于参考线644c,且为平行四边形,且数据配线630则随着像素电极644的形状而弯折,以定义回力镖(boomerang)形状的像素区域650。
承上述,本实施例的有源装置矩阵基板600的优点与第一实施例的有源装置矩阵基板300相同,故在此不再重述。
如同先前实施例,有源装置矩阵基板600的像素电极644若改成未覆盖到数据配线630的图案,则可形成一种利用单一条数据配线630控制单一种颜色的驱动的有源装置矩阵基板(未绘示)。
综上所述,在本发明的有源装置矩阵基板至少具有下列优点一、本发明的有源装置矩阵基板的设计可使像素电极左右两边覆盖到数据配线的面积相同,不会因为数据配线层与透明导电层在工艺上的偏移而改变覆盖面积。因此在生产本发明的有源装置矩阵基板时,像素电极与数据配线间的工艺偏移量裕度(process window)较佳。
二、在本发明的有源装置矩阵基板中,像素电极左右两边皆部分重叠到数据配线,因此可增加以本发明的有源装置矩阵基板制作的液晶显示面板的开口率(aperture ratio)。
三、在本发明的有源装置矩阵基板中,与同一扫描配线电性相连且相邻的任意三个子像素单元呈三角形排列,可使以本发明的有源装置矩阵基板制作的液晶显示面板得到较佳的显示品质。
四、本发明的有源装置矩阵基板可包括一低介电常数材料(low-k material)层,此介电绝缘层包括无机材料、有机材料、或彩色滤光膜等,其介电常数(dielectric constant)小于7,且配置于像素电极与数据配线之间,可使两者间的寄生电容的电容值降低,减少透明电极上的储存电荷受到数据配线输送信号时的影响。
五、在本发明的有源装置矩阵基板中,当透明导电电极覆盖数据配线时,可以控制每一像素电极与左右两边的数据配线间的寄生电容值相同,在配合点反转、行反转等驱动方式后,可让总寄生电容因正负极性相减而达到最小。
虽然本发明已以优选实施例揭露如上,然其并非用以限定本发明,任何本领域的技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求所界定者为准。
权利要求
1.一种有源装置矩阵基板,包括基板;多条扫描配线,配置于该基板上;多条数据配线,配置于该基板上,其中该些扫描配线与该些数据配线在该基板上定义出多个呈三角排列的像素区域;以及多个子像素单元,分别对应于该些像素区域而配置于该基板上,且与对应的扫描配线及数据配线电性相连,其中与相同扫描配线电性相连并位于该扫描配线同一侧的任二相邻子像素单元所对应的像素区域之间配置有两条数据配线,且每一子像素单元包括有源装置,与对应的扫描配线及数据配线电性相连;以及像素电极,与该有源装置电性相连,且由该子像素单元对应的该像素区域往外延伸至该些数据配线上方。
2.如权利要求1所述的有源装置矩阵基板,其中该些像素电极为蜂巢形电极。
3.如权利要求1所述的有源装置矩阵基板,其中该些像素电极为矩形电极。
4.如权利要求1所述的有源装置矩阵基板,其中每一该些像素电极具有二分别位于一参考线两侧且彼此连接的电极部份,且该些电极部份对称于该参考线。
5.如权利要求4所述的有源装置矩阵基板,其中该些电极部份为梯形。
6.如权利要求4所述的有源装置矩阵基板,其中该些电极部份为平行四边形。
7.如权利要求1所述的有源装置矩阵基板,还包括低介电常数材料层,此低介电常数材料层的介电常数小于7,配置于该基板上,其中该低介电常数材料层配置于该些像素电极与该些数据配线之间。
8.如权利要求1所述的有源装置矩阵基板,其中同一奇数列的子像素单元由该些奇数条数据配线驱动,同一偶数列的子像素单元由该些偶数条数据配线驱动。
9.如权利要求1所述的有源装置矩阵基板,其中同一奇数列的子像素单元由该些偶数条数据配线驱动,同一偶数列的子像素单元由该些奇数条数据配线驱动。
10.如权利要求1所述的有源装置矩阵基板,其中该些数据配线中的一数据线对应驱动的该些子像素单元仅显示一种颜色。
11.如权利要求1所述的有源装置矩阵基板,其中与相同扫描配线电性相连并位于该扫描配线同一侧的任二相邻子像素单元的像素电极之间的距离小于相邻数据配线之间的最短距离。
全文摘要
有源装置矩阵基板包括基板、多条扫描配线、多条数据配线和多个子像素单元。扫描配线与数据配线配置于基板上以定义出多个成三角排列的像素区域。子像素单元分别对应于像素区域而配置于基板上且与对应的扫描配线及数据配线电性相连,其中与相同扫描配线电性相连并位于其同侧的任二相邻子像素单元所对应的像素区域之间配置有两条数据配线,且每一子像素单元包括有源装置以及像素电极。有源装置与对应的扫描配线及数据配线电性相连。像素电极与有源装置电性相连,且由子像素单元对应的像素区域往外延伸至这些数据配线上方,其中与相同扫描配线电性相连并位于其同侧的任二相邻子像素单元的像素电极间的距离小于相邻数据配线间的最短距离。
文档编号G02F1/13GK1870277SQ20061008788
公开日2006年11月29日 申请日期2006年5月26日 优先权日2006年5月26日
发明者林祥麟, 林敬桓, 黄国有 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1