液晶显示装置及其驱动方法

文档序号:2730397阅读:258来源:国知局
专利名称:液晶显示装置及其驱动方法
技术领域
本发明涉及液晶显示(“LCD”)装置及其驱动方法,更具体地,涉及能够改善液晶响应时间的LCD装置及其驱动方法。
背景技术
液晶显示(“LCD”)装置通过使用液晶的电光特性来显示图像。具体地,LCD装置包括通过像素矩阵显示图像的LCD面板以及驱动LCD面板的驱动电路。由于LCD面板本身不发光,所以LCD装置还包括背光单元,用于从LCD面板的背侧提供光。LCD面板通过改变对应于视频信号每个子像素中液晶的排列来控制由背光单元提供的光的透射率,从而显示图像。从小型显示装置到大型显示装置(例如,移动通信终端、笔记本计算机、LCD电视等)都广泛使用LCD装置。
LCD装置可使用反转驱动方法,其中,为了防止液晶劣化并改善显示质量,周期性地反转向子像素充电的电压极性。反转驱动方法主要使用垂直n点反转方法,其中,在水平方向上以一点为基础以及在垂直方向上以n点为基础反转向子像素充电的电压极性。当图像从黑变白或从白变黑时,扭曲向列(“TN”)液晶模式的液晶响应速度变慢。即,当施加给对应子像素的电压高于或低于基准值时,如图1中的部分“A”所示,亮度变为两个梯级,从而响应速度减慢。
图2示出了当图像从黑变白时施加给像素的数据驱动信号和栅极驱动信号的波形。
如图2所示,当仅考虑图像从黑开始改变后的1/60秒时,如果假设在第一白帧开始时施加给像素的白色电压和电容分别为V′和C′,以及在施加第二白帧紧前施加给像素的白色电压和电容分别为V″和C″,则根据电荷守恒定律通过以下等式(1)表示相同帧中的电荷C′V′=C″V″V′′=C′C′′V′=Cst+ϵ(V′)ϵ0A/dCst+ϵ(V′′)ϵ0A/dV′---(1)]]>其中,ε(V′)是维持黑色状态的液晶的介电常数,而ε(V″)是变为白色状态的液晶的介电常数。
在等式(1)中,当图像从黑变白时,通过液晶电容的变化提升白色电压,并将提升的白色电压实际施加给像素。白色电压的增加导致第一帧中白色亮度的减小,并在下一帧中提供实际施加的电压,从而在实际响应波形中生成尖点(cusp)现象。尖点现象延迟了液晶的响应速度并导致显示缺陷。
如图1所示,响应速度被定义为改变从10%到90%的两个灰度级之间亮度差的时间。为了减小尖点的影响,在灰度级变化期间应该使前一灰度级的电容值的影响最小。存储电容应该保持足够大以减小尖点现象。然而,当存储电容增大时,存储电极所占的面积增大,因此,减小了孔径比。

发明内容
本发明避免了上述问题,并且本发明的示例性实施例提供了能够提高液晶的响应时间的LCD装置及其驱动方法。
更具体地,本发明的示例性实施例提供了LCD装置及其驱动方法,当栅极导通电压被提供给第N条栅极线时,可通过第一和第二栅极驱动电路将预充电电压提供给LCD面板的第N+4n(其中,N和n是自然数)条栅极线来改善响应速度。
在本发明的一个方面中,提供了一种LCD装置,包括LCD面板,用于显示图像;以及第一和第二栅极驱动电路,连接至形成在LCD面板中的多条栅极线中的每一条的第一和第二侧,用于分别驱动多条栅极线,其中,当第一栅极驱动电路将栅极导通电压提供给第N条栅极线时(其中,N为自然数),第二栅极驱动电路将栅极预充电电压提供给第N+4n条栅极线(其中,n是自然数)。
第一和第二栅极驱动电路可集成到LCD面板中。
LCD装置可进一步包括第一电平转换器(level shifter),用于生成第一时钟信号、第一反转时钟信号、和第一起始脉冲,以及向第一栅极驱动电路提供第一时钟信号、第一反转时钟信号、和第一起始脉冲。LCD装置可进一步包括第二电平转换器,用于生成第二时钟信号、第二反转时钟信号、和第二起始脉冲,以及向第二栅极驱动电路提供第二时钟信号、第二反转时钟信号、和第二起始脉冲。
LCD装置可进一步包括电源,用于将栅极导通电压和栅极截止电压提供给第一和第二电平转换器;以及定时控制器,用于向第一电平转换器提供用于选择第一栅极线的第一栅极起始脉冲、用于选择下一栅极线的栅极移位时钟、和用于控制第一时钟信号输出的第一输出控制信号,以及向第二电平转换器提供用于选择第一栅极线的第二栅极起始脉冲、用于选择下一栅极线的栅极移位时钟、和用于控制第二时钟信号输出的第二输出控制信号。
第一电平转换器可包括用于通过栅极移位时钟和第一输出控制信号的“或”运算生成时钟的逻辑电路,以及第二电平转换器可包括用于通过栅极移位时钟和第二输出控制信号的“或”运算生成时钟的逻辑电路。
LCD装置可进一步包括数据驱动电路,用于驱动形成在LCD面板中的数据线;数据带载封装,其中安装有数据驱动电路;以及数据印刷电路板,安装有电源、定时控制器、和第一和第二电平转换器,数据印刷电路板连接至数据带载封装。
第二输出控制信号的高电平的提供时间可等于或短于第一输出控制信号的高电平的提供时间。
第一栅极驱动电路可包括第一移位寄存器,用于生成作为栅极导通电压的第一时钟信号和生成作为栅极截止电压的第一反转时钟信号,以及第二栅极驱动电路可包括第二移位寄存器,用于生成作为预充电电压的第二时钟信号和生成作为栅极截止电压的第二反转时钟信号。
预充电电压的提供时间可等于或短于栅极导通电压的提供时间。
第一和第二栅极驱动电路可以玻璃覆晶封装的形式安装在LCD面板中。
LCD装置可进一步包括第一和第二栅极带载封装,连接至LCD面板,第一和第二栅极驱动电路分别安装在其中;以及第一和第二栅极印刷电路板,分别连接至第一和第二栅极带载封装,用于将信号提供给第一和第二栅极驱动电路。
可通过垂直n点反转方法驱动LCD面板(其中,n为自然数),其中,在垂直方向上以n点为基础并在水平方向上以1点为基础反转子像素的极性。
在本发明的另一方面中,提供了一种驱动LCD装置的方法,该方法包括通过第一栅极驱动电路将栅极导通电压提供给第N条栅极线,其中,N为自然数;以及在将栅极导通电压提供给第N条栅极线的同时,通过第二栅极驱动电路将预充电电压提供给第N+4n条栅极线,其中,n是自然数。
该方法可进一步包括通过第一电平转换器生成第一时钟信号、第一反转时钟信号、和第一起始脉冲,并将第一时钟信号、第一反转时钟信号、和第一起始脉冲提供给第一栅极驱动电路;以及通过第二电平转换器生成第二时钟信号、第二反转时钟信号、和第二起始脉冲,并将第二时钟信号、第二反转时钟信号、和第二起始脉冲提供给第二栅极驱动电路。
该方法可进一步包括通过定时控制器将第一栅极起始脉冲、栅极移位时钟、和第一输出控制信号提供给第一电平转换器,并将第二栅极起始脉冲、栅极移位时钟、和第二输出控制信号提供给第二电平转换器;以及通过电源将栅极导通电压和栅极截止电压提供给第一和第二电平转换器。
该方法可进一步包括通过栅极移位时钟和第一输出控制信号的“或”运算生成第一时钟信号以及通过第一电平转换器生成作为第一时钟信号的反转信号的第一反转时钟信号,并将第一时钟信号和第一反转时钟信号提供给第一栅极驱动电路;以及通过栅极移位时钟和第二输出控制信号的“或”运算生成第二时钟信号以及通过第二电平转换器生成作为第二时钟信号的反转信号的第二反转时钟信号,并将第二时钟信号和第二反转时钟信号提供给第二栅极驱动电路。
该方法可进一步包括当驱动第N条栅极线时,通过第一栅极驱动电路输出作为栅极导通电压的第一时钟信号,以及通过第二栅极驱动电路将作为预充电电压的第二时钟信号提供给第N+4n条栅极线。
对第N+4n条栅极线的预充电电压的提供时间可等于或短于对第N条栅极线的栅极导通电压的提供时间。


通过参照附图详细描述本发明的示例性实施例,本发明的上述和其它特征以及优点将变得显而易见,其中图1是示出在传统LCD装置中的点反转驱动期间生成的响应速度劣化的波形图;图2是示出当屏幕从黑变白时施加给像素的示例性数据信号和栅极信号的波形图;图3是示意性示出根据本发明的LCD装置的示例性实施例的框图;图4是示出图3中所示示例性LCD装置的平面图;
图5A和图5B是示意性示出图3和图4所示的示例性第一和第二电平转换器的示图;图6A和图6B是分别示出来自图5A和图5B所示的示例性第一和第二电平转换器的输入和输出信号的波形图;图7是示意性示出图3和图4所示的示例性第一和第二栅极驱动电路中的每一个的示例性内部结构的框图;图8是将由示例性第一和第二电平转换器生成的第一和第二时钟信号与由示例性第一和第二栅极驱动电路提供的栅极导通电压和预充电电压进行比较的波形图;图9是示出根据本发明的通过垂直2点反转驱动方法的示例性LCD装置的驱动方法的第一示例性实施例的平面图;以及图10是示意性示出根据本发明的LCD装置的另一示例性实施例的平面图。
具体实施例方式
下面将参照附图来更全面地描述本发明,其中,附图中示出了本发明的优选实施例。然而,本发明可以多种不同的形式来实现而不局限于在此描述的实施例。相反地,提供这些实施例,使得对于本领域的技术人员来说,本发明充分公开并且完全覆盖本发明的范围。贯穿通篇,相同的标号表示相同的元件。
应当理解,当提到元件“位于”另一元件上时,其可直接位于其它元件上,或者也可以存在插入元件。相反,当提到元件“直接位于”另一元件上时,不存在插入元件。如文中所使用的,术语“和/或”包括一个或多个相关的所列术语的任意和所有结合。
应当理解,尽管在此可能使用术语第一、第二、第三等来描述不同的元件、部件、区域、层、和/或部,但是这些元件、部件、区域、层、和/或部并不局限于这些术语。这些术语仅用于将一个元件、部件、区域、层、或部与另一个区域、层、或部相区分。因此,在不背离本发明宗旨的情况下,下文所述的第一元件、部件、区域、层、或部可以称为第二元件、部件、区域、层、或部。
在此使用的术语仅用于描述特定实施例而不是限制本发明。正如在此使用的,单数形式的“一个”、“这个”也包括复数形式,除非文中另有其它明确指示。应当进一步理解,当在本说明书中使用术语“包括”和/或“包含”时,是指存在所声称的特征、区域、整数、步骤、操作、元件、和/或部件,但是并不排除还存在或附加一个或多个其它的特征、区域、整数、步骤、操作、元件、部件、和/或其组合。
为了便于说明,在此可能使用诸如“在...之下”、“在...下面”、“下面的”、“在...上面”、以及“上面的”等空间关系术语,以描述如图中所示的一个元件或特征与另一元件或特征的关系。应当理解,除图中所示的方位之外,空间关系术语将包括所使用或操作的装置的不同方位。例如,如果翻转图中的装置,则被描述为在其他元件或特征“下面”或“之下”的元件将被定位为在其他元件或特征的“上面”。因此,示例性术语“在...下面”可以包括在上面和在下面的方位。装置可以以其它方式定位(旋转90度或在其他方位),并且在此所描述的空间关系可相应地进行解释。
除非特别限定,在此所使用的所有术语(包括技术术语和科技术语)具有与本发明所属领域的普通技术人员通常所理解的意思相同的解释。还应进一步理解,诸如在通用字典中所定义的术语应该被解释为与其在相关技术上下文中的意思相一致,并且除非在此进行特别限定,不应理想化的或过于正式的对其进行解释。
以下,将参照附图详细描述本发明的示例性实施例。
图3是示意性示出根据本发明的LCD装置的示例性实施例的框图。图4是示出图3中所示示例性LCD装置的平面图。
参照图3和图4,LCD装置包括LCD面板10,其中形成多条栅极线GL1至GLi以及多条数据线DL1至DLk;以及第一和第二栅极驱动电路20和30,分别连接至多条栅极线GL1至GLi中的每一条的相对侧,用于驱动多条栅极线GL1至GLi。当将栅极导通电压提供给第N(N为自然数)条栅极线GLN时,预充电电压VF被提供给第N+4n(n为自然数)条栅极线GLN+4n。第一和第二栅极驱动电路20和30集成到LCD面板10的薄膜晶体管(“TFT”)基板上。LCD装置还包括第一电平转换器70和第二电平转换器80。第一电平转换器70生成并提供用于执行第一栅极线GL1到第一栅极驱动电路20的驱动命令的第一时钟信号CKV1、第一反转时钟信号CKVB1、以及第一起始脉冲STVP1。第二电平转换器80生成并提供用于执行第五栅极线到第二栅极驱动电路30的预充电命令的第二时钟信号CKV2、第二反转时钟信号CKVB2、以及第二起始脉冲STVP2。LCD装置还包括驱动形成在TFT基板上的多条数据线DL1至DLk的数据驱动器。数据驱动器包括数据印刷电路板(“PCB”)40、连接至数据PCB 40的数据带载封装(“TCP”)50、以及安装在数据TCP 50上的数据驱动电路60,用于将数据信号提供给数据线DL1至DLk。LCD装置还包括定时控制器200和电源100。定时控制器200生成控制信号和图像信号,并将控制信号和图像信号提供给数据驱动电路60。电源100将电源信号提供给第一和第二电平转换器70和80、定时控制器200、第一和第二栅极驱动电路20和30、以及数据驱动电路60。
LCD面板10包括TFT基板,其中形成有TFT阵列;滤色器基板,面向TFT基板,其中形成有滤色器阵列;以及液晶,设置在TFT基板和滤色器基板之间。
滤色器阵列包括防止光泄漏的黑色矩阵、显示颜色的滤色器、以及将共电压VCOM提供给液晶的共电极。
通过提供有数据信号的像素电极和提供有共电压VCOM的共电极之间的压差来驱动液晶。然后,具有介电各向异性的液晶根据压差而旋转,并改变从光源发射的光的透射率。液晶使用扭曲向列(“TN”)模式或特定垂直配向(“PVA”)模式液晶。
TFT基板包括栅极线GL1至GLi、数据线DL1至DLk、栅极线GL1至GLi与数据线DL1至DLk相交的像素区、连接至各个像素区中的栅极线GL1至GLi和数据线DL1至DLk的TFT、以及连接至TFT的像素电极。可将驱动多条栅极线GL1至GLi的第一和第二栅极驱动电路20和30集成在TFT基板上。在这种情况下,在TFT基板上形成的多条栅极线GL1至GLi中的每一条的相对侧分别形成第一和第二栅极驱动电路20和30,其间设置有栅极线GL1至GLi,并且它们的输出连接至栅极线GL1至GLi。
电源100通过使用输入驱动电压生成模拟驱动电压VDD、共电压VCOM、栅极导通电压VON、以及栅极截止电压VOFF。模拟驱动电压VDD被提供给数据驱动电路60,共电压VCOM被提供给LCD面板10,以及栅极导通电压VON和栅极截止电压VOFF被提供给第一和第二电平转换器70和80。电源100还可将DC电压VSS提供给第一和第二栅极驱动电路20和30。
定时控制器200配置从外部施加的R、G、和B图像数据信号,并将配置的图像信号提供给数据驱动电路60。定时控制器200通过使用与R、G、和B图像数据信号一起从外部输入的多个同步信号(例如,点时钟DCLK、数据使能信号DE、垂直同步信号VSYC、水平同步信号HSYC),生成用于控制第一和第二电平转换器70和80以及数据驱动电路60的驱动定时的多个控制信号。例如,定时控制器200生成包括栅极起始脉冲STV1和STV2、栅极移位时钟CPV、和输出控制信号OE1和OE2的控制信号,并将它们提供给第一和第二电平转换器70和80。此外,定时控制器200生成包括数据起始脉冲D_STV、数据移位时钟D_CPV、和极性控制信号POL的数据控制信号并将它们提供给数据驱动电路60。
数据驱动电路60响应于来自定时控制器200的控制信号以及来自电源100的模拟驱动信号VDD将数字数据(例如,配置的数据信号R、G、和B)转换为模拟数据信号,并且只要将栅极导通电压VON提供给栅极线GL1至GLi,就将模拟数据信号提供给数据线DL1至DLk。数据驱动电路60包括移位寄存器、锁存器、数模转换器(“DAC”)、以及输出缓冲器。移位寄存器根据数据移位时钟D_CPV顺序地移位由定时控制器200生成的数据起始脉冲D_STV,并生成采样控制信号。锁存器响应于采样控制信号锁存从定时控制器200输入的数据R、G、和B,并且当锁存了对应于一条水平线的数据时,将锁存数据提供给数模转换器。数模转换器从多个伽马电压中选择对应于来自锁存器的数据的伽马电压,并将所选的伽马电压转换为模拟数据信号。输出缓冲器对来自数模转换器的数据信号进行缓冲,并将缓冲的数据信号提供给数据线DL。数模转换器根据来自定时控制器200的极性控制信号POL选择正或负极性伽马电压,并将所选电压转换为模拟数据信号。特别地,对应于垂直点反转方法,数模转换器响应于极性控制信号POL将具有相反极性的数据信号提供给左右相邻的输出通道,并基于水平周期转换通过输出通道提供的数据信号的极性。
如图4所示,数据驱动电路60可安装在数据TCP 50上,并连接至数据PCB 40。定时控制器200和电源100可安装在数据PCB 40上。在该实施例中,由定时控制器200和电源100生成的图像信号、控制信号、和电源信号经由形成在数据TCP 50中的信号线被提供给安装在数据TCP 50上的数据驱动电路60和LCD面板10。
图5A和图5B是分别示意性示出图3和图4中所示的示例性第一和第二电平转换器的示图。图6A和图6B是示出来自图5A和图5B中所示的示例性第一和第二电平转换器的输入和输出信号的波形图。
参照图5A,第一电平转换器70生成第一时钟信号CKV1、第一反转时钟信号CKVB1、和第一起始脉冲STVP1,并将它们提供给第一栅极驱动电路20。为此,第一电平转换器70通过使用由定时控制器200生成的栅极移位时钟CPV和第一输出控制信号OE1生成第一时钟信号CKV1和第一反转时钟信号CKVB1。为了生成第一时钟信号CKV1,第一电平转换器70还包括执行“或”运算的逻辑电路。如图6A所示,第一电平转换器70通过从定时控制器200提供的栅极移位时钟CPV和第一输出控制信号OE1的“或”运算生成时钟。此后,与通过“或”运算生成的时钟以及从电源100提供的栅极导通电压VON和栅极截止电压VOFF同步,第一电平转换器70生成具有与栅极导通电压VON相同电平的第一时钟信号CKV1。由于栅极移位时钟CPV在第一输出控制信号OE1开始之后但在第一输出控制信号OE1结束之前结束,所以栅极移位时钟CPV和第一输出控制信号OE1的“或”运算生成以栅极移位时钟CPV的开始为开始并以第一输出控制信号OE1的结束为结束的第一时钟信号CKV1。第一电平转换器70还包括逻辑电路,用于在第一时钟信号CKV1的输出线处反转第一时钟信号CKV1,从而生成作为第一时钟信号CKV1的反转形式的第一反转时钟信号CKVB1。将第一时钟信号CKV1和第一反转时钟信号CKVB1提供给第一栅极驱动电路20。同时,第一电平转换器70将从定时控制器200提供的第一栅极起始脉冲STV1转换为第一起始脉冲STVP1,并将第一起始脉冲STVP1提供给第一栅极驱动电路20。
参照图5B,与第一电平转换器70类似,第二电平转换器80包括逻辑电路,用于执行栅极移位时钟CPV和第二输出控制信号OE2的“或”运算。第二电平转换器80生成第二时钟信号CKV2、第二反转时钟信号CKVB2、和第二起始脉冲STVP2,并将它们提供给第二栅极驱动电路30。如图6B所示,第二电平转换器80通过从定时控制器200提供的栅极移位时钟CPV和第二输出控制信号OE2的“或”运算生成时钟。在这种情况下,由于栅极移位时钟CPV在第二输出控制信号OE2开始之前开始,但在第二输出控制信号OE2结束的同时结束,所以栅极移位时钟CPV和第二输出控制信号OE2的“或”运算生成以栅极移位时钟CPV的开始为开始并以栅极移位时钟CPV和第二输出控制信号OE2的结束为结束的第二时钟信号CKV2。此后,与通过“或”运算生成的时钟以及从电源100提供的栅极导通电压VON和栅极截止电压VOFF同步,第二电平转换器80生成具有与栅极导通电压VON相同电平的第二时钟信号CKV2。第二电平转换器80还包括逻辑电路,用于在第二时钟信号CKV2的输出线处反转第二时钟信号CKV2,从而生成作为第二时钟信号CKV2的反转形式的第二反转时钟信号CKVB2。将第二时钟信号CKV2和第二反转时钟信号CKVB2提供给第二栅极驱动电路30。同时,第二电平转换器80将从定时控制器200提供的第二栅极起始脉冲STV2转换为第二起始脉冲STVP2,并将第二起始脉冲STVP2提供给第二栅极驱动电路30。
提供给第二电平转换器80的第二输出控制信号OE2具有比第一输出控制信号OE1更短的高电压提供时间。因此,如图8所示,第二时钟信号CKV2具有比第一时钟信号CKV1更短的高电压提供时间。
如图4所示,可将第一和第二电平转换器70和80安装在数据PCB 40上。在这种配置中,将由第一和第二电平转换器70和80生成的时钟信号经由形成在数据TCP 50中的信号线提供给第一和第二栅极驱动电路20和30。
第一栅极驱动电路20通过使用从第一电平转换器70提供的第一时钟信号CKV1、第一反转时钟信号CKVB1、和第一起始脉冲STVP1并通过从电源100提供的直流(“DC”)电压VSS生成驱动栅极线GL1至GLi的栅极驱动信号。为此,第一栅极驱动电路20包括多个彼此串联连接的移位寄存器。
参照图7,形成在第一栅极驱动电路20中的移位寄存器SR1至SRn选择性地输出从第一电平转换器70输入的第一时钟信号CKV1和第一反转时钟信号CKVB1。从移位寄存器SR1至SRn输出的第一时钟信号CKV1或第一反转时钟信号CKVB1是包括栅极导通电压VON和栅极截止电压VOFF的栅极驱动信号。将栅极驱动信号提供给栅极线。此外,移位寄存器SR1至SRn包括用于将由前一移位寄存器SRn-1和下一移位寄存器SRn+1生成的栅极驱动信号提供给当前的移位寄存器SRn的信号线。
第一移位寄存器SR1通过从第一电平转换器70输入的第一时钟信号CKV1、第一反转时钟信号CKVB1、和第一起始脉冲STVP1以及通过经由用于提供下一移位寄存器的栅极驱动信号的信号线提供的栅极导通电压VON或截止电压VOFF来输出第一时钟信号CKV1或第一反转时钟信号CKVB1。将第一起始脉冲STVP1提供给第一移位寄存器SR1,并驱动第一栅极线GL1。即,第一移位寄存器SR1通过第一起始脉冲STVP1和第一时钟信号CKV1将栅极导通电压VON提供给第一栅极线GL1。在提供了栅极导通电压VON之后,第一移位寄存器SR1输出第一反转时钟信号CKVB1,并将栅极截止电压VOFF提供给第一栅极线GL1。在将栅极导通电压VON提供给第一栅极线GL1的同时,第二移位寄存器SR2输出第一反转时钟信号CKVB1。当将栅极截止电压VOFF提供给第一栅极线GL1时,第二移位寄存器SR2与栅极导通电压VON同步输出第一时钟信号CKV1,并将栅极导通电压VON提供第二栅极线GL2。与第二移位寄存器SR2串联连接的其它移位寄存器如上所述顺序地提供栅极导通电压VON。
第二栅极驱动电路30通过从第二电平转换器80提供的第二时钟信号CKV2、第二反转时钟信号CKVB2、和第二起始脉冲STVP2以及通过从电源100提供的DC电压VSS顺序地将预充电电压VF提供给栅极线GL。为此,与图7中所示的第一栅极驱动电路20中形成的移位寄存器SR1至SRn类似,第二栅极驱动电路30包括多个彼此串联连接的移位寄存器。以与第一栅极驱动电路20的移位寄存器SR1至SRn相同的形式形成在第二栅极驱动电路30中形成的移位寄存器。形成在第二栅极驱动电路30中的移位寄存器选择第二时钟信号CKV2和第二反转时钟信号CKVB2中的任一个,并将预充电电压VF提供给对应的栅极线。在这种情况下,在第一栅极驱动电路20中将栅极导通电压VON提供给第N条栅极线GLN的同时,第二栅极驱动电路30将预充电电压VF提供给第N+4n条栅极线GLN+4n。预充电电压VF的提供时间短于栅极导通电压VON的提供时间。
如图8所示,由于第二输出控制信号OE2的高电压提供时间短于第一输出控制信号OE1的高电压提供时间,所以第二时钟信号CKV2的高电压提供时间比第一时钟信号CKV1的高电压提供时间更短。即,第一输出控制信号OE1结束的晚于第二输出控制信号OE2,使得栅极移位时钟CPV和第一输出控制信号OE1的“或”运算生成第一时钟信号CKV1,其具有比由栅极移位时钟CPV和第二输出控制信号OE2的“或”运算所产生的第二时钟信号CKV2更长的持续时间。由于第一时钟信号CKV1提供栅极导通电压VON以及第二时钟信号CKV2提供预充电电压VF,所以预充电电压VF的提供时间短于栅极导通电压VON的提供时间。因此,可以通过以预充电电压VF对栅极线进行预充电来防止异常驱动。
图9是示出根据本发明的利用垂直2点反转驱动方法的示例性LCD装置的驱动方法的第一示例性实施例的平面图。
在垂直2点反转驱动方法中,以这种方式驱动LCD面板在垂直或列方向上以2点为基础以及在水平或行方向上以1点为基础来反转每个子像素的极性。因此,在LCD面板中交替形成具有与前一条线相反极性的第一水平线以及具有与前一线相同极性的第二水平线。换句话说,如图9所示,形成在LCD面板10中的像素区每四条栅极线就具有相同的极性变化。例如,第一栅极线GL1可与第五、第九、第十三条栅极线GL5、GL9、GL13等具有相同的极性变化。为了提高液晶的响应速度,第一栅极驱动电路20将栅极导通电压VON提供给第一栅极线GL1,并且与此同时,第二栅极驱动电路30将预充电电压VF提供给第五栅极线GL5。然后,在连接至第一栅极线GL1的像素被驱动的同时,通过预充电电压VF对连接至第五栅极线GL5的像素进行预充电。当将栅极导通电压VON提供给预充电的第五栅极线GL5时,将数据提供给像素电极。此时,由于预先驱动了对应像素的液晶,所以提供实际数据以更快地驱动液晶。
由于已通过预先提供给每个像素区的预充电电压VF来预充电对应的像素区,所以不必增加由每个像素中的存储电容器提供的存储电压。当如上所述地驱动LCD面板10时,可减小形成在像素区中的存储电容器的电极区。因此,可以通过减小存储电容器的电极区来改善孔径比。
图10是示意性示出根据本发明的示例性LCD装置的另一示例性实施例的平面图。不同于图4的LCD装置,在图10的LCD装置中,第一和第二栅极驱动电路330和360没有集成在LCD面板10的TFT基板中,而是改为分别安装在第一和第二栅极TCP 320和350上。第一和第二栅极驱动电路330和360分别连接至LCD面板10以及第一和第二栅极PCB 310和340。第一和第二电平转换器70和80可安装在数据PCB 40中,或者分别安装在第一和第二栅极PCB 310和340中。
参照图10,根据本发明示例性实施例的LCD装置包括LCD面板10,其中形成多条栅极线GL1至GLi以及多条数据线DL1至DLk。当栅极导通电压VON被提供给第N条栅极线GLN时,第一栅极PCB 310将预充电电压VF提供给第N+4n条栅极线GLN+4n。第一栅极TCP 320具有附着至第一栅极PCB 310的第一侧,并具有附着至LCD面板10的第一侧的第二侧。第一栅极驱动电路330安装在第一栅极TCP 320上。第二栅极TCP 350具有连接至第二栅极PCB 340的第一侧,并具有附着至LCD面板10的第二侧的第二侧。第二栅极驱动电路360安装在第二栅极TCP 350上。
在这种配置中,第一栅极PCB 310通过连接至数据PCB 40的第一连接膜311接收信号。第一栅极PCB 310从安装在数据PCB 40上的电源100和第一电平转换器70接收电源信号、第一时钟信号CKV1、第一反转时钟信号CKVB1、以及第一起始脉冲STVP1,并将这些信号提供给安装在第一栅极TCP 320上的第一栅极驱动电路330。
第一栅极驱动电路330通过从第一栅极PCB 310提供的第一时钟信号CKV1、第一反转时钟信号CKVB1、和第一起始脉冲STVP1选择性地输出栅极导通电压VON和截止电压VOFF,并将所选的信号顺序地提供给连接至第一栅极TCP 320的LCD面板10的栅极线。
第二栅极PCB 340通过连接至数据PCB 40的第二连接膜341接收信号。与第一栅极PCB 310类似,第二栅极PCB 340从电源100和第二电平转换器80接收电源信号、第二时钟信号CKV2、第二反转时钟信号CKVB2、以及第二起始脉冲STVP2,并将这些信号提供给安装在第二栅极TCP 350上的第二栅极驱动电路360。
第二栅极驱动电路360通过从第二栅极PCB 340提供的第二时钟信号CKV2、第二反转时钟信号CKVB2、和第二起始脉冲STVP2选择性地输出预充电电压VF和栅极截止电压VOFF,并将所选信号顺序地提供给连接至第二栅极TCP 350的LCD面板10的栅极线。
在第一栅极驱动电路330将栅极导通电压VON提供给第N条栅极线GLN的同时,第二栅极驱动电路360将预充电电压VF提供给第N+4n条栅极线GLN+4n。然后,连接至第N+4n条栅极线GLN+4n的子像素被预充电。例如,当通过图9中所示的2点反转驱动方法驱动LCD面板10时,在第一栅极驱动电路330将栅极导通电压提供给第一栅极线GL1的同时,第二栅极驱动电路360将预充电电压VF提供给第五栅极线GL5。第一栅极驱动电路330将栅极导通电压VON顺序地提供给多条栅极线GL1至GLi,以及第二栅极驱动电路360将预充电电压VF顺序地提供给多条栅极线GL1至GLi。
在可选实施例中,代替将第一和第二电平转换器70和80安装在数据PCB 40内,可将它们分别安装在第一和第二栅极PCB 310和340中。即,可将定时控制器200和电源100安装在数据PCB 40中,以将控制信号和电源信号提供给第一和第二电平转换器70和80。第一和第二电平转换器70和80可生成第一和第二时钟信号CKV1和CKV2、第一和第二反转时钟信号CKVB1和CKVB2、以及第一和第二起始脉冲STVP1和STVP2,并将它们提供给对应的栅极驱动电路330和360。
在其它可选实施例中,可将第一和第二栅极驱动电路330和360以玻璃覆晶封装(“COG”)的形式直接安装在LCD面板10上。此外,第一和第二栅极驱动电路330和360可包括第一和第二电平转换器70和80,使得它们不使用附加电平转换器。
如上所述,本发明的LCD装置包括第一和第二栅极驱动电路。当将栅极导通电压提供给第N条栅极线时,通过将预充电电压提供给第N+4n条栅极线来对连接至第N+4n条栅极线的像素进行预充电。即,当通过预先驱动液晶将栅极导通电压提供给对应的像素时,可以缩短响应时间。
此外,由于像素被预充电,所以可以减小用于保持充电率的存储电极的面积,并且可以增大与存储电极的减小面积一样大的孔径比。
此外,由于通过栅极输出控制信号确定了预充电的提供时间,而没有由定时控制器生成附加信号来驱动第二栅极驱动电路,所以定时控制器和电源不增加电流损耗,从而增加了电源使用的效率。
尽管已经描述了本发明的示例性实施例,但应该明白,本发明不应限于这些示例性实施例,而是可通过本领域普通技术人员进行各种改变和修改,均包括在所要求的本发明的精神和范围内。
权利要求
1.一种液晶显示装置,包括液晶显示面板,用于显示图像;以及第一栅极驱动电路和第二栅极驱动电路,连接至形成在所述液晶显示面板中的多条栅极线中的每一条的第一侧和第二侧;其中,当所述第一栅极驱动电路将栅极导通电压提供给第N条栅极线时,所述第二栅极驱动电路将栅极预充电电压提供给第N+4n条栅极线,其中,N是自然数,n是自然数。
2.根据权利要求1所述的液晶显示装置,其中,所述第一栅极驱动电路和所述第二栅极驱动电路集成在所述液晶显示面板中。
3.根据权利要求2所述的液晶显示装置,进一步包括第一电平转换器,用于生成第一时钟信号、第一反转时钟信号、和第一起始脉冲,并将所述第一时钟信号、所述第一反转时钟信号、和所述第一起始脉冲提供给所述第一栅极驱动电路;以及第二电平转换器,用于生成第二时钟信号、第二反转时钟信号、和第二起始脉冲,并将所述第二时钟信号、所述第二反转时钟信号、和所述第二起始脉冲提供给所述第二栅极驱动电路。
4.根据权利要求3所述的液晶显示装置,进一步包括电源,用于将所述栅极导通电压和栅极截止电压提供给所述第一电平转换器和所述第二电平转换器;以及定时控制器,用于向所述第一电平转换器提供用于选择第一栅极线的第一栅极起始脉冲、用于选择下一栅极线的栅极移位时钟、和用于控制所述第一时钟信号输出的第一输出控制信号,以及所述定时控制器向所述第二电平转换器提供用于选择所述第一栅极线的第二栅极起始脉冲、用于选择所述下一栅极线的所述栅极移位时钟、和用于控制所述第二时钟信号输出的第二输出控制信号。
5.根据权利要求4所述的液晶显示装置,其中,所述第一电平转换器包括用于通过所述栅极移位时钟和所述第一输出控制信号的“或”运算生成时钟的逻辑电路,所述第二电平转换器包括用于通过所述栅极移位时钟和所述第二输出控制信号的“或”运算生成时钟的逻辑电路。
6.根据权利要求5所述的液晶显示装置,进一步包括数据驱动电路,用于驱动形成在所述液晶显示面板中的数据线;数据带载封装,其上安装有所述数据驱动电路;以及数据印刷电路板,其上安装有所述电源、所述定时控制器、以及所述第一电平转换器和所述第二电平转换器,所述数据印刷电路板与所述数据带载封装连接。
7.根据权利要求5所述的液晶显示装置,其中,所述第二输出控制信号的高电压的提供时间等于或短于所述第一输出控制信号的高电压的提供时间。
8.根据权利要求7所述的液晶显示装置,其中,所述第一栅极驱动电路包括第一移位寄存器,用于输出作为所述栅极导通电压的所述第一时钟信号并输出作为所述栅极截止电压的所述第一反转时钟信号,以及所述第二栅极驱动电路包括第二移位寄存器,用于输出作为所述栅极预充电电压的所述第二时钟信号以及输出作为所述栅极截止电压的所述第二反转时钟信号。
9.根据权利要求8所述的液晶显示装置,其中,所述预充电电压的提供时间等于或短于所述栅极导通电压的提供时间。
10.根据权利要求1所述的液晶显示装置,其中,所述第一栅极驱动电路和所述第二栅极驱动电路以玻璃覆晶封装的形式安装在所述液晶显示面板中。
11.根据权利要求1所述的液晶显示装置,进一步包括第一栅极带载封装和第二栅极带载封装,其上分别安装有所述第一栅极驱动电路和所述第二栅极驱动电路,并且所述第一栅极带载封装和所述第二栅极带载封装连接至所述液晶显示面板;以及第一栅极印刷电路板和第二栅极印刷电路板,分别连接至所述第一栅极带载封装和所述第二栅极带载封装,用于将信号提供给所述第一栅极驱动电路和所述第二栅极驱动电路。
12.根据权利要求1所述的液晶显示装置,其中,通过垂直n点反转方法驱动所述液晶显示面板,n为自然数,其中,在垂直方向上以n点为基础且在水平方向上以1点为基础反转子像素的极性。
13.一种驱动液晶显示装置的方法,所述方法包括通过第一栅极驱动电路将栅极导通电压提供给第N条栅极线,其中,N为自然数;以及在将所述栅极导通电压提供给所述第N条栅极线的同时,通过第二栅极驱动电路将预充电电压提供给第N+4n条栅极线,其中,n是自然数。
14.根据权利要求13所述的方法,进一步包括通过第一电平转换器生成第一时钟信号、第一反转时钟信号、和第一起始脉冲,并将所述第一时钟信号、所述第一反转时钟信号、和所述第一起始脉冲提供给所述第一栅极驱动电路;以及通过第二电平转换器生成第二时钟信号、第二反转时钟信号、和第二起始脉冲,并将所述第二时钟信号、所述第一反转时钟信号、和所述第一起始脉冲提供给所述第二栅极驱动电路。
15.根据权利要求14所述的方法,进一步包括通过定时控制器将第一栅极起始脉冲、栅极移位时钟、和第一输出控制信号提供给所述第一电平转换器,并将第二栅极起始脉冲、所述栅极移位时钟、和第二输出控制信号提供给所述第二电平转换器,以及通过电源将所述栅极导通电压和栅极截止电压提供给所述第一电平转换器和所述第二电平转换器。
16.根据权利要求15所述的方法,进一步包括通过所述栅极移位时钟和所述第一输出控制信号的“或”运算生成所述第一时钟信号,以及通过所述第一电平转换器生成作为所述第一时钟信号的反转信号的所述第一反转时钟信号,并将所述第一时钟信号和所述第一反转时钟信号提供给所述第一栅极驱动电路;以及通过所述栅极移位时钟和所述第二输出控制信号的“或”运算生成所述第二时钟信号,以及通过所述第二电平转换器生成作为所述第二时钟信号的反转信号的所述第二反转时钟信号,并将所述第二时钟信号和所述第二反转时钟信号提供给所述第二栅极驱动电路。
17.根据权利要求16所述的方法,进一步包括当所述第N条栅极线被驱动时,通过所述第一栅极驱动电路输出作为所述栅极导通电压的所述第一时钟信号,以及通过所述第二栅极驱动电路将作为所述预充电电压的所述第二时钟信号输出到所述第N+4n条栅极线。
18.根据权利要求13所述的方法,其中,对所述第N+4n条栅极线的所述预充电电压的提供时间等于或短于对所述第N条栅极线的所述栅极导通电压的提供时间。
19.一种液晶显示装置,包括液晶显示面板,用于显示图像;以及第一栅极驱动电路和第二栅极驱动电路,连接至形成在所述液晶显示面板中的多条栅极线中的每一条的第一侧和第二侧;其中,当所述第一栅极驱动电路将栅极导通电压提供给所述多条栅极线中的前一栅极线时,所述第二栅极驱动电路将栅极预充电电压提供给所述多条栅极线中的后一栅极线。
20.根据权利要求19所述的液晶显示装置,进一步包括所述液晶显示面板内的像素矩阵,其中,当所述第一栅极驱动电路将栅极导通电压提供给所述后一栅极线时,通过所述第二栅极驱动电路对连接至所述后一栅极线的像素进行预充电。
全文摘要
一种能够提高液晶的响应速度的液晶显示(“LCD”)装置,包括LCD面板,用于显示图像;以及第一和第二栅极驱动电路,分别连接至形成在LCD面板中的多条栅极线中每一条的相对侧,用于驱动多条栅极线。当第一栅极驱动电路将栅极导通电压提供给第N条栅极线时,其中,N为自然数,第二栅极驱动电路将预充电电压提供给第N+4n条栅极线,其中,n是自然数。
文档编号G02F1/133GK101093649SQ20071012302
公开日2007年12月26日 申请日期2007年6月22日 优先权日2006年6月22日
发明者黄仁载 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1