专利名称:显示器其及移位暂存装置的制作方法
显示器其及移位暂存装置
技术领域:
本发明是有关于一种平面显示技术,且特别是有关于一种液晶显示器 及其移位暂存装置。
背景技术:
近年来,随着半导体科技蓬勃发展,便携式电子产品及平面显示器产
品也随的兴起。而在众多平面显示器的类型当中,液晶显示器(Liquid Crystal Display, LCD)基于其低电压操作、无辐射线散射、重量轻以及体 积小等优点,随即已成为各显示器产品的主流。也亦因如此,无不驱使着各 家厂商针对液晶显示器的开发技术要朝向更微型化及低制作成本发展。
为了要降低液晶显示器的制作成本,已有部份厂商研发出在液晶显示 面板采用非晶硅(amorphous silicon, a-Si)制程的条件下,可将原先配 置于液晶显示面板的扫描侧所使用的扫描驱动IC内部的移位缓存器(shift register)转移直接配置在液晶显示面板的玻璃基板(glass substrate) 上。因此,原先配置于液晶显示面板的扫描侧所使用的扫描驱动IC即可省 略,藉以达到降低液晶显示器的制作成本的目的。
然而,直接配置在液晶显示面板的玻璃基板上的多级移位缓存器,仅 能由上至下的输出一扫描信号以由液晶显示面板的第一列像素开启至最后 一列像素,而无法由下至上的输出一扫描信号以由液晶显示面板的最后一列 像素开启至第一列像素。换句话说,现行直接配置在液晶显示面板的玻璃基 板上的多级移位缓存器仅具有顺向扫描的功能(forward scan function), 而无逆向扫描的功兽旨(reverse scan function) 0
发明内容
有鉴于此,本发明提供一种显示器,其包括显示面板以及第一与第二 移位暂存装置。显示面板具有多个以矩阵排列的像素,而第一与第二移位暂 存装置两者皆直接配置在显示面板的玻璃基板上。其中,第一与第二移位暂 存装置于同一时间仅有一者正常运作,且当第一移位暂存装置正常运作时, 序列输出一扫描信号以从第一列像素逐一开启至最后一列像素,并当第二移 位暂存装置正常运作时,序列输出所述扫描信号以从最后一列像素逐一开启 至第一列像素。
本发明另提供一种移位暂存装置,其包括多级电路架构实质上相同且
彼此串接在一起的移位缓存器。其中,第i级移位缓存器包括第一至第五晶 体管、电容,以及下拉单元,i为正整数。第一晶体管的栅极与漏极耦接在 一起,以接收一激活信号。第二晶体管的栅极耦接第一晶体管的源极,第二 晶体管的漏极用以接收第一时脉信号或门极关闭信号,而第二晶体管的源极 则用以输出所述扫描信号。电容耦接于第二晶体管的栅极与源极之间。
下拉单元耦接第一与第二晶体管的源极,用以分别接收相位差180度 的第一与第二时脉信号或同时接收所述栅极关闭信号,并于第i级移位缓存 器不输出所述扫描信号时,将第二晶体管的源极耦接至一参考电压。第三晶 体管的栅极用以接收第(i+l)级移位缓存器的输出,第三晶体管的漏极耦接 第二晶体管的源极,而第三晶体管的源极则耦接至所述参考电压。
第四晶体管的栅极耦接第三晶体管的栅极,第四晶体管的漏极耦接第 二晶体管的栅极,而第四晶体管的源极则耦接至所述参考电压。第五晶体管 的栅极用以接收一栅极开启信号或所述栅极关闭信号,第五晶体管的漏极耦 接第二晶体管的栅极,而第五晶体管的源极则耦接至所述参考电压。
本发明再提供一种移位暂存装置,其包括多级电路架构实质上相同且 彼此串接在一起的移位缓存器。其中,第i级移位缓存器包括第一至第八晶 体管、电容,以及下拉单元。第一晶体管的栅极与漏极耦接在一起以接收一激活信号。第二晶体管的栅极耦接第一晶体管的源极,第二晶体管的漏极用 以接收第一时脉信号或门极关闭信号,而第二晶体管的源极则用以输出所述 扫描信号。电容耦接于第二晶体管的栅极与源极之间。
下拉单元耦接第一与第二晶体管的源极,用以分别接收相位差180度 的第一与第二时脉信号或同时接收所述栅极关闭信号,并于第i级移位缓存
器不输出所述扫描信号时,将第二晶体管的源极耦接至一参考电压。第三晶 体管的栅极用以接收第(i+l)级移位缓存器的输出,第三晶体管的漏极耦接 第二晶体管的源极,而第三晶体管的源极则耦接至所述参考电压。第四晶体 管的栅极耦接第三晶体管的栅极,第四晶体管的漏极耦接第二晶体管的栅 极,而第四晶体管的源极则耦接至所述参考电压。
第五晶体管的栅极与漏极耦接在一起以接收所述栅极关闭信号,或者 于所述显示器的每N个画面期间接收所述栅极开启信号与栅极关闭信号的其 一。第六晶体管的栅极耦接第五晶体管的源极,第六晶体管的漏极耦接第二 晶体管的栅极,而第六晶体管的源极则耦接至所述参考电压。第七晶体管的 栅极与漏极耦接在一起以接收所述栅极关闭信号,或者于所述显示器的每N 个画面期间接收所述栅极开启信号与栅极关闭信号的另一。第八晶体管的栅 极耦接第七晶体管的源极,第八晶体管的漏极耦接第二晶体管的栅极,而第 八晶体管的源极则耦接至所述参考电压。i、 N为正整数。
应了解的是,上述一般描述及以下具体实施方式
仅为例示性及阐释性 的,其并不能限制本发明所欲主张的范围。
图1绘示为本发明一示范性实施例的液晶显示器100的系统方块图。 图2A与图2B分别绘示为本发明一示范性实施例的移位暂存装置SRD1 与SRD2的方块图。
图3绘示为本发明一示范性实施例的移位缓存器SRi/SR' i的电路图。 图4绘示为本发明另一示范性实施例的移位缓存器SRi/SR' i的电路图。
主要组件符号说明
100:液晶显示器 101:显示面板 103:源极驱动器 105:时序控制单元 107:背光模块 301:下拉单元 AA:显示区
SRD1、 SRD2:移位暂存装置
T1 T5:晶体管
C:电容
STV:起始信号
AS:起动信号
CK、 XCK:时脉信号
VCH:栅极开启信号
Va:栅极关闭信号
SRH SR, TSR, n:移位缓存器
ssrssN、 ss' rss, N:扫描信号
具体实施方式
现将详细参考本发明的示范性实施例,在附图中说明所述示范性实施 例的实例。另外,凡可能的处,在图式及实施方式中使用相同标号的组件/ 构件/符号代表相同或类似部分。
图1绘示为本发明一示范性实施例的液晶显示器100的系统方块图。 请参照图1,液晶显示器IOO包括显示面板101、源极驱动器103、时序控制101所需的背光源的背光模块107。显示 面板101的显示区AA内具有多个以矩阵排列的像素(图中以M*N来表示, 例如1024*768,且M与N皆为正整数)。另外,显示面板101的玻璃基板(未 绘示)上的左右两侧更分别直接配置有移位暂存装置SRD1与SRD2,且这两 个移位暂存装置SRD1与SRD2的运作系受控于时序控制单元105。
于本示范性实施例中,移位暂存装置SRD1与SRD2于同一时间仅有一 者正常运作,且当移位暂存装置SRD1正常运作时,序列输出一扫描信号 SSrs&以从显示区AA内的第一列像素逐一开启至最后一列像素,并当移位 暂存装置SRD2正常运作时,序列输出一扫描信号SS, TSS, n以从显示区AA 内的最后一列像素逐一开启至第一列像素。换句话说,移位暂存装置SRD1 具有顺向扫描的功能(forward scan function),而移位暂存装置SRD2具 有逆向扫描的功能(reverse scan function)。
更清楚来说,图2A与图2B分别绘示为本发明一示范性实施例的移位 暂存装置SRDl与SRD2的方块图。请合并参照图1、图2A与图2B,移位暂 存装置SRDl包括N级电路架构实质上相同且彼此串接在一起的移位缓存器 SR, SRN,而移位暂存装置SRD2同样包括N级电路架构实质上相同且彼此串 接在一起的移位缓存器SR' TSR' N。于本示范性实施例中,由于移位缓存 器SRrSRN与SR' TSR' w的电路架构实质上相同,故在此仅针对第i个移位 缓存器SRi/SR' i来做说明如下。
图3绘示为本发明一示范性实施例的移位缓存器SRi/SR' i的电路图。 请合并参照图1 图3,移位缓存器SRi/SR, i包括晶体管T广T5、电容C,以 及下拉单元301。其中,晶体管T1的栅极与漏极耦接在一起,用以接收激活 信号AS。于本示范性实施例中,除了第1级移位缓存器SR,/SR',中的晶体 管Tl的栅极所接收的激活信号AS为时序控制单元105所输出的起始信号 STV外,其余移位缓存器SR,/SR' i(i=2 N)中的晶体管Tl的栅极所接收的 激活信号AS为上一级移位缓存器SRw/SR' h所输出的扫描信号 SS卜,/SS' h。举例来说,移位缓存器SR2/SR' 2中的晶体管T1的栅极所接收的激活 信号AS为移位缓存器SR,/SR',所输出的扫描信号SS,/SS',,而移位缓存器 SR3/SR' 3中的晶体管T1的栅极所接收的激活信号AS为移位缓存器SR2/SR' 2 所输出的扫描信号SS2/SS' 2,请依此类推至移位缓存器SRN/SR' w中的晶体 管Tl的栅极所接收的激活信号AS为移位缓存器SIV,/SR' w所输出的扫描 信号SSn—i/SS, n—i。
请继续参照图3,晶体管T2的栅极耦接晶体管T1的源极,晶体管T2 的漏极用以接收时序控制单元105所提供的时脉信号CK或门极关闭信号Vcl_ (例如为-10V,但并不限制于此),而晶体管T2的源极则用以输出扫描信 号SSi/SS' i。电容C耦接于晶体管T2的栅极与源极之间。下拉单元301耦 接晶体管Tl与T2的源极,用以分别接收由时序控制单元105所提供的相位 差180度的时脉信号CK与XCK或者同时接收由时序控制单元105所提供的 栅极关闭信号Va。下拉单元301会于移位缓存器SRi/SR' i不该输出扫描信 号SSi/SS' i时,将晶体管T2的源极耦接至参考电压VSS(例如为接地电位, 但并不限制于此)。
晶体管T3的栅极用以接收移位缓存器SRi+1/SR' w所输出的扫描信号 SSi+1/SS' i+1,晶体管T3的漏极耦接晶体管T2的源极,而晶体管T3的源极 则耦接至参考电压VSS。晶体管T4的栅极耦接晶体管T3的栅极,晶体管T4 的漏极耦接晶体管T2的栅极,而晶体管T4的源极则耦接至参考电压VSS。 晶体管T5的栅极用以接收由时序控制单元105所提供的栅极开启信号VeH(例 如为25V)或门极关闭信号V化,晶体管T5的漏极耦接晶体管T2的栅极,而 晶体管T5的源极则耦接至参考电压VSS。
于本示范性实施例中,当晶体管T5的栅极接收到由时序控制单元105 所提供的栅极关闭信号Va时,晶体管T2的漏极会接收时脉信号CK,而下拉 单元301会分别接收相位差180度的时脉信号CK与XCK。但是,当晶体管 T5的栅极接收栅极开启信号VsH时,晶体管T2的漏极会接收栅极关闭信号 Va,而下拉单元301会同时接收栅极关闭信号Vc基于上述,当时序控制单元105提供栅极关闭信号Va给移位暂存装置
SRD1内每一级移位缓存器SRrSRN的晶体管T5的栅极时,表示时序控制单元 105欲控制移位暂存装置SRD1运作。因此,时序控制单元105会提供起始信 号STV给第1级移位缓存器SR,的晶体管Tl的栅极与漏极,并提供时脉信号 CK给所有移位缓存器SRrS&的晶体管T2的漏极,且同时提供相位差180 度的时脉信号CK与XCK给所有移位缓存器SRrSRN的下拉单元301。
也亦因如此,移位暂存装置SRD1内所有移位缓存器SRrSR^会序列输 出扫描信号SSrSSN,以从显示区AA内的第一列像素逐一开启至最后一列像 素,而源极驱动器103会提供对应的显示数据给被移位暂存装置SRD1所开 启的列像素。如此一来,再加上背光模块107所提供的背光源,则显示面板 101即会显示影像画面。
然而,由于希望移位暂存装置SRD1在运作时不受到移位暂存装置SRD2 的影响。因此,时序控制单元105会在控制移位暂存装置SRD1运作时,提 供栅极开启信号VcH给移位暂存装置SRD2内每一级移位缓存器SR' TSR' N 的晶体管T5的栅极,并提供栅极关闭信号V^给所有移位缓存器SR' TSR' N 的晶体管T2的漏极,且同时提供栅极关闭信号Vs,给所有移位缓存器 SR, TSR' n的下拉単元301。如此一来,移位暂存装置SRD2即会停止运作, 从而不会影响到移位暂存装置SRD1的运作。
另一方面,当时序控制单元105提供栅极关闭信号V。,给移位暂存装置 SRD2内每一级移位缓存器SR' TSR' k的晶体管T5的栅极时,表示时序控制 单元105欲控制移位暂存装置SRD2运作。因此,时序控制单元105会提供 起始信号STV给第1级移位缓存器SR',的晶体管T1的栅极与漏极,并提供 时脉信号CK给所有移位缓存器SR' TSR' k的晶体管T2的漏极,且同时提 供相位差180度的时脉信号CK与XCK给所有移位缓存器SR' TSR' ~的下拉 单元301。
也亦因如此,移位暂存装置SRD2内所有移位缓存器SR' TSR' ~会序 列输出扫描信号SS', SS' N,以从显示区AA内的最后一列像素逐一开启至第一列像素,而源极驱动器103亦会提供对应的显示数据给被移位暂存装置 SRD2所开启的列像素。如此一来,再加上背光模块107所提供的背光源,则 显示面板101即会显示影像画面。
然而,由于希望移位暂存装置SRD2在运作时不受到移位暂存装置SRD1 的影响。因此,时序控制单元105会在控制移位暂存装置SRD2运作时,提 供栅极开启信号VcH给移位暂存装置SRD1内每一级移位缓存器SRrSR^的晶 体管T5的栅极,并提供栅极关闭信号Va给所有移位缓存器SRrSR^的晶体 管T2的漏极,且同时提供栅极关闭信号Va给所有移位缓存器SRrSRN的下 拉单元301。如此一来,移位暂存装置SRD1即会停止运作,从而不会影响到 移位暂存装置SRD2的运作。
除此的外,图4绘示为本发明另一示范性实施例的移位缓存器 SRi/SR' i的电路图。请合并参照图3与图4,从图4可以清楚看出,晶体管 T5' ,8'会取代晶体管T5,藉以改善晶体管T5的可靠度不足的问题。晶体 管T5'的栅极与漏极会耦接在一起以接收栅极关闭信号Va,或者于液晶显 示器100的每N个画面期间(N为正整数,且例如为每IOO个画面期间,但
并不限制于此)接收栅极开启信号VcH与栅极关闭信号Vet的其一。晶体管T6'
的栅极耦接晶体管T5'的源极,晶体管T6'的漏极耦接晶体管T2的栅极, 而晶体管T6'的源极则耦接至参考电压VSS。
晶体管T7'的栅极与漏极会耦接在一起以接收栅极关闭信号Va,或者 于液晶显示器100的每N个画面期间接收栅极开启信号V^与栅极关闭信号 Vc,.的另一。晶体管T8'的栅极耦接晶体管T7'的源极,晶体管T8'的漏极 耦接晶体管T2的栅极,而晶体管T8'的源极则耦接至参考电压VSS。
于本实施例中,当晶体管T5'与T7'的栅极同时接收由时序控制单元 105所提供的栅极关闭信号Va时,晶体管T2的漏极会接收时脉信号CK,而 下拉单元301会分别接收相位差180度的时脉信号CK与XCK。但是,当晶体 管T5'与T7'的栅极于液晶显示器100的每N个画面期间交替接收栅极开 启信号V。H与栅极关闭信号Vs,时,则晶体管T2的漏极会接收栅极关闭信号同时提供栅极关闭信号Va给移位暂存
装置SRD1内每一级移位缓存器SR, SRN的晶体管T5'与T7'的栅极时,表 示时序控制单元105欲控制移位暂存装置SRD1运作。因此,时序控制单元 105会提供起始信号STV给第1级移位缓存器SR,的晶体管Tl的栅极与漏极, 并提供时脉信号CK给所有移位缓存器SRrSRw的晶体管T2的漏极,且同时 提供相位差180度的时脉信号CK与XCK给所有移位缓存器SRrSRN的下拉单 元301。
也亦因如此,移位暂存装置SRD1内所有移位缓存器SR, SI^会序列输 出扫描信号SSrsSN,以从显示区AA内的第一列像素逐一开启至最后一列像 素,而源极驱动器103会提供对应的显示数据给被移位暂存装置SRD1所开 启的列像素。如此一来,再加上背光模块107所提供的背光源,则显示面板 101即会显示影像画面。
然而,由于希望移位暂存装置SRD1在运作时不受到移位暂存装置SRD2 的影响。因此,时序控制单元105会在控制移位暂存装置SRD1运作,且于 液晶显示器100的每N个画面期间时,交替提供栅极开启信号V。h与栅极关 闭信号V^给移位暂存装置SRD2内每一级移位缓存器SR' TSR' ^的晶体管 T5'与T7'的栅极,并提供栅极关闭信号V^给所有移位缓存器SR' TSR' N 的晶体管T2的漏极,且同时提供栅极关闭信号Va给所有移位缓存器 SR, TSR' n的下拉单元301。如此一来,移位暂存装置SRD2即会停止运作, 从而不会影响到移位暂存装置SRD1的运作。
另一方面,当时序控制单元105同时提供栅极关闭信号Va给移位暂存 装置SRD2内每一级移位缓存器SR', SR, n的晶体管T5,与T7'的栅极时, 表示时序控制单元105欲控制移位暂存装置SRD2运作。因此,时序控制单 元105会提供起始信号STV给第1级移位缓存器SR',的晶体管Tl的栅极与 漏极,并提供时脉信号CK给所有移位缓存器SR' TSR' ^的晶体管T2的漏 极,且同时提供相位差180度的时脉信号CK与XCK给所有移位缓存器SR, TSR, w的下拉单元301。
也亦因如此,移位暂存装置SRD2内所有移位缓存器SR' TSR' n会序 列输出扫描信号SS' TSS' N,以从显示区AA内的最后一列像素逐一开启至 第一列像素,而源极驱动器103亦会提供对应的显示数据给被移位暂存装置 SRD2所开启的列像素。如此一来,再加上背光模块107所提供的背光源,则 显示面板101即会显示影像画面。
然而,由于希望移位暂存装置SRD2在运作时不受到移位暂存装置SRD1 的影响。因此,时序控制单元105会在控制移位暂存装置SRD2运作,且于 液晶显示器100的每N个画面期间时,交替提供栅极开启信号V。h给移位暂 存装置SRD1内每一级移位缓存器SRrSI^的晶体管T5'与T7'的栅极,并 提供栅极关闭信号Va给所有移位缓存器SR, S^的晶体管T2的漏极,且同 时提供栅极关闭信号Va给所有移位缓存器SR, S^的下拉单元301。如此一 来,移位暂存装置SRD1即会停止运作,从而不会影响到移位暂存装置SRD2 的运作。
综上所述,本发明主要是将两个独立的移位暂存装置分别直接配置在 显示面板的玻璃基板的左右两侧,并且通过时序控制单元来控制这两个移位 暂存装置的运作,以让这两个移位暂存装置于同一时间仅有一者正常运作。 另外,由于这两个移位暂存装置的其一可以序列输出一扫描信号,以从显示 面板的第一列像素逐一开启至最后一列像素,而另一则可以序列输出一扫描 信号以从显示面板的最后一列像素逐一开启至第一列像素。因此,这两个移 位暂存装置可以对显示面板进行顺向扫描或逆向扫描,从而改善现行直接配 置在显示面板的玻璃基板上的多级移位缓存器不具有逆向扫描的功能的窘 境。
虽然本发明己以上述示范性实施例揭露如上,然其并非用以限定本发 明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内, 当可作些许的更动与润饰,故本发明的保护范围当视后附的申请专利范围所 界定者为准。
权利要求
1.一种显示器,包括一显示面板,具有多个以矩阵排列的像素;以及一第一与一第二移位暂存装置,两者皆直接配置在该显示面板的一玻璃基板上,其中,该第一与该第二移位暂存装置于同一时间仅有一者正常运作,且当该第一移位暂存装置正常运作时,序列输出一扫描信号以从第一列像素逐一开启至最后一列像素,并当该第二移位暂存装置正常运作时,序列输出该扫描信号以从最后一列像素逐一开启至第一列像素。
2. 根据权利要求1所述的显示器,其特征在于,该第一移位暂存装置 包括多级电路架构实质上相同且彼此串接在一起的第一移位缓存器,其中第 i级第一移位缓存器包括一第一晶体管,其栅极与其漏极耦接在一起以接收一激活信号; 一第二晶体管,其栅极耦接该第一晶体管的源极,其漏极用以接收一 第一时脉信号或一栅极关闭信号,而其源极则用以输出该扫描信号; 一电容,耦接于该第二晶体管的栅极与源极之间;一下拉单元,耦接该第一与该第二晶体管的源极,用以分别接收相位 差180度的该第一与一第二时脉信号或同时接收该栅极关闭信号,并于第i 级第一移位缓存器不输出该扫描信号时,将该第二晶体管的源极耦接至一参 考电压;一第三晶体管,其栅极用以接收第(i+l)级第一移位缓存器的输出,其 漏极耦接该第二晶体管的源极,而其源极则耦接至该参考电压;以及一第四晶体管,其栅极耦接该第三晶体管的栅极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压,其中,i为正整数。
3. 根据权利要求2所述的显示器,其特征在于,第i级第一移位缓存器更包括一第五晶体管,其栅极用以接收一栅极开启信号或该栅极关闭信号, 其漏极耦接该第二晶体管的栅极,而其源极则耦接至该参考电压。
4. 根据权利要求3所述的显示器,其特征在于,当该第五晶体管的栅 极接收该栅极关闭信号时,该第二晶体管的漏极用以接收该第一时脉信号, 而该下拉单元则用以分别接收相位差180度的该第一与该第二时脉信号。
5. 根据权利要求3所述的显示器,其特征在于,当该第五晶体管的栅 极接收该栅极开启信号时,该第二晶体管的漏极用以接收该栅极关闭信号, 而该下拉单元则用以同时接收该栅极关闭信号。
6. 根据权利要求2所述的显示器,其特征在于,第i级第一移位缓存 器更包括一第五晶体管,其栅极与其漏极耦接在一起以接收该栅极关闭信号, 或者于该显示器的每N个画面期间接收该栅极开启信号与该栅极关闭信号的 其一;一第六晶体管,其栅极耦接该第五晶体管的源极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压;一第七晶体管,其栅极与其漏极耦接在一起以接收该栅极关闭信号, 或者于该显示器的每N个画面期间接收该栅极开启信号与该栅极关闭信号的另一;以及一第八晶体管,其栅极耦接该第七晶体管的源极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压, 其中,N为正整数。
7. 根据权利要求6所述的显示器,其特征在于,当该第五晶体管与该 第七晶体管的栅极同时接收该栅极关闭信号时,则该第二晶体管的漏极用以 接收该第一时脉信号,而该下拉单元用以分别接收相位差180度的该第一与 该第二时脉信号。
8. 根据权利要求6所述的显示器,其特征在于,当该第五晶体管与该 第七晶体管的栅极于该显示器的每N个画面期间交替接收该栅极开启信号与 该栅极关闭信号时,则该第二晶体管的漏极用以接收该栅极关闭信号,而该 下拉单元用以同时接收该栅极关闭信号。
9. 根据权利要求1所述的显示器,其特征在于,该第二移位暂存装置 包括多级电路架构实质上相同且彼此串接在一起的第二移位缓存器,其中第 i级第二移位缓存器包括一第一晶体管,其栅极与其漏极耦接在一起以接收一激活信号;一第二晶体管,其栅极耦接该第一晶体管的源极,其漏极用以接收一 第一时脉信号或一栅极关闭信号,而其源极则用以输出该扫描信号;一电容,耦接于该第二晶体管的栅极与源极之间;一下拉单元,耦接该第一与该第二晶体管的源极,用以分别接收相位 差180度的该第一与一第二时脉信号或同时接收该栅极关闭信号,并于第i 级第二移位缓存器不输出该扫描信号时,将该第二晶体管的源极耦接至一参 考电压;一第三晶体管,其栅极用以接收第(i+l)级第二移位缓存器的输出,其 漏极耦接该第二晶体管的源极,而其源极则耦接至该参考电压;以及一第四晶体管,其栅极耦接该第三晶体管的栅极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压,其中,i为正整数。
10. 根据权利要求9所述的显示器,其特征在于,第i级第二移位缓存 器更包括一第五晶体管,其栅极用以接收一栅极开启信号或该栅极关闭信号, 其漏极耦接该第二晶体管的栅极,而其源极则耦接至该参考电压。
11. 根据权利要求IO所述的显示器,其特征在于,当该第五晶体管的 栅极接收该栅极关闭信号时,该第二晶体管的漏极用以接收该第一时脉信 号,而该下拉单元则用以分别 收相位差180度的该第一与该第二时脉信号。
12. 根据权利要求10所述的显示器,其特征在于,当该第五晶体管的 栅极接收该栅极开启信号时,该第二晶体管的漏极用以接收该栅极关闭信 号,而该下拉单元则用以同时接收该栅极关闭信号。
13. 根据权利要求9所述的显示器,其特征在于,第i级第二移位缓存 器更包括一第五晶体管,其栅极与其漏极耦接在一起以接收该栅极关闭信号, 或者于该显示器的每N个画面期间接收该栅极开启信号与该栅极关闭信号的 其一;一第六晶体管,其栅极耦接该第五晶体管的源极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压;一第七晶体管,其栅极与其漏极耦接在一起以接收该栅极关闭信号, 或者于该显示器的每N个画面期间接收该栅极开启信号与该栅极关闭信号的 另一;以及 一第八晶体管,其栅极耦接该第七晶体管的源极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压, 其中,N为正整数。
14. 根据权利要求13所述的显示器,其特征在于,当该第五晶体管与 该第七晶体管的栅极同时接收该栅极关闭信号时,则该第二晶体管的漏极用 以接收该第一时脉信号,而该下拉单元用以分别接收相位差180度的该第一 与该第二时脉信号。
15. 根据权利要求13所述的显示器,其特征在于,当该第五晶体管与 该第七晶体管的栅极于该显示器的每N个画面期间交替接收该栅极开启信号 与该栅极关闭信号时,则该第二晶体管的漏极用以接收该栅极关闭信号,而 该下拉单元用以同时接收该栅极关闭信号。
16. 根据权利要求1所述的显示器,其特征在于,更包括一时序控制单 元,耦接并控制该第一与该第二移位暂存装置的运作。
17. 根据权利要求l所述的显示器,其特征在于,该显示器为一液晶显不器。
18. —种移位暂存装置,包括多级电路架构实质上相同且彼此串接在一起的移位缓存器,其中第i 级移位缓存器包括一第一晶体管,其栅极与其漏极耦接在一起以接收一激活信号;一第二晶体管,其栅极耦接该第一晶体管的源极,其漏极用以接收一 第一时脉信号或一栅极关闭信号,而其源极则用以输出该扫描信号;一电容,耦接于该第二晶体管的栅极与源极之间;一下拉单元,耦接该第一与该第二晶体管的源极,用以分别接收相位 差180度的该第一与一第二时脉信号或同时接收该栅极关闭信号,并于第i 级第一移位缓存器不输出该扫描信号时,将该第二晶体管的源极耦接至一参 考电压;一第三晶体管,其栅极用以接收第(i+l)级第一移位缓存器的输出,其 漏极耦接该第二晶体管的源极,而其源极则耦接至该参考电压;一第四晶体管,其栅极耦接该第三晶体管的栅极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压;以及一第五晶体管,其栅极用以接收一栅极开启信号或该栅极关闭信号, 其漏极耦接该第二晶体管的栅极,而其源极则耦接至该参考电压,其中,i为正整数。
19. 根据权利要求18所述的移位暂存装置,其特征在于,当该第五晶 体管的栅极接收该栅极关闭信号时,该第二晶体管的漏极用以接收该第一时 脉信号,而该下拉单元则用以分别接收相位差180度的该第一与该第二时脉信号。
20. 根据权利要求19所述的移位暂存装置,其特征在于,当该第五晶 体管的栅极接收该栅极开启信号时,该第二晶体管的漏极用以接收该栅极关 闭信号,而该下拉单元则用以同时接收该栅极关闭信号。
21. —种移位暂存装置,包括多级电路架构实质上相同且彼此串接在一起的移位缓存器,其中第i级移位缓存器包括一第一晶体管,其栅极与其漏极耦接在一起以接收一激活信号; 一第二晶体管,其栅极耦接该第一晶体管的源极,其漏极用以接收一第一时脉信号或一栅极关闭信号,而其源极则用以输出该扫描信号; 一电容,耦接于该第二晶体管的栅极与源极之间;一下拉单元,耦接该第一与该第二晶体管的源极,用以分别接收相位 差180度的该第一与一第二时脉信号或同时接收该栅极关闭信号,并于第i 级第一移位缓存器不输出该扫描信号时,将该第二晶体管的源极耦接至一参 考电压;一第三晶体管,其栅极用以接收第(i+l)级第一移位缓存器的输出,其 漏极耦接该第二晶体管的源极,而其源极则耦接至该参考电压;一第四晶体管,其栅极耦接该第三晶体管的栅极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压;、一第五晶体管,其栅极与其漏极耦接在一起以接收该栅极关闭信号, 或者于该显示器的每N个画面期间接收该栅极开启信号与该栅极关闭信号的 其一;一第六晶体管,其栅极耦接该第五晶体管的源极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压;一第七晶体管,其栅极与其漏极耦接在一起以接收该栅极关闭信号, 或者于该显示器的每N个画面期间接收该栅极开启信号与该栅极关闭信号的 另一;以及一第八晶体管,其栅极耦接该第七晶体管的源极,其漏极耦接该第二 晶体管的栅极,而其源极则耦接至该参考电压, 其中,i、 N为正整数。
22. 根据权利要求21所述的移位暂存装置,其特征在于,当该第五晶 体管与该第七晶体管的栅极同时接收该栅极关闭信号时,则该第二晶体管的漏极用以接收该第一时脉信号,而该下拉单元用以分别接收相位差180度的 该第一与该第二时脉信号。
23.根据权利要求21所述的移位暂存装置,其特征在于,当该第五晶体 管与该第七晶体管的栅极于该显示器的每N个画面期间交替接收该栅极开启 信号与该栅极关闭信号时,则该第二晶体管的漏极用以接收该栅极关闭信 号,而该下拉单元用以同时接收该栅极关闭信号。
全文摘要
一种显示器其及移位暂存装置。显示器包括显示面板以及第一与第二移位暂存装置。显示面板具有多个以矩阵排列的像素,而第一与第二移位暂存装置两者皆直接配置在显示面板的玻璃基板上。其中,第一与第二移位暂存装置于同一时间仅有一者正常运作,且当第一移位暂存装置正常运作时,序列输出一扫描信号以从第一列像素逐一开启至最后一列像素,并当第二移位暂存装置正常运作时,序列输出所述扫描信号以从最后一列像素逐一开启至第一列像素。
文档编号G02F1/133GK101620334SQ20091016056
公开日2010年1月6日 申请日期2009年7月28日 优先权日2009年7月28日
发明者黄俊豪 申请人:友达光电股份有限公司