阵列基板、显示面板及显示装置的制作方法

文档序号:2801268阅读:130来源:国知局
专利名称:阵列基板、显示面板及显示装置的制作方法
技术领域
本实用新型涉及显示技术领域,特别涉及一种阵列基板、显示面板及显示装置。
背景技术
在液晶面板中,数据线驱动集成电路是面板中除了背光单元之外的主要功耗来源,由于数据线驱动集成电路的功耗与数据线驱动电压的平方成正比,因此要降低数据线驱动集成电路功耗首先要考虑的就是降低数据线驱动电压,但一旦降低驱动电压又可能造成数据线驱动不良,影响像素电极充电,导致显示效果变差。此外,现有技术中阵列基板的数据驱动结构如图1所示,每一行的栅极扫描线(简称栅线)G1-G6控制该行各红(R)、绿(G)、蓝(B)子像素单元的薄膜晶体管(Thin FilmTransistor, TFT)的打开、关断,每一列的数据驱动线(简称数据线)D1-D6对该列的像素电极充电。可以看出,现有技术中每一列子像素单元与一条数据线相对应,数据线数目与子像素单元列数相同,数目较多。由于数据线数目较多,同样导致数据线驱动集成电路的功耗较大。

实用新型内容(一)要解决的技术问题本实用新型要解决的技术问题是如何克服数据线驱动集成电路功耗较大的缺陷。(二)技术方案为解决上述技术问题,本实用新型具体采用如下方案进行首先,本实用新型提供一种阵列基板,所述阵列基板包括多个像素矩阵组,每个所述像素矩阵组包括一个由两行三列的子像素单元组成的矩阵,每个所述子像素单元对应一个薄膜晶体管,每个所述像素矩阵组由两条数据线和三条栅线进行驱动显示。其中,每个所述像素矩阵组中,顺次排列的第一列子像素单元的薄膜晶体管的源极连接所述两条数据线中的第一数据线,第三列子像素单元的薄膜晶体管的源极连接所述两条数据线中的第二数据线,第二列子像素单元的薄膜晶体管源极交替连接所述第一数据线和所述第二数据线,同一行子像素单元中,连接相同数据线的两个所述薄膜晶体管的栅极分别连接两条不同的栅线。其中,每个所述像素矩阵组中,连接同一条栅线的任意两个所述薄膜晶体管的源极分别连接两条不同的数据线。其中,任意相邻两行的所述像素矩阵组使用不同的栅线进行驱动。其中,每个所述像素矩阵组中,第一行第一列的子像素单元薄膜晶体管的栅极连接所述三条栅线中的第一栅线、源极连接所述两条数据线中的第一数据线;第一行第二列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第二栅线、源极连接所述第一数据线;第一行第三列的子像素单元的薄膜晶体管的栅极连接所述第一栅线、源极连接所述两条数据线中的第二数据线;第二行第一列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第三栅线、源极连接所述第一数据线;第二行第二列的子像素单元的薄膜晶体管的栅极连接所述第二栅线、源极连接所述第二数据线;第二行第三列的子像素单元的薄膜晶体管的栅极连接所述第三栅线、源极连接所述第二数据线。其中,每个所述像素矩阵组中,第一行第一列的子像素单元薄膜晶体管的栅极连接所述三条栅线中的第一栅线、源极连接所述两条数据线中的第一数据线;第一行第二列的子像素单元的薄膜晶体管的栅极连接所述第一栅线、源极连接所述两条数据线中的第二数据线;第一行第三列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第二栅线、源极连接所述第二数据线;第二行第一列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第三栅线、源极连接所述第一数据线;第二行第二列的子像素单元的薄膜晶体管的栅极连接所述第二栅线、源极连接所述第一数据线;第二行第三列的子像素单元的薄膜晶体管的栅极连接所述第三栅线、源极连接所述第二数据线。其中,所述子像素单元为红、绿或蓝子像素单元,每列子像素单元颜色相同。本发明还提供了一种显示面板,其包括上述所述的阵列基板。本发明进一步提供了 一种显示装置,其包括上述的显示面板。(三)有益效果本实用新型所提供的阵列基板、显示面板和显示装置,通过改变数据线驱动结构,只需要两条数据线就可以完成三列子像素单元的充电,与现有技术相比,数据线的数量减小了三分之一,降低数据线驱动集成电路的功耗,使显示装置功耗更低,更节能环保并节约了成本。

图1为现有技术中阵列基板的驱动结构示意图;图2为本实用新型实施例1中阵列基板的驱动结构示意图;图3为本实用新型实施例2中阵列基板的驱动结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型的一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。实施例1在本实用新型中,为了降低数据线驱动集成电路的功耗,考虑对现有技术的阵列基板的数据线驱动方式进行改进以降低数据线的数目,从而使功耗降低。具体地,参见图2,本实用新型对阵列基板的数据线驱动结构进行了改进,在本实用新型的数据线驱动结构中,每三列子像素单元由两条数据线驱动。本实施例的阵列基板包括多个像素矩阵组,每个所述像素矩阵组包括一个由两行三列的子像素单元组成的矩阵,每个子像素单元对应一个薄膜晶体管,每个所述像素矩阵组由两条数据线和三条栅线进行驱动显示。在图2中,每个像素矩阵组如图2中的虚线框所示,一个像素矩阵组PAl就是一个由两行三列的子像素单元组成的矩阵,具体地,在像素矩阵组PAl中,顺次排列的第一列的子像素单元Rll和R21对应的TFT的源极连接第一数据线Dl,第三列的子像素单元B13和B23的TFT的源极连接第二数据线D2,第二列的子像素单元G12和G22的TFT源极交替连接第一数据线Dl和第二数据线D2,同一行子像素单元中,连接相同数据线的两个TFT的栅极分别连接两条不同的栅线Gl和G2。在每个像素矩阵组中,连接同一条栅线的任意两个所述薄膜晶体管的源极分别连接两条不同的数据线,在图2中,像素矩阵组PAl的第一行子像素单元中,连接栅线Gl的两个TFT (即第一列和第三列子像素单元Rll和B13对应的两个TFT)的源极分别连接数据线Dl和D2,同样的,第二列子像素单元中连接栅线G2的两个TFT的源极分别连接数据线Dl和D2,在像素矩阵组中其余的两个TFT的栅极同时连接栅线G3,这两个TFT的源极分别连接数据线Dl和D2。优选的, 在阵列基板中,任意相邻两行的所述像素矩阵组使用不同的栅线进行驱动。如图2所示,相邻两行的像素矩阵组PAl和PA2是由不同的栅线分别驱动的,具体的,像素矩阵组PAl是由三条栅线G1、G2和G3驱动的,而像素矩阵组PA2是由另外三条栅线G4、G5、G6进行驱动的。更为具体地,在图2中的一个像素矩阵组PAl中,第一行第一列的子像素单元Rl I所对应的TFT的栅极连接第一栅线Gl,该TFT的源极连接第一数据线Dl ;第一行第二列的子像素单元G12对应的TFT的栅极连接第二栅线G2,该TFT的源极连接第一数据线Dl ;第一行第三列的子像素单元B13的TFT的栅极连接第一栅线G1、源极连接第二数据线D2 ;第二行第一列的子像素单元R21对应的TFT的栅极连接第三栅线G3、源极连接第一数据线Dl ;第二行第二列的子像素单元G22对应的TFT的栅极连接第二栅线G2、源极连接第二数据线D2 ;第二行第三列的子像素单元B23对应的TFT的栅极连接第三栅线G3、源极连接第二数据线D2。其中,子像素单元虹」、61_、81_分别表示该子像素单元为第i行第j列的红、绿、蓝单元(i,j均为自然数),每列子像素单元的颜色相同,例如Rll表示第一行第一列的红色子像素单元。本领域的相关技术人员应能理解,图2中的上述实施例仅为本实用新型的一种优选的实施例,并非本实用新型的唯一的实施例。事实上,由于阵列基板是多个子像素单元的阵列排列,无论以何种方式进行排列子像素单元,每三列子像素单元为一组连接两条数据线即可。因此,图2不应视作对本实用新型保护范围的限制。采用上述驱动结构的阵列基板采用垂直两点驱动方法进行驱动,具体地,对于图2中的驱动结构,其驱动方法为首先,当Gl为高电平时,子像素单元Rll和B13对应的TFT被打开,数据线Dl和D2分别给与其相连的第一行的子像素单元Rll和B13充电,这两个子像素单元进行显示;其次,当Gl变为低电平,G2变为高电平时,子像素单元G12和G22对应的TFT被打开,Dl和D2分别给与其相连的第二列的两个子像素单元G12和G22充电,这两个子像素单元进行显示;最后,当G2变为低电平,G3变为高电平时,子像素单元R21和B23对应的TFT被打开,Dl和D2分别给与其相连的第二行的子像素单元R21和B23充电,这两个子像素单元进行显示。这样以此类推,栅线G1、G2、G3、……Gn依次逐行打开,就可以完成所有像素的充电过程。也就是说,对于传统的驱动方法,需要三条数据线可以实现对三列子像素单元的充电过程;而采用本实用新型中的结构,只需要两条数据线就可以完成三列子像素单元的充电,数据线的数量减小为传统方法的2/3,从而减小数据线的数量,降低数据线驱动集成电路的功耗,使显示装置功耗更低,更节能环保并节约了成本。实施例2本实施例所提供的阵列基板与实施例1中所述的阵列基板结构相似,其区别之处在于本实施例阵列基板的数据线驱动结构的布置方式与实施例1不同。本实施例中,阵列基板包括多个像素矩阵组,每个像素矩阵组如图3中的虚线框所示,每个所述像素矩阵组包括一个两行三列的像素矩阵组,每个子像素单元对应一个薄膜晶体管,每个所述像素矩阵组由两条数据线和三条栅线进行驱动显示。具体地,每个所述像素矩阵组中,顺次排列的第一列子像素单元的TFT源极连接第一数据线D1,第三列子像素单元的TFT源极连接第二数据线D2,第二列子像素单元的TFT源极交替连接第一数据线Dl和第二数据线D2,同一行子像素单元中,连接相同数据线的两个TFT的栅极分别连接两条不同的栅线Gl和G2。在每个像素矩阵组中,连接同一条栅线的任意两个所述薄膜晶体管的源极分别连接两条不同的数据线,在图3中,像素矩阵组PAl的第一行子像素单元中,连接栅线Gl的两个TFT (即第一列和第二列子像素单元Rll和G12对应的两个TFT)的源极分别连接数据线Dl和D2,同样的,第二行子像素单元中连接栅线G3的两个TFT的源极分别连接数据线Dl和D2,在像素矩阵组中其余的两个TFT的栅极同时连接栅线G2,这两个TFT的源极也分别连接数据线Dl和D2。优选的,在阵列基板中,任意相邻两行的所述像素矩阵组使用不同的栅线进行驱动。如图3所示,相邻两行的像素矩阵组PAl和PA2是由不同的栅线分别驱动的,具体的像素矩阵组PAl是由三条栅线G1、G2和G3驱动的,而像素矩阵组PA2是由另外三条栅线G4、G5、G6进行驱动的。更为具体地,第一行第一列的子像素单元Rll所对应的TFT的栅极连接第一栅线Gl、源极连接第一数据线Dl ;第一行第二列的子像素单元G12所对应的TFT的栅极连接第一栅线G1、源极连接第二数据线D2 ;第一行第三列的子像素单元B13所对应的TFT的栅极连接第二栅线G2、源极连接第二数据线D2 ;第二行第一列的子像素单元R21所对应的的TFT的栅极连接第三栅线G3、源极连接第一数据线Dl ;第二行第二列的子像素单元G22所对应的TFT的栅极连接第二栅线G2、源极连接第一数据线Dl ;第二行第三列的子像素单元B23所对应的TFT的栅极连接第三栅线G3、源极连接第二数据线D2。对于图3中的驱动结构,其驱动方法为首先,当Gl为高电平时,子像素 单元Rll和G12对应的TFT被打开,数据线Dl和D2分别给与其相连的第一行的子像素单元Rll和G12充电,这两个子像素单元进行显示;其次,当Gl变为低电平,G2变为高电平时,子像素单元G22和B13对应的TFT被打开,Dl和D2分别给与其相连的第二列和第三列的两个子像素单元G22和B13充电,这两个子像素单元进行显示;最后,当G2变为低电平,G3变为高电平时,子像素单元R21和B23对应的TFT被打开,Dl和D2分别给与其相连的第二行的子像素单元R21和B23充电,这两个子像素单元进行显示。这样以此类推,栅线G1、G2、G3、……Gn依次逐行打开,就可以完成所有像素的充电过程。也就是说,对于传统的驱动方法,需要三条数据线可以实现对三列子像素单元的充电过程;而采用本实用新型中的结构,只需要两条数据线就可以完成三列子像素单元的充电,数据线的数量减小为传统方法的2/3,从而减小数据线的数量,降低数据线驱动集成电路的功耗,使显示装置功耗更低,更节能环保并节约了成本。实施例3本实施例提供了一种显示面板,采用实施例1或实施例2中所述的阵列基板,该显示面板采用改进后的数据线驱动机构,功耗更低,更节能环保,并节约成本。实施例4本实施例提供了一种显示装置,采用实施例3所述的显示面板,所述显示装置可以为液晶面板、电子纸、OLED面板、液晶电视、液晶显示器、数码相框、手机、平板电脑等具有任何显示功能的产品或部件。以上实施方式仅用于说明本实用新型,而并非对本实用新型的限制,有关技术领域的普通技术人员,在不脱离本实用新型的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本实用新型的范畴,本实用新型的实际保护范围应由权利要求限定。
权利要求1.一种阵列基板,其特征在于,所述阵列基板包括多个像素矩阵组,每个所述像素矩阵组包括一个由两行三列的子像素单元组成的矩阵,每个所述子像素单元对应一个薄膜晶体管,每个所述像素矩阵组由两条数据线和三条栅线进行驱动显示。
2.根据权利要求1所述的阵列基板,其特征在于,每个所述像素矩阵组中,顺次排列的第一列子像素单元的薄膜晶体管的源极连接所述两条数据线中的第一数据线,第三列子像素单元的薄膜晶体管的源极连接所述两条数据线中的第二数据线,第二列子像素单元的薄膜晶体管的源极交替连接所述第一数据线和所述第二数据线,同一行子像素单元中,连接相同数据线的两个所述薄膜晶体管的栅极分别连接两条不同的栅线。
3.根据权利要求2所述的阵列基板,其特征在于,每个所述像素矩阵组中,连接同一条栅线的任意两个所述薄膜晶体管的源极分别连接两条不同的数据线。
4.根据权利要求3所述的阵列基板,其特征在于,任意相邻两行的所述像素矩阵组使用不同的栅线进行驱动。
5.根据权利要求4所述的阵列基板,其特征在于,每个所述像素矩阵组中,第一行第一列的子像素单元薄膜晶体管的栅极连接所述三条栅线中的第一栅线、源极连接所述两条数据线中的第一数据线;第一行第二列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第二栅线、源极连接所述第一数据线;第一行第三列的子像素单元的薄膜晶体管的栅极连接所述第一栅线、源极连接所述两条数据线中的第二数据线;第二行第一列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第三栅线、源极连接所述第一数据线;第二行第二列的子像素单元的薄膜晶体管的栅极连接所述第二栅线、源极连接所述第二数据线;第二行第三列的子像素单元的薄膜晶体管的栅极连接所述第三栅线、源极连接所述第二数据线。
6.根据权利要求4所述的阵列基板,其特征在于,每个所述像素矩阵组中,第一行第一列的子像素单元薄膜晶体管的栅极连接所述三条栅线中的第一栅线、源极连接所述两条数据线中的第一数据线;第一行第二列的子像素单元的薄膜晶体管的栅极连接所述第一栅线、源极连接所述两条数据线中的第二数据线;第一行第三列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第二栅线、源极连接所述第二数据线;第二行第一列的子像素单元的薄膜晶体管的栅极连接所述三条栅线中的第三栅线、源极连接所述第一数据线; 第二行第二列的子像素单元的薄膜晶体管的栅极连接所述第二栅线、源极连接所述第一数据线;第二行第三列的子像素单元的薄膜晶体管的栅极连接所述第三栅线、源极连接所述第二数据线。
7.根据权利要求1-6任一项所述的阵列基板,其特征在于,所述子像素单元为红、绿或蓝子像素单元,每列子像素单元颜色相同。
8.—种显示面板,其特征在于,包括权利要求1-7中任一项所述的阵列基板。
9.一种显示装置,其特征在于,包括权利要求8所述的显示面板。
专利摘要本实用新型涉及显示技术领域,公开了一种阵列基板、显示面板及显示装置。所述阵列基板包括多个像素矩阵组,每个所述像素矩阵组包括一个由两行三列的子像素单元组成的矩阵,每个子像素单元对应一个薄膜晶体管,每个所述像素矩阵组由两条数据线和三条栅线进行驱动显示。本实用新型通过改变数据线驱动结构,只需要两条数据线就可以完成三列子像素单元的充电,与现有技术相比,数据线的数量减小了三分之一,降低数据线驱动集成电路的功耗,使显示装置功耗更低,更节能环保并节约了成本。
文档编号G02F1/1368GK202886797SQ201220620529
公开日2013年4月17日 申请日期2012年11月21日 优先权日2012年11月21日
发明者叶腾, 赵利军 申请人:京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1