多支路线路检测装置的制作方法

文档序号:5856812阅读:118来源:国知局
专利名称:多支路线路检测装置的制作方法
技术领域
本实用新型涉及一种多支路线路检测装置。
背景技术
因铜价飞涨,路灯电缆被盗事件频频发生,国家有关部门也十分重视,人防加技防 是最有效的办法。由于路灯电缆的信号传输性能较差,以往的防盗检测技术只能检测主干 电缆及其下的一条分支电缆,而对其余的分支电缆则不能检测,以致无法及时发现分支电 缆被盗事件。

发明内容针对上述问题,本实用新型提出一种多支路线路检测装置,用以解决多分支电缆 是否被盗难以检测的困难。 为了实现上述发明目的,本实用新型的多支路线路检测装置,包括电缆,其特征在
于,所述电缆包括主干电缆和若干分支电缆,所述各个分支电缆的始端均连接所述主干电
缆的终端;其中,所述检测装置进一步包括若干个末端单元,连接所述各个分支电缆的终
端,用于产生与路灯安全性有关的编码信号;集中控制单元,设置在所述主干电缆的始端,
用于根据所述各个末端单元发出的编码信号判定所述分支电缆是否异常。 比较好的是,所述各个末端单元包括存储器,用于存储预先所述各个末端单元的
序号、产生脉冲的编码方式;编码单元,用于产生编码信号;定时器,提供发出所述编码信
号的时间;发送单元,用于发送编码信号;第一CPU控制器,在所述定时器提供的发出时间
内,将从所述存储器中取出所述序号和所述编码方式加载在所述编码信号上发送。 比较好的是,所述各个末端单元进一步包括一驱动匹配单元,设置在所述编码单
元和发送单元之间,用于加强所述编码信号。 比较好的是,所述集中控制单元进一步包括接收单元,用于接收所述编码信号; 存储器,用于存储设定的编码信息;定时器,用于设定报警间隔时间和信号处理周期时间; 第二 CPU控制器,用于解析所述编码信号;报警单元,当第二 CPU控制器未检测到正确的编 码信号就发出报警。 比较好的是,所述集中控制单元进一步包括处理单元,设置在所述接收单元和所 述第二 CPU控制器之间,用于将所述编码信号处理成弱电信号。
本实用新型的装置能检测主干电缆,也能同时检测多条分支电缆。其特点是 (1)根据信号特征进行编码,最大编码数为4个,即可分配路灯主干电缆及其3条
分支电缆,基本覆盖国内现有路灯线路结构。
(2)基于路灯线路,编码信号传输距离不小于1公里。 (3)路灯线路全状态的完整性监测。不仅能监测路灯电缆通电状态断线异常,也能 监测非通电状态下的断线异常。
(4)能在1分钟内实时监测到主干电缆或任一分支电缆发生的断线异常,并发出报警信号。 (5)能适应恶劣环境,即在暴雨浸泡、或线路着火(耐125°C )等恶劣环境下能继 续工作。 本实用新型针对路灯多分支电缆被盗而监管人员又无法及时知道的问题,提供一 种全天候检测,一旦发现情况及时向有关人员报警的多支路线路检测装置。

下面,参照附图,对于熟悉本技术领域的人员而言,从对本实用新型的详细描述
中,本实用新型的上述和其他目的、特征和优点将显而易见。
图1是本实用新型的多支路线路检测装置的组成框图; 图2是图1中末端支路的组成框图; 图3给出了图1中集中控制单元的原理框图。
具体实施方式如图1所示,本实用新型多支路线路检测装置主要包括集中端100和末端200两 部分,其中的集中端100由集中控制单元10组成,通过主干电缆30与各分支电缆(仅图示 出了其中一条分支电缆40及末端单元20的情况,若干个末端单元20通过分支电缆40、主 干电缆30与集中控制单元10相连,该末端单元20安装于各个路灯分支电缆的末端终端, 用于产生与路灯安全性相关的信号并电缆传送给集中控制单元10,由该单元10检测主干 电缆30中所有信号,经分析处理后,识别其中是否有各末端单元发送的信号,从而判断各 条分支电缆是否完整。 图2给出末端单元20的组成框图。该末端单元20包括CPU控制器201、存储器 202、定时器203、编码单元204、驱动匹配单元205和发送单元206构成。 其中,CPU控制器201作为控制中心,具体的控制过程如下 首先,在存储器202中预先设置包括该末端单元的序号、产生脉冲的编码方式等 信息,具体是由CPU控制器201通过串口接收用户的外部设置命令,将设置该末端的序号、 产生脉冲的方式存放于存储器202中; 启动时,CPU控制器201从存储器202中取出相应参数,设置编码单元204的编码 方式,同时设置定时器203的定时时间。编码单元204根据设置的编码方式产生编码,由于 该编码信号较弱,由驱动匹配单元205加强该信号。CPU控制器201根据定时器203产生的 时间点,控制发送单元206将加强后的编码信号发送出去。 这里的驱动匹配单元205用于加强编码信号的强度。 这里的CPU控制器201设置定时器203产生中断的时间并响应中断,根据中断信
号控制发送单元发出编码信号。 再结合图3分析集中单元的控制过程。 该集中控制单元IO包括CPU控制器101、接收单元102、处理单元103、存储器104、 报警单元105和定时器106。 具体来说,存储器104的作用是保存报警间隔时间,以及分支电缆的数量以及各 对应末端单元产生编码信号的方式。定时器106包括两方面的功用,一是设定报警间隔时间,二是设定信号处理分析周期时间。在每个信号处理分析周期内,接收单元102接收来自 各末端单元20的编码信号,然后交处理单元103处理成弱电信号,由CPU控制器101对该 编码信号进行解析,具体是据此获得编码幅度、编码占空比,每一帧编码之间的时间间隔等 与编码信号相关的信息,当CPU控制器101未检测到正确的编码信号就通过报警单元105 实行报警。 结合当前路灯电缆的情况来说,编码信号分为电缆有电和电缆无电两种情况分别 处理。当路灯电缆有电时,电压信号和电流信号经过互感器之后变成弱电信号。选取的AD 芯片只能采集正电压,交流电的负半波若不经过处理则无法采集,故采用加法电路进行处 理。将转换的模拟量信号叠加一个信号,从而给AD采集。采集结果再减去叠加信号值,就得 到采集信号值。根据采集值,计算出电压、电流、有功功率、无功功率和功率因数,判断是否 有与末端发出的一致信号,从而判断线路的完整性是否遭到破坏。当路灯电缆无电时,采用 线性光隔隔离,然后对隔离之后的值进行采集,并进行分析判断,最终判断线路的完整性。 CPU根据存储器中保存的末端信息与接收分析单元的判断结果,集中分析电缆完 整性遭到破坏的数量和序号,然后通过报警单元将报警信息传至指定地方。 以上诸实施例仅供说明本实用新型之用,而非对本实用新型的限制,有关技术领 域的技术人员,在不脱离本实用新型的精神和范围的情况下,还可以作出各种变换或变化, 因此所有等同的技术方案也应该属于本实用新型的范畴应由各权利要求限定。
权利要求多支路线路检测装置,包括电缆,其特征在于,所述电缆包括主干电缆和若干分支电缆,所述各个分支电缆的始端均连接所述主干电缆的终端;其中,所述检测装置进一步包括若干个末端单元,连接所述各个分支电缆的终端,用于产生与路灯安全性有关的编码信号;集中控制单元,设置在所述主干电缆的始端,用于根据所述各个末端单元发出的编码信号判定所述分支电缆是否异常。
2. 根据权利要求1所述的多支路线路检测装置,其特征在于,所述各个末端单元包括 存储器,用于存储预先所述各个末端单元的序号、产生脉冲的编码方式; 编码单元,用于产生编码信号; 定时器,提供发出所述编码信号的时间;发送单元,用于发送编码信号;第一 CPU控制器,在所述定时器提供的发出时间内,将从所述存储器中取出所述序号 和所述编码方式加载在所述编码信号上发送。
3. 根据权利要求2所述的多支路线路检测装置,其特征在于,所述各个末端单元进一 步包括一驱动匹配单元,设置在所述编码单元和发送单元之间,用于加强所述编码信号。
4. 根据权利要求1或2或3所述的多支路线路检测装置,其特征在于,所述集中 控制单元进一步包括接收单元,用于接收所述编码信号;存储器,用于存储报警间隔时间、所述分支电缆的数量和所述各末端单元产生编码信 号的方式;定时器,用于设定报警间隔时间和信号处理周期时间; 第二 CPU控制器,用于解析所述编码信号;报警单元,当第二 CPU控制器未检测到正确的编码信号就发出报警。
5. 根据权利要求4所述的多支路线路检测装置,其特征在于,所述集中控制单元进一 步包括处理单元,设置在所述接收单元和所述第二 CPU控制器之间,用于将所述编码信号处 理成弱电信号。
专利摘要本实用新型公开了多支路线路检测装置,包括电缆,其特征在于,所述电缆包括主干电缆和若干分支电缆,所述各个分支电缆的始端均连接所述主干电缆的终端;其中,所述检测装置进一步包括若干个末端单元,连接所述各个分支电缆的终端,用于产生与路灯安全性有关的编码信号;集中控制单元,设置在所述主干电缆的始端,用于根据所述各个末端单元发出的编码信号判定所述分支电缆是否异常。本实用新型针对路灯多分支电缆被盗而监管人员又无法及时知道的问题,提供一种全天候检测,一旦发现情况及时向有关人员报警的多支路线路检测装置。
文档编号G01R31/02GK201508400SQ20092021008
公开日2010年6月16日 申请日期2009年9月25日 优先权日2009年9月25日
发明者林涛, 王强 申请人:中国电子科技集团公司第五十研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1