并行采样监测电路的制作方法

文档序号:5859327阅读:141来源:国知局
专利名称:并行采样监测电路的制作方法
技术领域
本实用新型涉及一种导航领域并行采样监测系统中并行采样监测电路。
背景技术
现有技术大多使用数_模变换技术,在开始测量某一个指标前,先设定数模转换器DAC的输出值作为基准,并送到比较器的一端;然后待脉冲接到比较器的另一端;比较器 的输出就是相应的指标。然后变换数模转换器DAC的输出值,再进行另外指标的测量。这 种方式对脉冲形状的各个指标的测量要分数次来完成,每次只能测得一个指标,监测的实 时性不高,且监测的周期较长,无法满足系统的需求。
发明内容鉴于现有技术存在的不足,本实用新型提供了一种脉冲指标并行监测,并实现了 实时检测功能的并行采样监测电路。本实用新型为实现上述目的,所采取的技术方案是一种并行采样监测电路,其特 征在于包括脉冲门产生电路、可编程逻辑器件、DSP控制器,所述可编程逻辑器件分别与 脉冲门产生电路、DSP控制器连接。本实用新型的有意效果是该技术很好的解决了指标的并行监测问题,实现了实 时监测功能。监测指标的刷新频率由原来的6S缩短到1S。

图1为本实用新型电路连接框图并作为摘要附图。图2为本实用新型软件流程图。
具体实施方式
如图1、2所示,并行采样监测电路,包括脉冲门产生电路、可编程逻辑器件、DSP控 制器,可编程逻辑器件分别与脉冲门产生电路、DSP控制器连接。在监测系统中设计脉冲峰值检波电路和2. 7μ S延迟电路,对脉冲信号进行预处 理。其中,脉冲峰值检波电路利用大电容的充放电功能测得脉冲信号的峰值,作为脉冲信号 的形状测量的基准;2. 7 μ S延迟电路将原脉冲信号延迟2. 7 μ S。脉冲门产生电路为并行处 理电路,对输入脉冲峰值信号和经过延迟的脉冲信号进行比较处理,得到不同的脉冲,对应 相应的脉冲指标。在可编程逻辑器件FPGA中,对脉冲门产生电路的五路输出信号进行并行 出路,一次即可取得被测脉冲的全部指标。最后可编程逻辑器件FPGA将处理结果传到DSP 控制器中进行数据处理。在可编程逻辑器件FPGA中存储了控制程序,对脉冲门产生电路的输出进行处理, 产生32位的数据,其中,高8位进行编码,代表其数据所表示的指标类型,低24位为指标的 数值。当FPGA完成一组测量后,立即通过中断的方式通知DSP控制器部分读取数据。脉冲门产生电路的输出为一系列宽度不等的脉冲,其代表了指标的大小,而FPGA中的控制程序主要一系列并行的计数器组成,主要完成将脉冲门转换为数字信息,其工作流程见流程框 图。DSP控制器收到中断后,即从FPGA中读取一组数据,并对其高8位进行译码,来判断数 据属于哪个指标,并写入相应的指标队列中,进行后续处理。采用中断的方式,将极大的提 高DSP控制器的效率,也便于保证监测的适时性和可靠性。
权利要求一种并行采样监测电路,其特征在于包括脉冲门产生电路、可编程逻辑器件、DSP控制器,所述可编程逻辑器件分别与脉冲门产生电路、DSP控制器连接。
专利摘要本实用新型涉及一种导航领域并行采样监测系统中并行采样监测电路。包括脉冲门产生电路、可编程逻辑器件、DSP控制器,可编程逻辑器件分别与脉冲门产生电路、DSP控制器连接。本实用新型的有益效果是该技术很好的解决了指标的并行监测问题,实现了实时监测功能。监测指标的刷新频率由原来的6S缩短到1S。
文档编号G01R31/00GK201569710SQ200920251759
公开日2010年9月1日 申请日期2009年12月16日 优先权日2009年12月16日
发明者邢强强, 邵高 申请人:天津七六四通信导航技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1