专利名称:一种应答概率检测仪的制作方法
技术领域:
本实用新型设备为二次雷达系统检测设备,尤其是涉及检测二次雷达系统应答机应答次数的变化情况的应答概率检测仪。
背景技术:
目前现有二次雷达系统的检测设备一般体积大,无法大容量存储工作数据,不利于设备安装和操作。因此,为了检查二次雷达系统的应答机在通常环境下和复杂电磁环境下各种模式工作是否正常,需要一种设备对其在不同环境下的工作过程进行检测、监视和记录。
实用新型内容本实用新型所要解决的技术问题是针对上述存在的问题,提供一种检测、记录及分析数据手段,主要完成二次雷达系统应答机工作在各种模式下的信号处理,实时记录,存储大容量应答次数和时间信息,数据回放,记录卡的数据读取、写入和对记录卡的时间设定操作,手动校时,清空记录卡数据。本实用新型设备通过观测应答机实际应答次数来验证询问应答系统的工作情况。为达到上述目的,本实用新型采用的技术方案是一种应答概率检测仪,包括信号处理模块、显控模块、电源模块,所述信号处理模块第一端口与应答机单向通讯连接,所述信号处理模块第二端口与显控模块双向通讯连接。一种应答概率检测仪,还包括记录卡,所述记录卡与信号处理模块第三端口连接。所述信号处理模块包括主处理器、FPGA芯片,所述FPGA芯片一端与应答机连接, FPGA芯片另一端与主处理器第一端口双向通讯连接,主处理器第二端口、主处理端口第三端口分别与显控模块、记录卡连接。从上述本实用新型的结构特征可以看出,其优点是1)应答概率检测仪通过对应答机的询问/应答视频信号的采集和处理,将检测结果应答次数实时显示,经观察和分析结果数据可以直接掌握应答机工作是否正常。2)本实用新型通过接收二次雷达系统的各种模式询问信号,统计应答次数,为二次雷达系统的效能评估提供有效的测试手段并对二次雷达系统的在正常环境下和复杂电磁环境下系统的工作情况进行了分析研究。
本实用新型将通过例子并参照附图的方式说明,其中图1是本实用新型的结构示意图。
具体实施方式
3[0013]为了使本实用新型的目的、技术方案及优点更加清楚明白,
以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。本实用新型与二次雷达系统应答机相连,分别接收应答机中的询问/应答视频信号(询问视频信号即询问机的询问视频信号,应答视频信号即应答机的应答视频信号),通过对应答机所接收到的询问视频信号及应答机发送的应答视频信号分别进行译码处理(主要是统计应答机实际应答的次数,实时记录应答机应答次数和时间)后,将应答次数和时间存储在记录卡中,用于回放数据。如图1所示,本实用新型包括信号处理模块、显控模块、电源模块和记录卡。电源模块对本装置供电。信号处理模块第一端口与应答机进行单向通讯连接、信号处理模块第二端口、信号处理模块第三端口分别与显控模块、记录卡进行双向通讯连接。信号处理模块主要对应答机所接收到的询问视频信号和应答机发送的应答视频信号分别进行译码,对应答信号统计单位时间的应答次数,控制显控模块的显示和指示设备工作状态,同时,与记录卡之间进行读取数据和存放数据操作。信号处理模块与显控模块之间采用逻辑电平控制和时序控制显示器的显示。信号处理模块与记录卡之间采用SPI串行接口通信存储和读取存储器数据;信号处理模块采用1 总线与记录卡的时钟芯片进行通信,用于向记录卡写时间数据。信号处理模块包括主处理器、FPGA芯片,主处理器可采用单片机处理芯片或者相似类型单片机处理芯片。FPGA芯片负责译码电路设计、统计应答次数。配合主处理器完成信号处理功能。主处理器通过接收显控模块(显示器)的命令,如“回放”、“记录”、“时间/次数”、“设定”、“确定”、“清零”等,主处理器根据这些逻辑控制信号, 分别进行相应操作。若“记录”控制信号处于开位置,主处理器则点亮显控模块的记录指示灯,主处理器通知FPGA芯片,目前处在“记录”状态,则FPGA芯片接收询问信号,对询问信号进行译码,同时接收应答机的应答信号,统计出各种模式在单位时间(秒)内的应答次数。 FPGA芯片通过与主处理器之间的I/O接口,按规定间隔时间(秒)传输数据给主处理器。要显示的应答次数/时间通过主处理器控制显控模块,显示在显控模块上;同时,主处理器把应答次数和时间信息通过SPI串行接口,存储数据在具有大容量flash的记录卡中。若“回放”控制信号处于开位置,主处理器点亮显控模块的回放指示灯,主处理器读取记录卡中的内容,并送到显控模块显示应答次数或时间;当“时间/次数”按钮处在“时间”位置,则主处理器显示从数据记录卡读取的时间;当“时间/次数”按钮处在“次数”位置,则主处理器显示从数据记录卡读取的应答次数。若“设定”按键主要用于设定当前时间和回放时间设定。“清零”按键用于清空记录卡的存储数据。“确定”按键用于确认时间设定和清零操作。 溢出指示灯用于记录卡中存储器空间已满,无法继续记录数据的指示显控模块包括显示屏、、发光二级管、按键电路及外围接口电路。显控模块可以控制应答概率检测仪对二次雷达系统应答机进行检测,同时可查看应答概率检测仪的工作状态。具体过程是显控模块是通过按键的逻辑电平信号实现控制功能,经控制信息发送给信号处理模块,并通过显示屏和指示灯显示数据和指示信号状态。电源模块用于提供设备电源,将+27V直流转换为+5V的直流稳压电源。记录卡主要完成守时、存储数据的功能。包括时钟芯片(利用电池为时钟芯片提供电源,达到守时的功能)、存储芯片(用于存储记录数据)和电池。记录卡由信号处理模块主处理器控制,时钟芯片用于保持时间,由主处理器通过I2C总线对时钟芯片进行操作,可对时钟芯片进行设置时间和读取时间。存储芯片是一个大存储容量的flash芯片,用于存储记录的时间和应答次数,该存储芯片由信号处理模块主处理器MCU通过SPI串行接口对存储芯片进行写入和读取操作。电池是用于保证时钟芯片能够正常工作。本实用新型设备的记录频率是1次/秒,可连续记录的最大时间不小于M小时。 单位时间(秒)内,应答次数的显示范围在0 1500次/秒。本实用新型设备接口关系有信号处理模块与记录卡之间采用SPI接口和I2C总线方式传输数据;与二次雷达系统应答机采用特征信号输入接口方式。本实用新型设备通过接收二次雷达系统的各种模式询问信号,统计应答次数,为二次雷达系统的效能评估提供有效的测试手段。本实用新型设备已经通过系统无线联试和飞行试验得以验证,并多次在系统试验中应用,对二次雷达系统的在正常环境下和复杂电磁环境下系统的工作情况进行了分析研究。本说明书中公开的所有特征,除了互相排斥的特征以外,均可以以任何方式组合。本说明书(包括任何附加权利要求、摘要和附图)中公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。
权利要求1.一种应答概率检测仪,其特征在于包括信号处理模块、显控模块、电源模块,所述信号处理模块第一端口与应答机单向通讯连接,所述信号处理模块第二端口与显控模块双向通讯连接。
2.根据权利要求1所述的一种应答概率检测仪,其特征在于还包括记录卡,所述记录卡与信号处理模块第三端口连接。
3.根据权利要求2所述的一种应答概率检测仪,其特征在于所述信号处理模块包括主处理器、FPGA芯片,所述FPGA芯片一端与应答机连接,FPGA芯片另一端与主处理器第一端口双向通讯连接,主处理器第二端口、主处理端口第三端口分别与显控模块、记录卡连接。
专利摘要本实用新型设备为二次雷达系统检测设备,尤其是涉及检测二次雷达系统应答机应答次数的变化情况的应答概率检测仪。本实用新型所针对现有技术中存在的问题,提供一种检测、记录及分析数据手段,完成二次雷达系统应答机工作在各种模式下的信号处理。本装置包括信号处理模块、显控模块、电源模块,所述信号处理模块第一端口与应答机单向通讯连接,所述信号处理模块第二端口与显控模块双向通讯连接。本实用新型主要应用于二次雷达系统应答机信号处理领域。
文档编号G01S7/40GK202330706SQ20112045166
公开日2012年7月11日 申请日期2011年11月15日 优先权日2011年11月15日
发明者曾湘洪, 胥伟志, 苟玉玲 申请人:四川九洲电器集团有限责任公司