一种电路板并行在线测试平台的制作方法

文档序号:9373541阅读:192来源:国知局
一种电路板并行在线测试平台的制作方法
【技术领域】
[0001]本发明涉及一种电路板并行在线测试平台。
【背景技术】
[0002]ICT (incircuit tester,简称ICT)测试主要是利用测试探针接触主板上的测试点来检测主板的线路开路、短路及元件的焊接情况,ICT测试分为开路测试、短路测试、电阻测试、电容测试、二极管测试、三极管测试、场效应管测试、IC管脚测试等其它通用或特殊元器件的漏装、错装、参数值偏差、焊点连焊、线路板开短路等故障,并将故障是出现在哪个组件或开短路位于哪个测试点告诉用户,对组件的焊接测试有较高的识别能力。
[0003]目前ICT的测试是按顺序测试的,即UUT(被测元件)一个测完再接着另一个测试。少数的ICT设备能够同时对2到4个UUT进行测试,其方法是把系统划分为2到4个独立的测试系统从而独立进行测试。由于系统架构及测试方案的原因,多过4个以上UUT的并行测试和故障诊断,ICT目前还没有一个很好的办法。
[0004]有鉴于上述的缺陷,本设计人,积极加以研究创新,以期创设一种新型结构的电路板并行在线测试平台,使其更具有产业上的利用价值。

【发明内容】

[0005]为解决上述技术问题,本发明的目的是提供一种能够最多同时测试24个UUT的电路板并行在线测试平台。
[0006]本发明的技术方案如下:
[0007]—种电路板并行在线测试平台,其特征在于:包括ICT测试平台和测试夹具,所述测试夹具用于夹紧UUT被测板,所述测试夹具和UUT被测板之间设置有FPGA并行测试设备。
[0008]进一步的,所述FPGA并行测试设备包括N1s II结构模块、Verilog驱动模块以及1-24测试端口。
[0009]进一步的,所述ICT测试平台为Agilent3070。
[0010]进一步的,所述ICT测试通过UART协议连接所述N1s II结构模块。
[0011]进一步的,所述N1s II结构模块通过SPI协议连接所述Verlog驱动模块。
[0012]进一步的,所述1-24测试端口通过SPI协议连接所述UUT被测板。
[0013]进一步的,所述UUT被测板最多可以设置24个被测UUT。
[0014]借由上述方案,本发明至少具有以下优点:
[0015]目前测试一个UUT的单位时间为30秒,一个测试库的开发及调试时间为2周,采用本发明中的装置测试一个UUT的单位时间为15秒,24个UUT的并行测试时间也是15秒因此平均下来一个UUT的时间为0.625秒,而在该平台上开发及调试的时间为I周。
[0016]上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。
【附图说明】
[0017]图1是本实用结构示意图;
[0018]图2是本发明的测试结构图。
【具体实施方式】
[0019]下面结合附图和实施例,对本发明的【具体实施方式】作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
[0020]参见图1和图2,本发明一较佳实施例所述的一种电路板并行在线测试平台,包括ICT测试平台和测试夹具,测试夹具用于夹紧UUT被测板,测试夹具和UUT被测板之间设置有FPGA并行测试设备。其中本发明中FPGA并行测试设备包括,N1s II结构模块、Verilog驱动模块以及1-24测试端口。本发明中ICT测试平台为Agilent3070,被测试夹具最多可以设置24个被测UUT。
[0021]本发明的工作原理如下:
[0022]ICT测试平台通过UART协议连接N1s II结构模块,并将启动命令发送给N1s II结构模块,N1s II结构模块在通过SPI协议将编程命令及内容发送给Verilog驱动模块,最后Verilog驱动模块通过SPI协议将编程命令及内容通过1_24测试端口分别发送给24个UUT,同时进行编程内容的验证并把结果反馈给ICT。
[0023]本发明装置是通过引入FPGA (Field — Programmable Gate Array),即现场可编程门阵列器件对其进行编程定制相应的并行测试电路,从而提高了 ICT并行测试和故障诊断的效率,在目前的实施方案中,我们实现了同时对24个UUT (每个UUT有5个测试管脚)并行测试,其测试效率试单个UUT测试的24倍,另外理论上我们可以扩展到支持更多UUT的并行测试,因此越多的UUT并行测试其效率提高的就更高。
[0024]本发明的有益效果如下:
[0025]目前测试一个UUT的单位时间为30秒,一个测试库的开发及调试时间为2周,采用本发明中的装置测试一个UUT的单位时间为15秒,24个UUT的并行测试时间也是15秒因此平均下来一个UUT的时间为0.625秒,而在该平台上开发及调试的时间为I周。
[0026]以上所述仅是本发明的优选实施方式,并不用于限制本发明,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变型,这些改进和变型也应视为本发明的保护范围。
【主权项】
1.一种电路板并行在线测试平台,其特征在于:包括ICT测试平台和测试夹具,所述测试夹具用于夹紧UUT被测板,所述测试夹具和UUT被测板之间设置有FPGA并行测试设备。2.根据权利要求1所述的一种电路板并行在线测试平台,其特征在于:所述FPGA并行测试设备包括N1s II结构模块、Verilog驱动模块以及1_24测试端口。3.根据权利要求1所述的一种电路板并行在线测试平台,其特征在于:所述ICT测试平台为 Agilent3070o4.根据权利要求2所述的一种电路板并行在线测试平台,其特征在于:所述ICT测试通过UART协议连接所述N1s II结构模块。5.根据权利要求2所述的一种电路板并行在线测试平台,其特征在于:所述N1sII结构模块通过SPI协议连接所述Verlog驱动模块。6.根据权利要求2所述的一种电路板并行在线测试平台,其特征在‘于:所述1-24测试端口通过SPI协议连接所述UUT被测板。7.根据权利要求1所述的一种电路板并行在线测试平台,其特征在于:所述UUT被测板最多可以设置24个被测UUT。
【专利摘要】本发明涉及一种电路板并行在线测试平台,包括ICT测试平台和测试夹具,所述测试夹具用于夹紧UUT被测板,所述测试夹具和UUT被测板之间设置有FPGA并行测试设备。采用本发明中的装置测试一个UUT的单位时间为15秒,24个UUT的并行测试时间也是15秒因此平均下来一个UUT的时间为0.625秒,在该平台上开发及调试的时间为1周。
【IPC分类】G01R31/02
【公开号】CN105093051
【申请号】CN201510255924
【发明人】陈伟军
【申请人】苏州高新区世纪福科技有限公司
【公开日】2015年11月25日
【申请日】2015年10月8日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1