专利名称:自我补偿的电压调节器、升压电路及其电压调节方法
技术领域:
本发明有关于一种电压调节的电子电路及其电压调节方法,特别是一种具有正温度系数用来自我补偿的电压调节器及其电压调节方法。
背景技术:
近几年来,半导体芯片(semiconductor chip)的集成电路(integrated circuit)的发展相当迅速。举例来说,平版印刷术(lithography)的最小线宽(minimum feature size),像是金属氧化物半导体场效应晶体管(MOSFET)的尺寸目前已发展到了1微米(micrometer)以下。然而在制程提升的同时,为了使输出的结果不变,在同一芯片(chip)上所有精密的电容与场效应晶体管(FET)即面临了尺寸变小时仍需维持制程参数(manufacturing parameter)不变的困难。
现今许多半导体芯片的实际应用常常需要相当精确的电压,举例来说,可写存储器(writeable memory)就需要一定消除电压的振幅(amplitude)以平衡其单元(cell)的写入电压,此即一典型例子。如果消除电压并未恰好匹配(match)写入电压,存储器单元即会继续储存错误的逻辑值“1”,而非正确的逻辑值“0”,故为确保写入电压以及消除电压能被适当地产生,就需要有电压调节电路(Voltage regulation circuit)在芯片上。
然而不幸地,芯片上的许多电路与环境会不断地抵消调节电路的作用,像是温度效应或是制程变数(manufacturing processvariation)。以相当极端的温度变化为例,在一电压调节器(voltage regulator)内的主动元件(active device)的操作温度(operating temperature),常常会影响到芯片元件上的电阻、电容、电压、电流、以及整体芯片的特性。此外,制程变数也会影响线分布(line spacing)与芯片内部许多地方的厚度(thickness),像是氧化层(oxide)、金属层(metal)、或是其他层,而这些厚度的改变最终也影响芯片上的电压。本发明所揭露的范围是关于对抗温度变动或制程变数时的电压调节电路。
发明内容
有鉴于此,本发明的目的在于提供一种用来调节一升压电路产生的一升压电压的一电压调节器及其方法,以补偿一电子电路的一应用电压。
为达成上述目的,本发明提供一种电压调节器,包括一调节电压输入,其用于接收来自该升压电压一调节电压;一参考电压输入,其用于接收一常数参考电压;以及一控制电压输出,其用于提供一反馈输出电压至该升压电路以控制该升压电压。此外,该电压调节器包含有至少一主动负载元件,耦接于该调节电压输入、该参考电压输入、以及该控制电压输出,其用于比较该调节电压以及该参考电压来产生该反馈输出电压,其中该至少一主动负载元件具有至少一晶体管效能特性以影响比较结果与该反馈输出电压。该电压调节器另包含有一可变电流源,耦接于该控制电压输出,其用于依据比较结果以及该反馈输出电压于该控制电压输出产生一可变电流以减轻该至少一主动元件效能特性,来使该升压电路稳定地来产生常数的该升压电压。
本发明提供一种电压调节器(voltage regulator),用来调节(regulate)一升压电路(boost circuit)产生的一升压电压(boostvoltage),包括一调节电压输入,其用于接收来自该升压电压的一调节电压(regulated voltage);一参考电压输入,其用于接收一常数的参考电压;一输出节点(output node),其用于提供一反馈(feedback)信号至该升压电路以控制该升压电压;至少一晶体管,耦接于该调节电压输入、该参考电压输入、以及该输出节点,其用于依据比较该调节电压以及该参考电压来产生该反馈信号;以及一可变电流源(variable current source),耦接于该输出节点,其用于依据比较结果以及该反馈信号于该输出节点产生一可变电流以减轻该至少一晶体管效能特性(performancecharacteristic)的额外效应,来使该升压电路稳定地来产生常数的该升压电压。
本发明所述的电压调节器,该至少一晶体管包含有至少一场效应晶体管(field-effect transistor)。
本发明所述的电压调节器,该调节电压输入耦接至该至少一场效应晶体管的一源极,该参考电压输入耦接至该至少一场效应晶体管的一栅极,以及该输出节点耦接至该至少一场效应晶体管的一漏极。
本发明所述的电压调节器,该至少一场效应晶体管包含有至少一金属氧化物半导体场效应晶体管(metal-oxide-semiconductor field-effect transistor)。
本发明所述的电压调节器,另包含有一参考电流源,耦接于该输出节点,其用于汲取一常数参考电流以流经该至少一晶体管。
本发明所述的电压调节器,当该调节电压超过该至少一晶体管的一阈电压(thre shold voltage)时,则增加该反馈信号。
本发明所述的电压调节器,减轻该至少一晶体管效能特性是依据至少一可变电流源效能特性,且该可变电流增加时,该可变电流另增加该反馈信号。
本发明所述的电压调节器,该可变电流源包含有至少一主动装置(active device)。
本发明所述的电压调节器,该至少一主动装置包含有至少一场效应晶体管。
本发明所述的电压调节器,该可变电流源的该至少一场效应晶体管的一第一晶体管的一漏极耦接至该输出节点,并于该输出节点产生该可变电流。
本发明所述的电压调节器,该可变电流源的该至少一场效应晶体管的一第二晶体管的一漏极与一栅极耦接至该第一晶体管的一栅极以形成一电流镜(current mirror),该第二晶体管的该漏极与该栅极另耦接至一常数供应电压(constant voltagesupply)。
本发明所述的电压调节器,该可变电流源的该至少一场效应晶体管的一第三晶体管的一漏极耦接至该第二晶体管的该漏极与该栅极,该第三晶体管的一源极与一栅极直接耦接至该常数供应电压,以及该第二晶体管的该漏极与该栅极经由该第三晶体管来耦接至该常数供应电压。
本发明所述的电压调节器,该电压调节器为一正向升压调节器(positive boosted voltage regulator),以及该至少一晶体管与该可变电流源的该至少一场效应晶体管包含有PMOS装置。
本发明所述的电压调节器,该电压调节器为一负向升压调节器(negative boosted voltage regulator),以及该至少一晶体管与该可变电流源的该至少一场效应晶体管包含有NMOS装置。
本发明所述的电压调节器,该升压电路为一充电泵(chargepump),其用来接收该反馈信号以产生该升压电压。
本发明所述的电压调节器,该反馈信号用来禁止该升压电路的该升压电压的产生。
本发明所述的电压调节器,该至少一晶体管效能特性的成因为由于温度增加或制程变化(manufacturing process variation)所造成的阈电压减少。
本发明所述的电压调节器,至少一可变电流源效能特性为对应至该至少一晶体管效能特性。
本发明另提供一种用来调节一升压电路产生的一升压电压的方法,此方法包括下列步骤接收来自该升压电压的一调节电压;以及接收一常数参考电压。该方法另包括产生一反馈输出电压至该升压电路以控制该升压电压。此外,在本实施例中,本方法另包括依据比较结果以及该反馈输出电压来产生一可变电流结合于该反馈输出电压,以减轻该至少一效能特性的额外效应,来使常数的该升压电压稳定地产生,其中该可变电流也受到至少一效能特性的影响。
本发明还提供一种电压调节方法,用来调节(regulate)一升压电路(boost circuit)产生的一升压电压(boost voltage),包括接收来自该升压电压的一调节电压(regulated voltage);接收一常数的参考电压;比较该调节电压以及该参考电压来产生一反馈(feedback)信号,其中该反馈信号受到至少一效能特性(performance characteristic)影响;提供该反馈信号至该升压电路以控制该升压电压;以及依据比较以及该反馈信号来产生一可变电流结合于该反馈信号,以减轻该至少一效能特性的额外效应,来使常数的该升压电压稳定地产生,其中该可变电流也受到至少一效能特性的影响。
本发明所述的电压调节方法,另包含有当该调节电压超过该至少一晶体管的一阈电压(threshold voltage)时,则增加该反馈信号。
本发明所述的电压调节方法,减轻步骤包含有依据该至少一效能特性来产生该可变电流,且当该可变电流增加时,该可变电流另增加该反馈信号。
本发明所述的电压调节方法,该升压电压为一正向升压电压(positive boost voltage)。
本发明所述的电压调节方法,该升压电压为一负向升压电压(negative boost voltage)。
本发明所述的电压调节方法,该反馈信号用来禁止该升压电路的该升压电压的产生。
本发明所述的电压调节方法,至少一影响该反馈信号产生的效能特性是于温度增加或制程变化(manufacturing processvariation)时造成阈电压减少所致。
本发明所述的电压调节方法,至少一影响可变电流的效能特性是对应至该至少一影响反馈信号产生的效能特性。
本发明还提供一种升压电路(boost circuit),包括一充电泵(charge pump),其用于提供一升压电压(boost voltage);一振荡器(oscillator),耦接于该充电泵,其用于调节(regulate)该充电泵的运作;以及一电压调节器(voltage regulator),其用于提供一反馈信号(feedback signal)至该振荡器以调节该振荡器,该电压调节器包括一调节电压输入,其用于接收来自该升压电压的一调节电压(regulated voltage);一参考电压输入,其用于接收一常数的参考电压;一输出节点(output node),其用于提供该反馈(feedback)信号;至少一晶体管,耦接于该调节电压输入、该参考电压输入、以及该输出节点,其用于依据比较该调节电压以及该参考电压来产生该反馈信号;以及一可变电流源(variable current source),耦接于该输出节点,其用于依据比较结果以及该反馈信号于该输出节点产生一可变电流以减轻该至少一晶体管效能特性(performance characteristic)的额外效应,来使该升压电路稳定地来产生常数的该升压电压。
本发明还提供一种电压调节方法,用来调节(regulate)一升压电压(boost voltage),包括利用一升压电路(boost circuit)来产生一升压电压(boost voltage);利用一升压产生信号(boostgenerating signal)来控制该升压电路;以及利用一反馈信号(feedback signal)来调节该升压产生信号,包括接收来自该升压电压的一调节电压(regulated voltage);接收一常数的参考电压;依据比较该调节电压以及该参考电压来产生受到至少一效能特性(performance characteristic)影响的该反馈信号;以及产生一可变电流结合该反馈信号以依据该比较结果与该反馈信号来减轻该至少一效能特性,以使常数的该升压电压稳定地产生,且该可变电流也受至少一效能特性的影响。
图1为一已知升压调节器应用于一环境的功能方块图。
图2为输入升压调节器的调节电压与操作温度关系的一示意图。
图3A和图3B为已知正向升压调节器的电路图。
图4为已知正向升压调节器的转换曲线示意图。
图5为一正向升压调节器的实施例的电路图。
图6为本发明一升压调节器内漏电流源所提供的调节电压与操作温度关系的一示意图。
图7A和图7B为已知负向升压调节器的电路图。
图8显示一负向升压调节器的实施例的电路图。
具体实施例方式
为使本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下。
请参阅图1,图1显示一已知升压调节器110应用于一环境的功能方块图100。如图所示,升压调节器110一般会接收一调节电压(VREG)来当作反馈(feedback loop)的一部份,而调节电压VREG则用来和一参考电压(VREF)作比较。接着升压调节器110的输出再经过一环形振荡器(ring oscillator)130后用来控制一充电泵(charge pump)120以输出其后应用所需的一升压电压(VBOOST)。其后首先将说明升压调节器110于已知调节器的操作方式,再详细说明本发明的新的升压调节器,至于升压调节器110可广泛应用于需要一高于所有此电路内其他电压的大于零的升压电压VBOOST的地方,或应用于一其值小于零的升压电压。举例来说,当升压电压VBOOST达到或超过调节基准(regulated level)时,升压调节器110即关闭充电泵120,故上述的大于零的升压电压VBOOST即可停止增加其电压值;相反地,当升压电压VBOOST低于调节基准时,升压调节器110即控制充电泵120来适当地提供必要的升压电压VBOOST。
然而不幸地,由一已知升压调节器控制所输出的升压电压VBOOST通常会随着电路的操作温度(operating temperature)的增加而随之递减,其详细说明请参见图2。图2显示输入升压调节器110的调节电压VREG与操作温度关系的一示意图200。在本实施例中,升压调节器110的操作温度由25℃增加至125℃,其对应的调节电压VREG则随之递减,关于操作温度效应的进一步说明如下。
请同时参阅图3A和图3B,图3A和图3B分别为已知正向升压调节器(positive boosted voltage regulator)310、320的电路图。图3A显示利用单一电压以驱使晶体管装置M0(在此以PMOS为例)的正向升压调节器,其连接关系说明如下调节电压VREG耦接至源极(source)、参考电压VREF耦接至栅极(gate)、以及参考电流(IREF)源S0耦接至晶体管M0的漏极(drain)。在图3B中,正向升压调节器320则包含有二个晶体管装置M1、M2(在此皆以PMOS为例),其连接关系说明如下对晶体管装置M2来说,其源极耦接调节电压VREG,而其栅极和漏极则同时连接至晶体管装置M1的源极;对晶体管装置M1来说,参考电压VREF耦接至其栅极,而参考电流IREF源S1则耦接至其漏极。
在上述电路正向升压调节器310、320中,跨在晶体管(M0、M1以及M2)源极与栅极间的电压降(VGS)表示式如下VGS=VREF-VREG(1)电流Id的流向如图3A和图3B所示,在一般的操作下,电流源汲取一常数电流并且流经晶体管M0、M1、M2,故每一跨在源极与栅极间的电压降的绝对值(|VGS|)恰为各对应晶体管阈电压VTH(threshold voltage)的绝对值(|VTH|)。举例来说,当图3A的正向升压调节器310源极与栅极间的电压降大于阈电压时,因为输出电压VOUT的值会由低变高,故晶体管M0的电流Id的电流值会超过参考电流IREF值,其表示式如下所示|VREG-VREF|>|VTH|(M0)(2)同样地,当图3B正向升压调节器320的输出电压VOUT值由低变高时,流经晶体管M1、M2的电流Id的电流值会超过参考电流IREF值,其表示式如下所示|VREG-VREF|>|VTH|(M1)+|VTH|(M2)(3)由上述说明可知,对正向升压调节器310、320来说,当输出电压VOUT变高时,充电泵(请见图1)会停止升压电压VBOOST的产生,因此由升压电压VBOOST汲取的调节电压VREG值会跟着变低。一旦调节电压VREG变低到低于一个电平(level)时,电流Id也会同步变低,直到等于常数参考电流IREF值为止,此时输出电压VOUT会再度变低。
因此,图3A的正向升压调节器310的输出电压VOUT对应的转换点(transfer point)定义如下
VREG=VREF+|VTH|(4)其中VREF为一具有负温度系数(negative temperaturecoefficient)晶体管的参考电压,而VTH为该晶体管阈电压。因此当温度增加而导致阈电压下降时(详见图4),晶体管M0、M1、M2的负温度系数会造成调节电压VREG下降,并且产生不正确的输出电压VOUT。图3B的正向升压调节器320的输出电压VOUT对应的转换点(transfer point)定义如下VREG=VREF+N×|VTH| (5)其中VREF和VTH已定义于方程式(4),N则为正向升压调节器320内所有介于输出节点VOUT和调节电压VREG的串联PMOS晶体管的个数。
请参阅图4,图4显示已知正向升压调节器(包括310与320)的转换曲线(transfer curve)示意图400。如图所示,当操作温度从25℃增加至125℃时,在一较低的调节电压VREG时输出电压VOUT变高,因此当温度增加而导致阈电压VTH下降时,调节电压VREG也下降。换句话说,在相同的调节电压VREG下,当温度增加而导致阈电压VTH下降时,电流Id也随之增加。因此正向升压调节器310、320所提供的补偿的精确度(accuracy)随着操作温度的增加而变小,而示意图400则显示上述电路的负温度系数的问题。
请参阅图5,图5显示一正向升压调节器500的实施例的电路图,和图3B的第二已知正向升压调节器320一样,本发明正向升压调节器500也包含有第一以及第二晶体管装置M3、M4(在此以PMOS为例)。输入至正向升压调节器500的调节电压VREG耦接至第二晶体管M4的源极,栅极和漏极则同时连接至第一晶体管M3的源极。此外,常数参考电压VREF耦接至第一晶体管的栅极,常数参考电流IREF源S2则连接至晶体管M3的漏极;正向升压调节器500的输出电压VOUT节点介于第一晶体管M3与常数电流源S2之间。上述所有说明的元件即构成正向升压调节器500的一基本电路510。
图5的正向升压调节器500还包含有第三、第四、以及第五晶体管M5、M6、M7。对正向升压电路来说,第三晶体管M5的种类为PMOS,第四以及第五晶体管M6、M7的种类则为NMOS。第三晶体管M5的连接关系为其源极和栅极耦接至一供应电压(powersupply voltage)(VDD),而漏极则耦接至第四晶体管M6的漏极。第四晶体管M6的连接关系为其源极耦接至地(ground),而栅极则连接至第五晶体管M7的栅极。第五晶体管M7的连接关系为其漏极连接至输出电压VOUT的节点,源极则耦接到地。更进一步的详细说明如下。
如上所述,当正向升压调节器500的输出电压VOUT变高时,基本电路510内第一和第二晶体管M3、M4的阈电压VTH即随着温度而递减,并导致阈电压VTH超过一较低的调节电压VREG,造成电流Id增加过快,而使得输出电压VOUT太早变的过高。因此,本发明揭露的正向升压调节器500通过将金属氧化物半导体场效应晶体管(MOSFET)阈电压VTH的特性加入一可以提供正温度系数(positive temperature coefficient)至基本电路510的漏电流源(leakage current source)520,来克服当阈电压VTH在高温时下跌而导致效能变差的困难。
如图5所示,利用第三、第四、以及第五晶体管M5、M6、M7所组成可变的漏电流源520即可让正向升压调节器500具有正温度系数,进一步说明如下。可变的漏电流源520输出一可变漏电流(Ipleak)至第一晶体管M3的漏极(即输出电压VOUT所在的节点)。因此方程式(5)(当只有一个晶体管用来产生输出电压VOUT时,则改为方程式(4))可以修改为方程式(6)如下VREG=VREF+N×|VTH|+ΔV(Ipleak)(6)
其中VREF和VTH定义如前所述,N则为正向升压调节器500内所有介于输出节点VOUT和调节电压VREG的串联PMOS晶体管的个数,V(Ipleak)则为由漏电流源520所汲取的漏电流Ipleak产生的一正温度系数项。ΔV(Ipleak)为当漏电流Ipleak被汲取时,根据对应的漏极与源极间的电流IDS所累加的跨在N个晶体管的阈电压VTH差值。
在操作时,由于PMOS晶体管M5的栅极直接连接到供应电压VDD,故PMOS晶体管M5处于关闭状态(OFF state)。换句话说,PMOS晶体管M5的栅极与源极间的电压降VGS即为零伏特。因此由PMOS晶体管M5所汲取的电流Ioff可称之为关闭电流(offcurrent)、次阈电流(sub-threshold current)、或者是次阈漏电流(sub-threshold leakage)。然而一旦当温度开始升高时,由PMOS晶体管M5所汲取的电流Ioff即会跟着急速地增加。电流Ioff接着流入NMOS晶体管M6。晶体管M6和M7组成一电流镜(current mirror),因此当汲取自PMOS晶体管M5后流经NMOS晶体管M7的电流被放大时,放大的倍率即自NMOS晶体管M7映射(mirror)出来以提供一漏电流Ipleak,而放大的倍率则对应至NMOS晶体管M7尺寸(size)除以NMOS晶体管M6尺寸的比例。
如图所示,漏电流Ipleak汲取自第一晶体管M3的漏极,即输出电压VOUT所在节点。如前所述,当流经PMOS晶体管M3的电流超过参考电流IREF(其电流值为常数)时,输出电压VOUT即增加。由于温度的增加会导致电流Id在非预期的情况下太快超过参考电流IREF,可提供一个较低的调节电压VREG来可克服阈电压VTH减少的问题,使得漏电流Ipleak可补偿不成熟的电流Id以使得输出电压VOUT不会发生过快增加的问题。既然漏电流Ipleak的输出量正比于温度的增加(于晶体管M5),当阈电压VTH因为温度增加而降低并造成电流Id增加时,漏电流Ipleak即以正比于所增加温度的速度产生。通过等比例的补偿阈电压VTH下降的方式,除非是较高的调节电压VREG,否则输出电压VOUT不会变的过高。因此,如果增加的温度不会增加NMOS晶体管M3和M4的阈电压VTH,调节电压VREG即可达到使得高输出电压VOUT所需的一相同的量。详细说明请参阅图6,图6显示本发明一升压调节器内漏电流源520所提供的调节电压VREG与操作温度关系的一示意图600。
此外,通过本发明升压调节器电路,漏电流源520运作所需的用来产生漏电流Ipleak的电压相对较低,特别是在温度不高的情况下。另一个优点是如果阈电压VTH的衰减是由于制程上的变化(process variation)所造成时,本发明可提供相同或者是相似的补偿。在这种情况下,因为所有调节器电路晶体管上制程角落的变化的相同阈电压VTH衰减,故PMOS晶体管M5会有一电流Ioff的泄漏。因此,不管制程如何变化,由漏电流源所产生的漏电流Ipleak同样地会补偿基本电路的晶体管阈电压VTH的衰减。
请同时参阅图7A和图7B,图7A和图7B分别为已知负向升压调节器(negative boosted voltage regulator)710、720的电路图。
图7A显示利用单一电压以驱使晶体管装置M9(以NMOS为例)的负向升压调节器710,其连接关系说明如下调节电压VREG耦接至源极、参考电压VREF耦接至栅极、以及由负向升压调节器710所提供的参考电流(IREF)源S3耦接至NMOS晶体管M9的漏极。在图7B中,负向升压调节器720则包含有第一、第二晶体管装置M10、M11(皆以NMOS为例),其连接关系说明如下对晶体管装置M11来说,其源极耦接调节电压VREG,而其栅极和漏极则同时连接至NMOS晶体管装置M10的源极;对晶体管装置M10来说,参考电压VREF耦接至其栅极,而一常数的参考电流IREF源S4则耦接至其漏极与一供应电压VDD。
和电路正向升压调节器310、320相似之处为,上述电路负向升压调节器710、720中,电流源S3和S4皆汲取一常数电流并且流经晶体管M9、M10、M11,故每一跨在源极与栅极间的电压降的绝对值(|VGS|)几乎等于各对应晶体管阈电压的绝对值(|VTH|)。图7A的负向升压调节器710的输出电压VOUT对应的转换点(transfer point)定义如下VREG=VREF-|VTH| (7)图7B的负向升压调节器720的输出电压VOUT对应的转换点定义如下VREG=VREF-N×|VTH|(8)其中VREF为参考电压,VTH为晶体管M9、M10、M11的阈电压,N则为负向升压调节器720的串联NMOS晶体管的个数。如同PMOS电路,温度增加则可以降低NMOS晶体管的阈电压值,并导致因输出电压VOUT状态的改变而使得调节电压VREG不准确。
请参阅图8,图8显示一负向升压调节器800的实施例的电路图,和图7B的第二已知正向升压调节器720一样,本发明负向升压调节器800也包含有第一以及第二晶体管装置M12、M13(在此以NMOS为例)。
输入至负向升压调节器800的调节电压VREG耦接至NMOS晶体管M13的源极,NMOS晶体管M13的栅极和漏极则同时连接至NMOS晶体管M12的源极。此外,常数参考电压VREF耦接至NMOS晶体管M12的栅极,常数参考电流IREF源S5则连接至NMOS晶体管M12的漏极;负向升压调节器800输出电压VOUT节点介于NMOS晶体管M12与常数电流源S5之间。上述所有说明的元件即构成负向升压调节器800的一基本电路810。
图8的负向升压调节器800还包含有第三、第四、以及第五晶体管M14、M15、M16。对正向升压电路来说,第三晶体管M14的种类为NMOS,第四以及第五晶体管M15、M16的种类则为PMOS。NMOS晶体管M14的连接关系为其源极和栅极耦接至地(负电压VSS),而漏极则耦接至PMOS晶体管M15的漏极。PMOS晶体管M15的连接关系为其源极耦接至供应电压VDD,而栅极则连接至PMOS晶体管M16的栅极。PMOS晶体管M16的连接关系为其漏极连接至输出电压VOUT的节点,源极则耦接到供应电压VDD。更进一步的详细说明如下。
为了在负向升压电路中能够适当地提升输出电压VOUT,并且产生上述的正温度系数,除了原本的基本电路810外,尚需提供一漏电流源820,其包含有上述的第三、第四、以及第五晶体管M14、M15、M16,并且耦接至基本电路810。当汲取自NMOS晶体管M14后流经PMOS晶体管M15的电流被放大时,放大的倍率即自PMOS晶体管M16映射(mirror)出来以提供基本电路810的NMOS晶体管M12的漏极(即输出电压VOUT的节点)一漏电流Inleak,其目的为在适当时机补偿参考电流IREF,以避免因为温度的增加(会造成NMOS晶体管M12和M13的阈电压VTH下降)而连带发生的输出电压VOUT处于不恰当的充电状态(从低到高电压)。因此方程式(8)(当只有一个晶体管用来产生输出电压VOUT时,则改为方程式(7))可以修改为方程式(9)如下VREG=VREF-N×|VTH|-ΔV(Inleak)(9)其中VREF、VTH和N的定义如前所述,V(Inleak)则为由漏电流源820所汲取的漏电流Inleak产生的一应用于负升压电路的正温度系数项。ΔV(Inleak)为当漏电流Inleak被汲取时,根据对应的漏极与源极间的电流IDS所累加的跨在N个晶体管的阈电压VTH差值。因此,利用图8的负向升压调节器800,在负向升压电路中也可产生一正温度系数,并且仍然保有正向升压电路中的所有优点。
虽然本发明已通过较佳实施例说明如上,但该较佳实施例并非用以限定本发明。本领域的技术人员,在不脱离本发明的精神和范围内,应有能力对该较佳实施例做出各种更改和补充,因此本发明的保护范围以权利要求书的范围为准。
附图中符号的简单说明如下100应用环境的功能方块图110升压调节器120充电泵130环形振荡器310、320、500正向升压调节器510、810基本电路520、820漏电流源710、720、800负向升压调节器
权利要求
1.一种电压调节器,用来调节一升压电路产生的一升压电压,包括一调节电压输入,其用于接收来自该升压电压的一调节电压;一参考电压输入,其用于接收一常数的参考电压;一输出节点,其用于提供一反馈信号至该升压电路以控制该升压电压;至少一晶体管,耦接于该调节电压输入、该参考电压输入、以及该输出节点,其用于依据比较该调节电压以及该参考电压来产生该反馈信号;以及一可变电流源,耦接于该输出节点,其用于依据比较结果以及该反馈信号于该输出节点产生一可变电流以减轻该至少一晶体管效能特性的额外效应,来使该升压电路稳定地来产生常数的该升压电压。
2.根据权利要求1所述的电压调节器,其特征在于,该至少一晶体管包含有至少一场效应晶体管。
3.根据权利要求2所述的电压调节器,其特征在于,该调节电压输入耦接至该至少一场效应晶体管的一源极,该参考电压输入耦接至该至少一场效应晶体管的一栅极,以及该输出节点耦接至该至少一场效应晶体管的一漏极。
4.根据权利要求3所述的电压调节器,其特征在于,该至少一场效应晶体管包含有至少一金属氧化物半导体场效应晶体管。
5.根据权利要求1所述的电压调节器,其特征在于,另包含有一参考电流源,耦接于该输出节点,其用于汲取一常数参考电流以流经该至少一晶体管。
6.根据权利要求1所述的电压调节器,其特征在于,当该调节电压超过该至少一晶体管的一阈电压时,则增加该反馈信号。
7.根据权利要求6所述的电压调节器,其特征在于,减轻该至少一晶体管效能特性是依据至少一可变电流源效能特性,且该可变电流增加时,该可变电流另增加该反馈信号。
8.根据权利要求7所述的电压调节器,其特征在于,该可变电流源包含有至少一主动装置。
9.根据权利要求8所述的电压调节器,其特征在于,该至少一主动装置包含有至少一场效应晶体管。
10.根据权利要求9所述的电压调节器,其特征在于,该可变电流源的该至少一场效应晶体管的一第一晶体管的一漏极耦接至该输出节点,并于该输出节点产生该可变电流。
11.根据权利要求10所述的电压调节器,其特征在于,该可变电流源的该至少一场效应晶体管的一第二晶体管的一漏极与一栅极耦接至该第一晶体管的一栅极以形成一电流镜,该第二晶体管的该漏极与该栅极另耦接至一常数供应电压。
12.根据权利要求11所述的电压调节器,其特征在于,该可变电流源的该至少一场效应晶体管的一第三晶体管的一漏极耦接至该第二晶体管的该漏极与该栅极,该第三晶体管的一源极与一栅极直接耦接至该常数供应电压,以及该第二晶体管的该漏极与该栅极经由该第三晶体管来耦接至该常数供应电压。
13.根据权利要求9所述的电压调节器,其特征在于,该电压调节器为一正向升压调节器,以及该至少一晶体管与该可变电流源的该至少一场效应晶体管包含有PMOS装置。
14.根据权利要求9所述的电压调节器,其特征在于,该电压调节器为一负向升压调节器,以及该至少一晶体管与该可变电流源的该至少一场效应晶体管包含有NMOS装置。
15.根据权利要求1所述的电压调节器,其特征在于,该升压电路为一充电泵,其用来接收该反馈信号以产生该升压电压。
16.根据权利要求15所述的电压调节器,其特征在于,该反馈信号用来禁止该升压电路的该升压电压的产生。
17.根据权利要求1所述的电压调节器,其特征在于,该至少一晶体管效能特性的成因为由于温度增加或制程变化所造成的阈电压减少。
18.根据权利要求17所述的电压调节器,其特征在于,至少一可变电流源效能特性为对应至该至少一晶体管效能特性。
19.一种电压调节方法,用来调节一升压电路产生的一升压电压,包括接收来自该升压电压的一调节电压;接收一常数的参考电压;比较该调节电压以及该参考电压来产生一反馈信号,其中该反馈信号受到至少一效能特性影响;提供该反馈信号至该升压电路以控制该升压电压;以及依据比较以及该反馈信号来产生一可变电流结合于该反馈信号,以减轻该至少一效能特性的额外效应,来使常数的该升压电压稳定地产生,其中该可变电流也受到至少一效能特性的影响。
20.根据权利要求19所述的电压调节方法,其特征在于,另包含有当该调节电压超过该至少一晶体管的一阈电压时,则增加该反馈信号。
21.根据权利要求20所述的电压调节方法,其特征在于,减轻步骤包含有依据该至少一效能特性来产生该可变电流,且当该可变电流增加时,该可变电流另增加该反馈信号。
22.根据权利要求19所述的电压调节方法,其特征在于,该升压电压为一正向升压电压。
23.根据权利要求19所述的电压调节方法,其特征在于,该升压电压为一负向升压电压。
24.根据权利要求19所述的电压调节方法,其特征在于,该反馈信号用来禁止该升压电路的该升压电压的产生。
25.根据权利要求19所述的电压调节方法,其特征在于,至少一影响该反馈信号产生的效能特性是于温度增加或制程变化时造成阈电压减少所致。
26.根据权利要求25所述的电压调节方法,其特征在于,至少一影响可变电流的效能特性是对应至该至少一影响反馈信号产生的效能特性。
27.一种升压电路,包括一充电泵,其用于提供一升压电压;一振荡器,耦接于该充电泵,其用于调节该充电泵的运作;以及一电压调节器,其用于提供一反馈信号至该振荡器以调节该振荡器,该电压调节器包括一调节电压输入,其用于接收来自该升压电压的一调节电压;一参考电压输入,其用于接收一常数的参考电压;一输出节点,其用于提供该反馈信号;至少一晶体管,耦接于该调节电压输入、该参考电压输入、以及该输出节点,其用于依据比较该调节电压以及该参考电压来产生该反馈信号;以及一可变电流源,耦接于该输出节点,其用于依据比较结果以及该反馈信号于该输出节点产生一可变电流以减轻该至少一晶体管效能特性的额外效应,来使该升压电路稳定地来产生常数的该升压电压。
28.一种电压调节方法,用来调节一升压电压,包括利用一升压电路来产生一升压电压;利用一升压产生信号来控制该升压电路;以及利用一反馈信号来调节该升压产生信号,包括接收来自该升压电压的一调节电压;接收一常数的参考电压;依据比较该调节电压以及该参考电压来产生受到至少一效能特性影响的该反馈信号;以及产生一可变电流结合该反馈信号以依据该比较结果与该反馈信号来减轻该至少一效能特性,以使常数的该升压电压稳定地产生,且该可变电流也受至少一效能特性的影响。
全文摘要
一种自我补偿的电压调节器、升压电路及其电压调节方法,用来调节一升压电路产生的一升压电压。该电压调节器包括一调节电压输入,其用于接收来自该升压电压的一调节电压;一参考电压输入,其用于接收一常数参考电压;以及一输出节点,其用于提供一反馈信号至该升压电路以控制该升压电压。此外,该电压调节器包含有至少一晶体管,其用于比较该调节电压以及该参考电压来产生该反馈信号。该电压调节器另包含有一可变电流源,其用于依据比较结果以及该反馈信号于该输出节点产生一可变电流以减轻该至少一晶体管效能特性,来使该升压电路稳定地来产生常数的该升压电压。
文档编号G05F1/565GK1808323SQ20051013741
公开日2006年7月26日 申请日期2005年12月30日 优先权日2004年12月30日
发明者黄建华 申请人:中国台湾积体电路制造股份有限公司