一种基于soc的脉冲插值电路的制作方法

文档序号:6326913阅读:232来源:国知局
专利名称:一种基于soc的脉冲插值电路的制作方法
技术领域
本发明涉及一种测量技术,特别涉及一种基于SOC的脉冲插值电路。
背景技术
脉冲插值技术,主要应用于流量标定过程中,不仅减小了标定设备的体积,同时缩短了标定周期,从而大大提高了标定效率,具有广泛的应用前景。通常,脉冲插值技术的实现包括两大部分,其一是数据产生部分,即标定数据;其二是数据运算部分,即插值算法。以往脉冲插值技术的实现大都是分离电路实现的,例如数字IC、单片机或者CPLD的组合,在实现成本,电路接口,稳定可靠等诸多方面存在问题。

发明内容
本发明是针对现在脉冲插值技术存在的问题,提出了一种基于SOC的脉冲插值电路,利用FPGA的强大逻辑功能和内嵌的NIOS II处理器的运算性共同实现插值技术,而且大大降低了成本,缩短了开发周期,提高了系统的稳定和可靠性。本发明的技术方案为一种于SOC的脉冲插值电路,包括处理器、SRAM内存、门控信号、输入脉冲,处理器包括NIOS II处理器、逻辑控制、第一计时器、第二计时器、计数器、 Avalon总线、串口、内部定时器、片上存储、并行口、三态桥,NIOS II处理器的一端连接第一计时器、第二计时器、计数器,另一端连接Avalon总线;所述第一计时器、第二计时器和计数器连接逻辑控制;所述Avalon总线连接串口、内部定时器、片上存储、并行口、三态桥;所述处理器中逻辑控制连接门控信号、输入脉冲,所述处理器中三态桥连接SRAM内存。本发明的有益效果在于本发明基于SOC的脉冲插值电路,克服了原有的脉冲插值技术的实现方式复杂、成本高、系统不稳定,高功耗的缺陷,实现简单、成本更低、功耗更小、性能更可靠,缩短了开发周期,提高了系统的稳定和可靠性,从而使脉冲插值技术具有更宽更广的应用领域。


图1为本发明基于SOC的脉冲插值电路结构框图。
具体实施例方式如图1所示基于SOC的脉冲插值电路结构框图,处理器包括NIOS II处理器1、逻辑控制2、第一计时器3、第二计时器4、计数器5、Avalon总线6、串口 7、内部定时器8、片上存储9、并行口 10、三态桥11,NI0S II处理器1的一端连接第一计时器3、第二计时器4、计数器5,另一端连接Avalon总线6 ;所述第一计时器3、第二计时器4和计数器5连接逻辑控制2 ;所述Avalon总线6连接串口 7、内部定时器8、片上存储9、并行口 10、三态桥11 ;所述处理器中逻辑控制2连接门控信号13、输入脉冲14,所述处理器中三态桥11连接SRAM内存12。
本发明以基于FPGA的SOC技术为核心,在芯片周围依次连接了门控信号13、输入脉冲14和SRAM内存12。其中门控信号是标定过程(以在流量标定中的应用为例)的起止控制信号,有两种表现形式电平式、脉冲式,其中电平式是指当门控信号处于高电平式标定进行,低电平时停止,脉冲式是指门控信号的第一个脉冲到来时标定开始,第二个脉冲到来时结束。输入脉冲是待插值的脉冲进流量标定中指待校流量计的输出脉冲)。SRAM 内存供FPGA内部NIOS II处理器运行使用。本发明电路只用一片FPGA芯片,大大降低了成本;只用一个芯片,不存在接口、内部干扰等问题,系统可靠性得以大幅提升;一个芯片,并且设置休眠模式,功耗更低,更绿色环保;相比以往实现方式,开发周期缩短一半以上。
权利要求
1. 一种基于SOC的脉冲插值电路,其特征在于,包括处理器、SRAM内存(12)、门控信号 (13)、输入脉冲(14),处理器包括NIOS II处理器(1)、逻辑控制(2)、第一计时器(3)、第二计时器(4)、计数器(5)、Avalon总线(6)、串口(7)、内部定时器(8)、片上存储(9)、并行口 (10)、三态桥(11),NIOS II处理器(1)的一端连接第一计时器(3)、第二计时器(4)、计数器(5),另一端连接Avalon总线(6);所述第一计时器(3)、第二计时器(4)和计数器(5)连接逻辑控制(2);所述Avalon总线(6)连接串口(7)、内部定时器(8)、片上存储(9)、并行口 (10)、三态桥(11);所述处理器中逻辑控制(2)连接门控信号(13)、输入脉冲(14),所述处理器中三态桥(11)连接SRAM内存(12)。
全文摘要
本发明涉及一种基于SOC的脉冲插值电路,包括处理器、SRAM内存、门控信号、输入脉冲,所述处理器中逻辑控制连接门控信号、输入脉冲,所述处理器中三态桥连接SRAM内存。本发明电路严格按照BSISO7278-3:1998标准,利用FPGA的强大逻辑功能和内嵌的NIOSII处理器的运算性共同实现插值技术,而且大大降低了成本,缩短了开发周期,提高了系统的稳定和可靠性。从而使脉冲插值技术具有更宽更广的应用领域。
文档编号G05B19/04GK102183897SQ201110001359
公开日2011年9月14日 申请日期2011年1月6日 优先权日2011年1月6日
发明者孙晶露, 张博, 杨征兵, 沈昱明, 王伟, 王洪来, 赵明 申请人:上海理工大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1