一种多通道高速数据处理系统的采集存储模块的制作方法

文档序号:26076130发布日期:2021-07-30 13:25阅读:131来源:国知局
一种多通道高速数据处理系统的采集存储模块的制作方法

本实用新型涉及数据处理技术领域,具体是一种多通道高速数据处理系统的采集存储模块。



背景技术:

数据(data)是对事实、概念或指令的一种表达形式,可由人工或自动化装置进行处理。数据经过解释并赋予一定的意义之后,便成为信息。数据处理(dataprocessing)是对数据的采集、存储、检索、加工、变换和传输。

数据处理的基本目的是从大量的、可能是杂乱无章的、难以理解的数据中抽取并推导出对于某些特定的人们来说是有价值、有意义的数据。

数据处理是系统工程和自动控制的基本环节。数据处理贯穿于社会生产和社会生活的各个领域。数据处理技术的发展及其应用的广度和深度,极大地影响了人类社会发展的进程。

目前现有的数据处理系统不能实现数据的采集及存储,同时,其可维护性较低,不便于使用。



技术实现要素:

本实用新型的目的在于提供一种多通道高速数据处理系统的采集存储模块,以解决上述背景技术中提出的问题。

为实现上述目的,本实用新型提供如下技术方案:

一种多通道高速数据处理系统的采集存储模块,包括电路板,所述电路板上分别设置有fpga,ad芯片及相关时钟芯片,用以实现ad采集功能,da芯片,用以实现存储数据的模拟回放功能,高稳时钟晶振,一路sfp接口,sas连接器,电源和led,用来实现系统供电和状态指示,若干连接器和系统辅助电路,方便相关接口信号外接,所述fpga外接有ddr3内存颗粒,用以实现数据缓存。

作为本实用新型进一步的方案:所述fpga设置有一片,且所述fpga用以实现数据采集、存储、下变频功能。

作为本实用新型再进一步的方案:所述ddr3内存颗粒设置为两组8片,所述ad芯片设置有两片,所述da芯片设置有一片。

作为本实用新型再进一步的方案:所述高稳时钟晶振为一路高稳时钟晶振,且所述高稳时钟晶振对外输出100mhz正弦时钟,幅值≥2vpp。

作为本实用新型再进一步的方案:所述一路sfp接口用以对外实现万兆网接口。

作为本实用新型再进一步的方案:所述电路板设置有若干个固定孔,所述固定孔用以固定连接散热冷板。

与现有技术相比,本实用新型的有益效果是:

本采集存储模块可以实现数据采集和数据存储功能,为了提高系统可维护性,本系统的ad部分设计成为独立的fmc子卡,通过fmc连接器与fpga进行互联,有效实现模拟和数字电路隔离,提高硬件设计指标,并实现模块化设计,方便系统的维护和维修。

附图说明

图1为一种多通道高速数据处理系统的采集存储模块的结构示意图。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

请参阅图1,本实用新型实施例中,一种多通道高速数据处理系统的采集存储模块,包括电路板,所述电路板上分别设置有fpga,ad芯片及相关时钟芯片,用以实现ad采集功能,da芯片,用以实现存储数据的模拟回放功能,高稳时钟晶振,一路sfp接口,sas连接器,电源和led,用来实现系统供电和状态指示,若干连接器和系统辅助电路,方便相关接口信号外接,所述fpga外接有ddr3内存颗粒,用以实现数据缓存。

所述fpga设置有一片,且所述fpga用以实现数据采集、存储、下变频功能。

所述ddr3内存颗粒设置为两组8片,所述ad芯片设置有两片,所述da芯片设置有一片。

所述高稳时钟晶振为一路高稳时钟晶振,且所述高稳时钟晶振对外输出100mhz正弦时钟,幅值≥2vpp。

所述一路sfp接口用以对外实现万兆网接口。

所述电路板设置有若干个固定孔,所述固定孔用以固定连接散热冷板。

本实用新型的工作原理是:

本采集存储模块可以实现数据采集和数据存储功能,为了提高系统可维护性,本系统的ad部分设计成为独立的fmc子卡,通过fmc连接器与fpga进行互联,有效实现模拟和数字电路隔离,提高硬件设计指标,并实现模块化设计,方便系统的维护和维修。

以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,根据本实用新型的技术方案及其实用新型构思加以等同替换或改变,都应涵盖在本实用新型的保护范围之内。



技术特征:

1.一种多通道高速数据处理系统的采集存储模块,包括电路板,其特征在于,所述电路板上分别设置有fpga,ad芯片及相关时钟芯片,da芯片,高稳时钟晶振,一路sfp接口,sas连接器,电源和led,若干连接器和系统辅助电路,所述fpga外接有ddr3内存颗粒,用以实现数据缓存。

2.根据权利要求1所述的一种多通道高速数据处理系统的采集存储模块,其特征在于,所述fpga设置有一片,且所述fpga用以实现数据采集、存储、下变频功能。

3.根据权利要求1所述的一种多通道高速数据处理系统的采集存储模块,其特征在于,所述ddr3内存颗粒设置为两组8片,所述ad芯片设置有两片,所述da芯片设置有一片。

4.根据权利要求1所述的一种多通道高速数据处理系统的采集存储模块,其特征在于,所述高稳时钟晶振为一路高稳时钟晶振,且所述高稳时钟晶振对外输出100mhz正弦时钟,幅值≥2vpp。

5.根据权利要求1所述的一种多通道高速数据处理系统的采集存储模块,其特征在于,所述一路sfp接口用以对外实现万兆网接口。

6.根据权利要求1所述的一种多通道高速数据处理系统的采集存储模块,其特征在于,所述电路板设置有若干个固定孔,所述固定孔用以固定连接散热冷板。


技术总结
本实用新型公开了一种多通道高速数据处理系统的采集存储模块,包括电路板,所述电路板上分别设置有FPGA,AD芯片及相关时钟芯片,用以实现AD采集功能,DA芯片,用以实现存储数据的模拟回放功能,高稳时钟晶振,一路SFP接口,SAS连接器,电源和LED,用来实现系统供电和状态指示,若干连接器和其他系统辅助电路,方便相关接口信号外接,本采集存储模块可以实现基本的数据采集和数据存储功能,为了提高系统可维护性,本系统的AD部分设计成为独立的FMC子卡,通过FMC连接器与FPGA进行互联,有效实现模拟和数字电路隔离,提高硬件设计指标,并实现模块化设计,方便系统的维护和维修。

技术研发人员:刘喆
受保护的技术使用者:陕西亚恒电子科技有限公司
技术研发日:2020.06.16
技术公布日:2021.07.30
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1