一种并行数据高速采集装置的制造方法

文档序号:8866291阅读:355来源:国知局
一种并行数据高速采集装置的制造方法
【技术领域】
[0001]本实用新型涉及一种数据采集装置,尤其是涉及一种用于鱼雷发射组合仪和指挥仪前面板的并行数据高速采集装置。
【背景技术】
[0002]数据及信号采集是测试系统最基本的功能。数据或信号并行采集,即同时采样所有输入数据及信号。现有的鱼雷发射组合仪和指挥仪前面板的数据采集普遍采用直接采集并存储方式,该方式存在传输准确性差、速度低、抗干扰能力弱等缺陷。此外,这些仪器中分段式互连结构的逻辑电路存在时序不完全预测的缺点。
【实用新型内容】
[0003]本实用新型的目的就是为了克服上述现有技术存在的缺陷而提供一种抗干扰能力强、数据准确性高、数据传输速度快和具有可预测性等特点的并行数据高速采集装置。
[0004]本实用新型的目的可以通过以下技术方案来实现:
[0005]一种并行数据高速采集装置,其特征在于,包括鱼雷发射组合仪、指挥仪前面板、第一滤波模块、第二滤波模块、CPLD芯片和中心加固计算机,所述的第一滤波模块、CPLD芯片、第二滤波模块依次相连,所述的鱼雷发射组合仪、指挥仪前面板分别与第一滤波模块相连,所述的中心加固计算机与第二滤波模块相连。
[0006]所述的鱼雷发射组合仪和指挥仪前面板上均包括开关量输出电路和指示灯。
[0007]所述的中心加固计算机与第二滤波模块通过并口电缆线相连,所述的鱼雷发射组合仪、指挥仪前面板分别通过并口电缆线与第一滤波模块相连。
[0008]与现有技术相比,本实用新型具有以下优点:
[0009]1、数据准确性高、抗干扰能力强,在信号传入和传出并行数据高速采集装置时,首先对数据信号进行滤波,有效地提高了数据传输的可靠性,
[0010]2、数据传输速度快,信号数据通过并行电缆进行传输;
[0011]3、逻辑电路具有可预测性,避免了分段式互连结构时序不完全预测的缺点。
【附图说明】
[0012]图1为本实用新型的结构示意图。
【具体实施方式】
[0013]下面结合附图和具体实施例对本实用新型进行详细说明。
[0014]实施例
[0015]如图1所示,一种并行数据高速采集装置,包括鱼雷发射组合仪1、指挥仪前面板
2、第一滤波模块31、第二滤波模块33、CPLD芯片32和中心加固计算机4,所述的第一滤波模块31、CPLD芯片32、第二滤波模块33依次相连组成并行数据高速采集装置,所述的鱼雷发射组合仪1、指挥仪前面板2分别与第一滤波模块31通过并行电缆相连,所述的中心加固计算机4与第二滤波模块33通过并行电缆相连。
[0016]所述的鱼雷发射组合仪I和指挥仪前面板2上包括开关量和指示灯。
[0017]本装置主要通过对CPLD芯片进行编程,完成数据采集工作。CPLD芯片主要是由可编程逻辑宏单元围绕中心的可编程互连矩阵单元组成。CPLD内部采用固定长度的金属线进行各逻辑块的互连,所以设计的逻辑电路具有可预测性,避免了分段式互连结构时序不完全预测的缺点。
【主权项】
1.一种并行数据高速采集装置,其特征在于,包括鱼雷发射组合仪、指挥仪前面板、第一滤波模块、第二滤波模块、CPLD芯片和中心加固计算机,所述的第一滤波模块、CPLD芯片、第二滤波模块依次相连,所述的鱼雷发射组合仪、指挥仪前面板分别与第一滤波模块相连,所述的中心加固计算机与第二滤波模块相连。
2.根据权利要求1所述的一种并行数据高速采集装置,其特征在于,所述的鱼雷发射组合仪和指挥仪前面板上均包括开关量输出电路和指示灯。
3.根据权利要求1所述的一种并行数据高速采集装置,其特征在于,所述的中心加固计算机与第二滤波模块通过并口电缆线相连,所述的鱼雷发射组合仪、指挥仪前面板分别通过并口电缆线与第一滤波模块相连。
【专利摘要】本实用新型涉及一种并行数据高速采集装置,包括鱼雷发射组合仪、指挥仪前面板、第一滤波模块、第二滤波模块、CPLD芯片和中心加固计算机,所述的第一滤波模块、CPLD芯片、第二滤波模块依次相连,所述的鱼雷发射组合仪、指挥仪前面板与第一滤波模块相连,所述的中心加固计算机与第二滤波模块相连。与现有技术相比,本实用新型具有可预测性、抗干扰能力强、数据准确性高等优点。
【IPC分类】G05B19-042
【公开号】CN204576136
【申请号】CN201520184382
【发明人】杨志鸿
【申请人】上海黄浦船用仪器有限公司
【公开日】2015年8月19日
【申请日】2015年3月30日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1