专利名称:点对点交流耦合外围设备的电源管理的制作方法
技术领域:
本发明涉及电源管理领域。更具体地说,本发明涉及管理点对点的、AC耦合外围设备的功率状态。
背景技术:
多种电子产品可使用外围设备,并且多种总线结构已被开发用于耦合外围设备与电子产品。例如,今天的许多计算机包括传统的PCI(外设部件接口)总线用以耦合到外围设备如以太网接口、无线局域网设备,以及PCMCIA(个人计算机存储卡国际协会)端口用于将调制解调器、存储器等添加到笔记本式计算机。
功耗在许多电子产品中是日益重要的参数,尤其在移动设备如笔记本式计算机、蜂窝电话和个人数据助理中,其中功耗可直接影响电池的寿命。外围设备可占据许多电子产品的总功耗的很大部分,所以多种技术已被开发用于管理外围设备的功耗。当被选择的外围设备例如不被使用时,这些技术中的许多可以独立地关闭或关断被选择的外围设备。例如,笔记本式计算机中的调制解调器在调制解调器没有被插入电话机插孔时可被断电。类似地,在用户无动作一段时间之后,显示器可被断电。
今天的计算机经常用ACPI(高级配置与电源接口)方法使外围设备置于多种功率状态。ACPI功率状态可包括D0(完全开启)、D1(部分断电至第一级别)、D2(部分断电至第二级别)以及D3(断电)。许多ACPI方法可在软件中实现。例如,计算机的操作系统可通过设备驱动器与外围设备进行通信。当操作系统指示设备驱动器使外围设备置于特定功率状态(例如D2)时,设备驱动器可查阅ACPI方法表来识别计算机中需要采取什么行为来达到所期望的功率状态。
常常由于漏电,某些外围设备在系统的其它部分仍然活动时不应被完全断电。例如在传统的PCI总线上,多个外围设备可共享同一总线。所以,如果一个PCI设备被断电,则总线上来自其它设备的总线活动的电源可能泄露到被断电的设备中。除了浪费电源之外,泄漏可引起各种各样的问题。例如,泄露可实际地引起设备以未知的、不可控的状态加电。
为了避免泄漏问题,PCI可重新规定ACPI的D3状态为D3hot和D3cold。在D3hot状态,外围设备可被大部分断电,但将保持对总线事务的响应,因此来自总线的泄漏通常不是问题。在D3cold状态,外围设备除了一些少量的用于识别唤醒事件的辅助电源外,可被完全断电。D3cold状态明显是更低的功率状态,但是,总线接口按D3cold状态被禁止,所以泄漏成为问题。因此,多数PCI外围设备决不置于D3cold状态。
本发明的示例在附图中被描述。然而附图并不限制本发明的范围。图中相似的附图标记指示相似的元件。
图1描述了本发明的实施例可被使用的笔记本式计算机。
图2描述了本发明的实施例可被使用的PCI Express连接的一个实施例。
图3描述了具有公共电源线拓扑结构的外围设备的一个实施例。
图4描述了降低功率状态的方法的一个实施例。
图5描述了增加功率状态的方法的一个实施例。
图6描述了禁止电源的方法的一个实施例。
图7描述了开启电源的方法的一个实施例。
图8描述了降低功率状态的方法的一个实施例,其中外围设备可共享公共的拓扑结构。
图9描述了增加功率状态的方法的一个实施例,其中外围设备可共享公共的拓扑结构。
图10描述了可执行本发明的各种功能的硬件系统的一个实施例。
图11描述了存储可执行本发明的各种功能的指令的机器可读介质的一个实施例。
具体实施例方式
在如下描述中,为了提供对本发明的彻底的理解,许多特定细节被阐明。然而那些本领域的技术人员将会理解,本发明在没有这些特定细节下也可被实现,本发明并不限于所描述的实施例,并且本发明可在多种备选实施例中实现。在其它示例中,没有详细地描述众所周知的方法、程序、组件和电路。
说明书的一部分将使用本领域技术人员通常采用的用以将他们工作的实质传达给其它本领域技术人员的术语来描述。同样,说明书的一部分将以通过编程指令的执行而被完成的操作的术语形式来描述。本领域技术人员可较好的理解,这些操作通常采取例如通过电学组件可被存储、转移、合并以及进行其它操作的电、磁、或光信号的形式。
各种操作将以有助于理解本发明的方式被描述为依次执行的多个离散步骤。然而说明书中的顺序不应当解释为意味着这些操作必须按照它们被呈现的顺序来执行,甚至是与顺序无关的。最后,短语“在一个实施例中”的重复使用并不必须指同一实施例,尽管它可能是。
本发明的实施例可管理通过点对点的、AC耦合总线结构连接到系统的外围设备中的电源。通过外围设备和系统之间的点对点连接,没有其它外围设备共享总线,所以来自其它外围设备的泄漏可被避免。而且,通过外围设备和系统之间的AC耦合,系统和外围设备之间的泄漏也可被避免。在这种情况下,甚至在系统的其它部分仍然活动时,本发明的实施例可使外围设备置于特别低的功率状态。
图1描述了可包括本发明的各种实施例的笔记本式计算机100的示例。本发明的实施例也可用于多种其它的产品和系统中,例如台式计算机、服务器计算机、蜂窝电话、个人数据助理等。
在所描述的示例中,笔记本式计算机100包括处理器110、存储控制集线器(MCH)120以及输入/输出控制集线器(ICH)130。MCH120可管理对动态随机存取存储器(DRAM)125的访问。ICH130可通过大量总线结构(例如传统的PCI总线结构以及PCI Express总线结构)管理对大量外围设备的访问。
传统的PCI总线结构可包括ICH 140中的PCI端口140以及PCI设备141、143和145,它们都能通过共享总线148耦合到端口140。由于设备141、143和145共享总线148,漏电可能是个问题,潜在地阻止设备141、143和145置于某低功率状态(如D3cold状态)。
另一方面,PCI Express使用点对点的、AC耦合总线(如总线160)。PCI Express端口150可耦合到PCI Express设备151,PCI Express端口152可耦合到PCI Express设备153,而PCI Express端口154可耦合到PCI Express设备155,它们都使用分开的总线如总线160。由于设备151、153和155不共享公共总线,设备中的泄漏可被减少或消除。此外,由于PCI Express总线是AC耦合的,低频信号(如漏电流)也可在这些设备和端口之间被减少或消除。由于泄漏可被大量避免,本发明的实施例可使设备151、153和155置于低功率状态(如D3cold)。本发明的其它实施例实际上可使用任意点对点的、AC耦合总线结构。
图2更详细地描述了端口150和设备151之间的PCI Express连接的示例。总线160可包括两对差分线路,其中一对差分线路用于将信息发送(TX)到设备151,而另一对差分线路用于从设备151接收(RX)信息。这四条线通常一起被称为“通道”。其它实施例可使用多条通道,其中2通道连接包括8条单独的线路,4通道连接包括16条单独的线路等。
通道中的每条线路都包括电容(如电容210)。信息可被承载在使用高速载波信号的差分对上,通常在大约2.5千兆赫兹进行切换。这种高频率的交流(AC)信号可通过电容,就像电容被短路一样。对于低频信号,电容像是被开路,提供端口150和151之间的低频隔离。换句话说,每条线路中的电容都AC耦合到端口150和151。点对点的差分对以及AC耦合,最初被设计用于提供特别好的信号质量以及高数据率。
设备151可包括控制寄存器240。利用这个寄存器,设备151的大部分功率状态可被设置。例如,设备驱动器可通过总线160向寄存器240写入值来指示设备进入状态D0、D1、D2或D3hot。端口150也可断言复位信号220以复位设备151。
端口150可包括类似的控制寄存器230。例如,设备驱动器可为了各种目的通过ICH 130向寄存器230写入值。例如,设备驱动器可向寄存器230写入值以禁止2.5GHz的载波信号。
时钟发生器250可向设备151提供时钟信号。时钟信号可被时钟发生器250中的时钟门255禁止。例如,当笔记本式计算机100进入挂起模式并且设备151被迫进入低功率状态时,时钟信号可被禁止。在所描述的实施例中,通过使用SM(系统管理)总线260的操作系统,时钟发生器250和时钟门255可被控制。在其它实施例中,时钟信号可被时钟发生器外部的电路禁止,并且电路可以多种方式进行控制,包括GPIO(通用输入输出)连接。
设备151可耦合到许多工作电压轨道(rail)280。电压轨道可提供设备151执行各种功能所需要的电源。在所描述的实施例中,设备151耦合到12伏轨道和3伏轨道。其它外围设备可使用不同电压,以及或多或少的电压轨道。
设备151也可耦合到3伏辅助电压270。其它实施例可使用更高或更低的辅助电压,或者根本不使用辅助电压。设备151可从辅助电压270中获取少量的功率用以维持某些小功能(如监视电源管理事件)。例如,设备151可是笔记本式计算机100中的PCMCIA接口。当PCMCIA卡槽里没有卡时,或者当卡槽里的卡未激活时(如没有插入电话出口的调制解调器卡),操作系统可使设备151置于低功率状态。如果卡已插入或卡被激活,则设备151可使用辅助电源以监控卡槽并触发电源管理事件(PME)295。PME 295可通知操作系统设备151应被重新加电。
除了压控开关290,图2中说明的示例旨在表示广泛多样的普遍使用的PCI Express连接。
本发明的实施例可使用压控开关290来通过禁止设备的工作电源使设备151置于较低的功率状态(如D3cold)。例如操作系统可指示设备驱动器以使设备151进入D3功率状态。通过向寄存器240写入值,设备驱动器可使设备151设置于D3hot。然后为了下到D3cold,设备驱动器可使用开关290完全禁止工作电源。除了开启开关290之外,本发明的实施例可禁止来自时钟发生器250的时钟信号以及来自端口150的载波信号以阻止信号被驱动到断电设备中。本发明的实施例也可在移动到低功率状态之前断言复位信号220,并且只在设备151被重新加电之后撤销对它的断言,以便阻止设备151不稳定时的任意通信。甚至在工作电源完全被禁止时,本发明的实施例在例如设备151需要监控唤醒事件时可维持辅助电压270。
图2描述了本发明的实施例如何能够操作单独的设备。如图3所示,本发明的实施例也能在设备组上操作。PCI Express端口300、310、320、330和340可分别耦合到PCI Express设备305、315、325、335和345。每个连接都和图2中所示的连接相似。与其使用专用电源轨道,不如305、315和325设备组共享一条电源轨道,而335和345设备组可共享另一条电源轨道。压控360可禁止任意电压轨道的电源。但是,禁止一条轨道将禁止连接到那条轨道的组中的所有设备的电源。换句话说,除非组中的所有设备都可被一起禁止,否则电源不应被禁止。
其它实施例可包括或多或少的组,并且每个组可包括或多或少的设备。类似地,许多电源轨道可被供应给设备,并且不同的设备可使用不同数量的电源轨道。
所描述的实施例包括功率状态监控器350。任何时候设备305、315、325、335和345中的一个进入或退出低功率状态,则设备的功率状态可通过监控器350被跟踪。然后,任何时候组中的所有设备都置于其中工作电源可被禁止的功率状态,则设备组可被一起禁止。
监控器350可以多种方法被实现。例如,监控器350可表示被操作系统执行的功能。监控器350也可表示被组中每一个设备的设备驱动器共同执行的功能。例如,不论何时设备驱动器使它的设备置于D3hot,它可支撑组中其它设备驱动器的功率状态。假设它们全都置于D3hot,则所有的设备驱动器可启动将组共同移入D3cold的方法。相反地,如果设备驱动器需要将它的设备移出D3cold,则它可在所有的设备驱动器中启动将组共同移出D3cold的方法。在另一示例中,与其查询来自其它驱动器的功率状态信息,不如监控器350代表设备驱动器将它们设备的功率状态所报告到的ICH中的共享寄存器。
图4-9描述了根据本发明的各种实施例的某些上述方法。
图4说明了移动设备到低功率状态的高级别的示例。特别是在410,方法可接收将设备置于低功率状态的指示。例如,指示可以是从驱动器到操作系统的信息,指示设备已经一段时间不活动并且可以被断电。作为另一示例,指示可以是从操作系统到设备驱动器,指示整个系统(包括设备)将要被断电。
然后,响应指示,方法可在420禁止设备的工作电源。例如,这可能包括来自操作系统的消息,以指示设备驱动器进入低功率状态。同样地,这可包括设备驱动器执行使设备置于低功率状态的功能。
图5说明了将设备移出低功率状态的高级别的示例。在510,方法可接收将设备置于较高功率状态的指示。指示可包括例如从设备到驱动器,或通过驱动器到操作系统的PME(电源管理事件)信号。指示也可包括从操作系统到驱动器的消息,指示例如整个系统从挂起模式被唤醒,或者设备需要用于特殊目的。
在520,响应指示,方法能启动操作电源。例如,这可包括来自操作系统的消息,以指示设备驱动器进入较高功率状态。类似地,这可包括设备驱动器执行使设备置于较高的功率状态的功能。
图6描述了可以实现将设备移动到较低功率状态的特定功能的示例。例如,图6中说明的方法可用于图4中的功能420。在610,方法在设备上断言复位,为禁止电源作准备。通过首先断言复位,方法可在设备不稳定时减少出错机会。
然后在620,方法可禁止耦合到设备的端口。例如,方法可向端口中的寄存器写值以禁止载波信号,从而载波信号在被设备断电后将不被驱动进入设备。在630,方法由于相似的原因可禁止时钟信号。
在640,方法可禁止一个或多个工作电源轨道。电源轨道可用多种方法禁止。例如,方法可包括在SMBus或GPIO上发送信号来打开每条电源轨道的开关。所描述的实施例还说明方法可维持设备的辅助电源。
图7描述了可被实现将设备移动到较高功率状态的特定功能的示例。例如,图7中所示的方法可用于图5中的功能520。在710,方法可开启任何向设备馈电的工作电源轨道。在720,方法可等待一段时间以允许设备稳定。在730,方法可开启时钟信号,并而在740,方法可撤销断言复位信号。最后在750,方法可开启耦合到设备的端口。
图8描述了当某些设备可共享电源轨道时将设备移动到较低功率状态的示例。在810,设备可检测到设备准备好移动到较低的功率状态。例如,方法可识别出何时设备被移动到D3hot状态。
在820,方法可进行检查以了解是否设备与其它设备共享拓扑结构。换句话说,方法可确定是否设备是启动电源轨道的一组设备中的一部分。如果设备不是组中的一部分,则方法可在830禁止设备的工作电源。许多技术(例如图6中所示的技术)都可被使用。
然而在820如果设备是组中的一部分,则方法可在840识别组中所有设备的功率状态。例如,如上所述,这可包括查询设备驱动器、咨询寄存器等。在850,方法可确定是否组中所有的设备都准备好移动到较低的功率状态。例如,如果组中所有的设备都在D3hot,则该组可能准备完毕。如果任一设备不在D3hot,则该组可能没有准备完毕。
如果在850组没有准备完毕,则方法可返回到810以等待下一次检测。如果在850组准备完毕,则方法可同时禁止组中所有设备的工作电源。例如,类似于图6中所示的方法可同时在组中所有设备中执行。断电方法在某些设备中可更快地执行。在这种情况下,额外的功能可被添加以在开启电源轨道开关之前同步设备。这与在开启开关之前添加一些延迟一样简单,但是许多技术可被使用。
图9描述了当某些设备可共享电源轨道时将设备移动到较高功率状态的示例。在910,方法可检测到设备准备好移动到较高功率状态。在920,方法可确定是否设备是共享电源轨道拓扑结构的组的一部分。如果设备不是组的一部分,则方法可开启设备的工作电源。例如,类似于图7中所示的方法可被使用。然而如果设备是组中的一部分,则方法可同时开启组中所有设备的工作电源。类似于图7中所示的方法可在组中每一个设备上启动。如同将一个组断电,某些实施例可包括同步过程的功能。
图1-9描述了许多实现的特定细节。其它实施例可不包括所有被描述的元件,可不同地排列元件,可结合一个或多个元件,可包括额外的元件等。例如,许多设备可用作图2中的开关290,包括FET(场效应晶体管)。此外,本发明的实施例不需要局限于PCI Express外围设备。本发明的实施例实际上可应用于使用点对点的、AC耦合总线结构的任意外围设备。
除了图1中所示的笔记本式计算机100,本发明的实施例可用于广泛多样的硬件系统。例如,图10描述了可将本发明的各个实施例的功能集合在一起的通用硬件系统的一个实施例。在所描述的实施例中,硬件系统包括耦合到高速总线1005的处理器1010,它通过总线桥1030耦合到输入/输出(I/O)总线1015。临时存储器1020耦合到总线1005。永久存储器1040耦合到总线1015。I/O设备1050也耦合到总线1015。I/O设备1050可包括显示设备、键盘、一个或多个外部网络接口等。
某些实施例可包括额外的组件,可不要求所有上述所有组件,或者可结合一个或多个组件。例如,临时存储器1020可在处理器1010芯片上。永久存储器1040或者可被去除并且临时存储器1020可用电可擦除可编程只读存储器(EEPROM)代替,其中软件例程在EEPROM的适当位置被执行。某些实现可采用所有组件都耦合到的单总线,而其它实现可包括各种额外的组件可被耦合的一个或多个额外的总线和总线桥。类似地,各种备选内部网络可被使用,包括如基于带有存储控制集线器和I/O控制集线器的高速系统总线的内部网络。额外的组件可包括额外的处理器、CD ROM驱动器、额外的存储器以及其它本领域中众所周知的外围设备。
如上所述本发明的各种功能,可利用一个或多个这些硬件系统被实现。在一个实施例中,功能可在硬件系统中被实现为可被一个或多个执行单元(如处理器1010)执行的指令或例程。如图11所示,这些机器可执行指令1110可用任意机器可读存储介质1120进行存储,包括内部存储器,如图10中的存储器1020和1040,以及各种外部或远程存储器,如硬件驱动器、磁盘、CD-ROM、磁带、数字视频或通用盘(DVD)、激光盘、闪存、网络上的服务器等。在一个实现中,这些软件程序可使用C编程语言编写。然而可以理解,这些程序可以任意广泛多样的编程语言来实现。
在另一备选实施例中,本发明的各种功能可在离散的硬件或固件中实现。例如,一个或多个专用集成电路(ASIC)可被编程实现一个或多个上述功能。在另一示例中,本发明的一个或多个功能可在额外的电路板上的一个或多个ASIC中实现,并且电路板可被插入上述计算机。在另一示例中,一个或多个可编程门阵列(PGA)可用于实现本发明的一个或多个功能。然而在另一示例中,硬件和软件的结合可用于实现本发明的一个或多个功能。
因此,描述了管理点对点的、AC耦合外围设备的功率状态。然而阅读过前面的描述之后,本领域技术人员将会理解本发明的许多改变和修改,可以理解经由图解说明而显示和描述的特定实施例决不旨在被认为是限制性的。因此,对特定实施例细节的引用也不旨在限制权利要求书的范围。
权利要求
所要求的权利要求是1.一种方法,包括接收将外围设备置于低功率状态的指示,所述外围设备通过点对点的、AC耦合总线结构耦合到系统;以及禁止所述外围设备的工作电源。
2.如权利要求1所述的方法,其中所述点对点的、AC耦合总线结构包括PCI(外设部件接口)Express总线。
3.如权利要求1所述的方法,其中所述低功率状态包括ACPI(高级配置与电源接口)、D3cold功率状态。
4.如权利要求1所述的方法,其中禁止工作电源的步骤包括在外围设备上断言设备复位;在点对点的、AC耦合总线结构的相对端禁止耦合到所述外围设备的系统端口;禁止耦合到所述外围设备的时钟;以及禁止一个或多个耦合到所述外围设备的工作电压轨道。
5.如权利要求1所述的方法,其中禁止工作电源的步骤包括在低功率状态下维持到所述外围设备的辅助电压的供应。
6.如权利要求1所述的方法,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且禁止工作电源的步骤包括识别所述多个外围设备中每一个的功率状态;以及当所有的所述多个外围设备准备置于低功率状态时,禁止工作电源。
7.如权利要求1所述的方法,还包括接收使所述外围设备返回到较高功率状态的指示;以及开启所述外围设备的工作电源。
8.如权利要求7所述的方法,其中开启工作电源的步骤包括开启一个或多个耦合到所述外围设备的工作电压轨道;为使工作电压轨道稳定而延迟一段时间;开启耦合到所述外围设备的时钟;在所述外围设备上撤消对设备复位的断言;以及在点对点的、AC耦合总线结构的相对端开启耦合到所述外围设备的系统端口。
9.如权利要求7所述的方法,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且开启工作电源的步骤包括同时开启所有的所述多个外围设备的工作电源。
10.一种装置,包括禁止外围设备的工作电源的逻辑,以将外围设备置于低功率状态,所述外围设备通过点对点的、AC耦合总线结构耦合到系统。
11.如权利要求10所述的装置,其中所述禁止工作电源的逻辑包括在所述外围设备上断言设备复位信号的复位电路;在点对点的、AC耦合总线结构的相对端禁止耦合到所述外围设备的系统端口的端口控制电路;禁止耦合到所述外围设备的时钟信号的时钟门;以及禁止一个或多个耦合到所述外围设备的工作电压轨道的压控电路。
12.如权利要求10所述的装置,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且所述禁止工作电源的逻辑包括识别所述多个外围设备中每一个的功率状态以及当所有的所述多个外围设备准备置于低功率状态时禁止工作电源的逻辑。
13.如权利要求10所述的方法,还包括开启所述外围设备的工作电源的逻辑,以使所述外围设备返回到较高功率状态。
14.如权利要求13所述的装置,其中所述开启工作电源的逻辑包括开启一个或多个耦合到所述外围设备的工作电压轨道的压控电路;为使工作电压轨道稳定而延迟一段时间,然后开启耦合到所述外围设备的时钟信号的时钟门;在所述外围设备上撤消对设备复位信号断言的复位电路;以及在点对点的、AC耦合总线结构的相对端开启耦合到所述外围设备的系统端口的端口控制电路。
15.如权利要求13所述的设备,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且所述开启工作电源的逻辑包括同时开启所有的所述多个外围设备的工作电源的逻辑。
16.其上存储有机器可执行指令的机器可读介质,当指令被执行时,实现包括包括以下步骤的方法接收将外围设备置于低功率状态的指示,所述外围设备通过点对点的、AC耦合总线结构耦合到系统;以及禁止所述外围设备的工作电源。
17.如权利要求16所述的机器可读介质,其中禁止工作电源的步骤包括在所述外围设备上断言设备复位;在点对点的、AC耦合总线结构的相对端禁止耦合到所述外围设备的系统端口;禁止耦合到所述外围设备的时钟;以及禁止一个或多个耦合到所述外围设备的工作电压轨道。
18.如权利要求16所述的机器可读介质,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且禁止工作电源的步骤包括识别所述多个外围设备中每一个的功率状态;以及当所有的所述多个外围设备准备置于低功率状态时,禁止工作电源。
19.如权利要求16所述的机器可读介质,所述方法还包括接收使所述外围设备返回到较高功率状态的指示;以及开启所述外围设备的工作电源。
20.如权利要求19所述的机器可读介质,其中开启工作电源的步骤包括开启一个或多个耦合到所述外围设备的工作电压轨道;为使工作电压轨道稳定而延迟一段时间;开启耦合到所述外围设备的时钟;在所述外围设备上撤消对设备复位的断言;以及在点对点的、AC耦合总线结构的相对端开启耦合到所述外围设备的系统端口。
21.如权利要求19所述的机器可读介质,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定设备,并且开启工作电源的步骤包括同时开启所有的所述多个外围设备的工作电源。
22.一种系统,包括笔记本式计算机;笔记本式计算机中的点对点的、AC耦合总线;连接到所述点对点的、AC耦合总线的一端的外围端口;连接到所述点对点的、AC耦合总线的另一端的外围设备;禁止所述外围设备的工作电源以将所述外围设备置于低功率状态的逻辑。
23.如权利要求22所述的系统,其中所述禁止工作电源的逻辑包括在所述外围设备上断言设备复位信号的复位电路;在点对点的、AC耦合总线结构的相对端禁止耦合到所述外围设备的系统端口的端口控制电路;禁止耦合到所述外围设备的时钟信号的时钟门;以及禁止一个或多个耦合到所述外围设备的工作电压轨道的压控电路。
24.如权利要求22所述的系统,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且所述禁止工作电源的逻辑包括识别所述多个外围设备中每一个的功率状态以及当所有的所述多个外围设备准备置于低功率状态时禁止工作电源的逻辑。
25.如权利要求22所述的系统,还包括开启所述外围设备的工作电源并且使所述外围设备返回到较高功率状态的逻辑。
26.如权利要求25所述的系统,其中所述开启工作电源的逻辑包括开启一个或多个耦合到所述外围设备的工作电压轨道的压控电路;为使工作电压轨道稳定而延迟一段时间,然后开启耦合到所述外围设备的时钟信号的时钟门;在所述外围设备上撤消对设备复位信号断言的复位电路;以及在点对点的、AC耦合总线结构的相对端开启耦合到所述外围设备的系统端口的端口控制电路。
27.如权利要求25所述的系统,其中所述外围设备包括共享工作电压轨道的多个外围设备中的特定外围设备,并且所述开启工作电源的逻辑包括同时开启所有的所述多个外围设备的工作电源的逻辑。
全文摘要
本发明的实施例可接收使外围设备置于低功率状态的指示。外围设备可通过点对点的、AC耦合总线结构耦合到系统。为了进入低功率状态,外围设备的工作电源可被禁止。
文档编号G06F1/32GK101095096SQ200580045407
公开日2007年12月26日 申请日期2005年12月28日 优先权日2004年12月31日
发明者B·库珀 申请人:英特尔公司