专利名称:在具有多电源域的集成电路内维持输出i/o信号的制作方法
技术领域:
本发明涉及集成电路的领域。尤其是,本发明涉及在集成电路内维持输出信号的领域,在该集成电路中,例如,该电路的部分经加电和断电以作为省电技术的一部分。
背景技术:
已知提供具有多电源域(multiple power domain)的集成电路。这些电源域允许该集成电路的部分在它们不被需要时被断电(把它们的供应电压移除),因此节省能量。当这发生时,由正断电的电源域所产生的且被该集成电路的另一部分或与该集成电路联合操作的某其它电路所需要的输出信号继续维持在其原始状态是重要的。例如,在集成电路内的两个电源域之间, 一个电源域可以将特定偉值传递给另外的(多个)电源域,其中,该位值被用于控制另一电源域中的处理。如果另一(多个)电源域能够继续处理,则即使第一电源域断电,该控制信号也应该被维持。
实现维持来自正在断电的电源域(例如,核心电路的区域)内的电路的输出信号的一种方式是用闩锁单元(latch cell)的包装(wrapper)环绕该电源域。在该电源域断电之前,该电源域内的电路正产生的输出
电;:戈的断电期间能够维"其功率。n样的技;确实有效时,、它经受
闩锁单元的动作必须自中央控制器而被命令和协调的缺点。例如,在该域断电之前的周期(cycle)内,必须为该闩锁提供适当的控制和时钟信号以将该输出值移至该闩锁中。这增加了该集成电路及其在操作期间的控制的复杂性。
发明内容
从一个方面来看,本发明提供一种集成电路,包含由核心电源电路以核心电源电压供电的核心电路,该核心电路具有核心输出;由输出电源电路供电的输出电路,该输出电源电路与该核心电源电 路分开地被控制且被耦合至该核心电路用以从该核心输出接收核心信 号,该输出电路至少部分地根据该核心信号来产生具有多个不同输出状
态之一的输出信号;
电压感测电路,其被耦合至该核心电源电路且响应于该核心电源电 压降至阈值电平以下的感测而断言电压低(voltage-low)信号;
模式信号存储器(mode signal store),其响应于保持预选信号而存 储指示是否预选了信号保持的模式信号;其中,
当该模式信号指示预选了保持时,该输出电路响应于对该电压低信 号的断言而独立于该核心信号维持该输出信号的当前输出状态。
本技术提供了机制,由此,可以使协同电压感测电路和模式信号存 储器发生作用的输出电路负责控制其自己的操作,用以当核心电路在其 电源域的边界时维持输出信号值。维持输出信号的需求由存储在模式信 号存储器中的模式信号来预选(例如,提前设置)和指示。典型地,在 设计时已知哪些输出信号需要在断电期间被保持,因此无须等至断电发 生之前的周期才指示应该执行这样的信号维持操作。在以此方式预选和 存储的输出信号的保留的请求下,该电压感测电路本身能够监视至易受 断电影响的核心电路的供应电压,并且感测该电压何时降至阈值之下。 当该核心电源电压降至此阈值以下且模式信号指示输出信号状态要被 维持时,则该输出电路能够转换至操作以便独立于通过核心电路被供应 给它的信号地维持其输出状态,所述核心电路使或者正在使其核心电源 电压移除。使对输出信号状态的维持能够变为自维持,该方式有利地减 少与电源域断电和加电相关联的控制开销。
应当理解,为给定的输出信号维持的输出状态可能变化,并且可能 是被驱动至高电压电平的状态、被驱动至低电压电平的状态和未被驱动 的高阻抗状态中的任一个。所希望的结果是在该核心电路断电之后应 当维持断电之前的输出信号的效应,因此,例如,若该输出信号由于未 被驱动且处于高阻抗状态而没有效应,则这应该在整个断电期间被维持。
该电压感测电路可能被布置用以以基本固定的输出电源电压操作 以便确立核心电源电压是否已降至阈值以下,其中核心电源电压能够相 对于所述基本固定的输出电源电压被维持。然而,当该电压感测电路适
7应于工作范围内的不同输出电源电压以便将该核心电源电压的阈值电 平维持成基本上恒定时,该机制的设计可重用性得以增强。以该方式使
该电压感测电路自适应的附加开销多过(more than )由改进的设计重用 能力所弥补的。此外,该电压感测电路能够在与正断电的核心电路的区 域相关联的输出信号中的一些或全部之间被共享且因此该电压感测电 路的开销被深度摊销。
若模式信号未指示保持被预选且电压低信号被断言,则该输出电路 可以通过产生具有未被驱动的高阻抗状态的输出信号来作出响应。此行 为是"安全的",在于它减少了输出信号由于负责控制所迷输出信号的 电平的核心电路的断电而对其他电路产生的不希望的影响的可能性。
应当理解,该集成电路有时会完全断电且在这些状况下,该输出电 源电压也将被断电。当恢复该输出电源电压时,本发明的实施例可以使 用请求复位电路来把该模式信号存储器复位至指示未预选保持的状态。 这总体上允许集成电路的更可靠的加电,原因在于它减少了输出电路寻 求错误地维持实际上并不需要的输出信号状态的可能性。
当使用差动信令时,由于这种差动信令对于控制信号的绝对值较不 敏感,输出电路在其维持当前输出状态的动作期间或不在集成电路作为 整体开启期间的控制的鲁棒性得以改进。
某些实施例能够使用解复用电路来转换电压低信号,用以根据模式 信号产生保持有效信号或该开启控制信号。
如上所述,该输出电路可以安置在该集成电路内的多个不同的点 处。典型地,该输出电路典型地是提供緩冲作用的输出信号緩沖器电路。 緩冲可以与正被驱离芯片的输出信号相关联,或它可以是电源域之间的 緩冲,可能地或者在电源域之间或者为了产生芯片外(off-chip)信号而 实现电压电平位移。
从另一方面来看,本发明提供一种集成电路,包含
由核心电源装置以核心电源电压供电的核心电路装置,该核心电路 装置具有核心输出;
由输出电源装置供电的输出电路装置,该输出电源装置与该核心电 源装置分开地被控制,且被耦合至该核心电路装置用以从该核心输出接 收核心信号,该输出电路装置至少部分地根据该核心信号来产生具有多 个不同输出状态之一的输出信号;耦合至该核心电源装置的电压感测装置,用于感测该核心电源电压 且用于响应对该核心电源电压降至阈值电平以下的感测而断言电压4氐
信号;
响应保持预选信号的模式信号存储装置,用于存储指示是否预选信 号保持的模式信号;其中,
当该模式信号指示预选保持时,该输出电路装置响应于对该电压低 信号的断言而独立于该核心信号维持该输出信号的当前输出状态。
从又一方面来看,本发明提供操作集成电路的方法,该方法包含步
骤
4吏用核心电源电路以核心电源电压对核心电路供电,该核心电路具 有核心输出;
使用输出电源电路对输出电路供电,该输出电源电路与该核心电源 电路分开地被控制;
用该输出电路从该核心输出接收核心信号;
至少部分地根据该核心信号,用该输出电路产生具有多个不同输出 状态之一的输出信号;
用耦合至该核心电源电路的感测电路感测该核心电源电压; 响应于该核心电源电压降至阈值电平以下的感测而断言电压低信
号;
响应于保持预选信号,在模式信号存储器中存储指示是否预选信号 保持的模式信号;且
当该模式信号指示预选保持时,响应于对所述电压低信号的断言而 独立于该核心信号维持该输出信号的当前输出状态。
从对结合附图来阅读的举例说明的实施例的下列详细描述中,本发 明的上述和其它目的、特征及优点将是显而易见的。
图1示意性图示具有多个电源域的集成电路; 图2示意性图示输出緩沖器单元,通过所述输出緩沖器单元传递由 经受断电的核心电路产生的核心信号;
图3是图示被用于控制图2的电路的控制信号的信号时序图; 图4是复位信号发生器的晶体管级图;图5是自适应电压感测电路的晶体管级图6是提供电平位移和输出状态维持功能的输出信号緩冲器单元的 晶体管级图;和
图7是示意性图示本技术的操作的示例的流程图。
具体实施例方式
图1示意性图示了在芯片边界3之内并入多个电源域PDO、 PD1、 PD2和PD3的集成电路2。功率控制器(power controller) 4操作用以
产生独立的域电源电压Vddo、 Vddl、 Vdd2和Vdd3,这些域电源电压被用
于对相应的电源域PDO、 PD1、 PD2和PD3供电。如所知,在这样的多 电源域电路中,电源域^见需要可以独立地被加电或断电。
在图1中还举例说明了输入/输出緩沖器单元6,在电源域之间以及 在电源域与该集成电路2的外部之间都提供所述输入/输出緩沖器单元 6。这些输入/输出緩沖器单元6提供了电平位移(level shifting)能力以 便处理任一侧上的不同电源工作电压并且根据本技术被用以当预选该 维持(保留)功能时选择性地维持输出信号状态。所述输出緩沖器单元 配有由功率控制器4产生的其自己的输出电路电源电压IOVdd,并且这 独立于至单独的电源域PDO 、 PD 1 、 PD2和PD3的电源电压的开启(power on)状态或关闭(poweroff)状态而被维持。
图2示意性图示了耦合到核心电路10的输出电路8。核心信号12 由核心电路10产生并且被传递至输出电路8。如果由核心电路10产生 的输出使能信号(output enable signal) 14指示该核心信号有效且应该 被驱出(drive out),则控制该输出电路8内的输出緩冲器16以使其接 通并且把该核心信号以输出信号的形式例如驱出至焊盘(pad) 20。应 当理解,除了改变该输出信号的阻抗之外,输出緩沖器16也能够改变 电压,诸如作为电平位移功能的一部分。该输出电路8配有其自己的输 出电源电压IOVdd。闩锁电路(latch circuit) 18、 20分别锁存核心信号 12和使能或禁用该输出緩沖器16的信号。这容许当核心电源电压Vdd 被移除时所述信号得以维持(若预选了状态维持操作的话)。
在图2中还举例说明了控制电路22的块。该控制电路22能够在许 多输出单元8之间被共享,因此与提供该控制电路22相关联的开销被 深度摊销。在该控制电路22内配有自适应感测电路(adaptive sensingcircuitry) 23,如果核心电源电压Vdd降至阈值以下,则该自适应感测电 路23响应于核心电源电压Vdd而产生电压低信号。模式闩锁(mode latch) 24用于存储指示是否预选保持的模式信号。模式闩锁24由保持预选信 号26设定。复位信号发生器28用于当输出电源电压IOVdd开启时产生 用于使模式闩锁24复位的复位信号。模式闩锁24内的模式信号被供给 解复用器(demultiplexer) 30,该解复用器30用于转换由该自适应感测 电路23产生的电压低信号,用以提供保持有效信号(retention active signal) RTO或开启控制信号(power-on control signal) SNS。保持有效 信号RTO及开启控制信号SNS这两者都使用差动信令(differential signalling )。
应当理解,图2图示了用于在体系结构级别执行本技术的电路,并 且可以提供用于实现本技术的电路的许多不同的详细实现方式。这些不 同的详细的替代实现方式包含在本技术之内。
图3是说明图2内的各控制信号的行为的控制信号时序图。在图3 中所举例说明的操作开始时,集成电路2作为整体被断电。第一动作是 输出电源电压IOVdd的加电。该输出电源电压的加电由功率控制器4控 制。当检测到该加电时复位信号发生器28产生复位信号且该复位信号 使才莫式闩锁24复位。由于核心电源电压Vdd尚未被加电,所以自适应感 测电路23将产生指示该核心电源电压Vdd低于阈值的电压低信号。解复 用器30将在已经在模式闩锁24内被复位的模式信号的控制下转换此电 压低信号以便形成开启控制信号SNS。该开启控制信号SNS用于关闭输 出电路18内的开关SW1以便禁用输出緩沖器16并且迫使该输出信号 在开启操作期间进入高阻抗不驱动状态。输出信号因此为三态 (tri-stated )。
随时间推进,电源电压Vdd被加电,因此升至阈值电平以上使得自 适应感测电路23不再产生电压低信号,因此开启控制信号SNS将被解 断言(deassert)。输出电路8的正常操作于是开始由核心电路10产生核 心信号12以及通过由该核心电路10产生的输出使能信号14使能和禁 用输出緩沖器16。
如果核心信号12和要由输出緩冲器16产生的输出信号的性质如此 头见定(dictate),则通过4吏用4呆持预选4言号(retention preselecting signal) RET可以预选输出信号的输出状态的保持,以便在核心电源电压断电时执行输出状态的保持。该保持预选信号RET能够由集中化的 (centralised)控制器产生。可替换地,它能够由被设计用以在核心电 源电压已经被加电之后激发(fire)若干周期的本地电路(local circuit) 产生。在设计时间通常已知的是,对于给定的输出信号是否期望输出状 态维持。如果对于给定的输出信号从不需要输出信号维持,则可以把保 持预选信号RET限制为低。该保持预选信号RET被锁存在模式闩锁24 内。
当正常操作即将结束且核心电源电压即将被关闭(例如为了省电的 原因),于是,自适应感测电路23将本地感测降至阈值电平以下的核心 电源电压,且断言(assert)电压低信号。由于现在设置模式闩锁24内 的模式信号,所以解复用器30将路由该电压低信号以用作保持有效信 号RTO,该保持有效信号RTO被传递至输出电路8。与需要绝对电平 (absolute level)的信号相比较而言,该保持有效信号能够再使用差动信令 以改进其鲁棒性。这样的鲁棒性在加电和断电操作期间非常重要,原因 在于在这样的情况下绝对信号电压电平可能是不确定的。该保持有效信 号RTO用于打开在输出电路8内所举例说明的所有三个开关SW1 、SW2 和SW3以使闩锁18及20用以维持被输入至输出緩冲器16的核心信号 12的最终值(last value)和该输出使能信号14的当前状态。因此,输 出緩沖器16将维持三种状态之一,所述三种状态即将输出信号驱动 至低电压,将输出信号驱动至高电压,或高阻抗状态,在所述高阻抗状 态下输出信号未被驱动。
总之,由控制电路22产生的保持有效信号RTO和开启控制信号SNS 控制输出电路8内的开关S1、 S2及S3。在集成电路2的加电期间,SNS 信号为高而RTO信号为4氐,开关SW2打开而开关SW1闭合,因此输出 緩沖器16为三态。在正常操作期间,SNS和RTO这两者皆为低,开关 SW1打开而开关SW2和开关SW3闭合。在保持操作期间,所有三个开 关SW1、 SW2及SW3都打开。
保持预选信号RET仅需一次被脉动用以设置模式闩锁24。 一旦在 模式闩锁24内设置了模式信号,那么如果核心电源电压Vdd被断电则自 适应感测电路23和输出电路8内的电路将一起用以维持输出信号的状 态。
图4、图5和图6给出了可以被用于实施图2的体系结构的示例晶体管级电路。图4示出了复位信号产生电路28的示例。该复位信号产 生电路28响应于输出电源电压IOVdd的加电而产生用于模式闩锁24的 复位信号。门(gate) PM11和PM12与电阻器R3—起形成分压器,该 分压器感测输出电源电压IOVdd电压电平。门PM16与NM11将该电压 数字化为逻辑电平。门PM17、 NM12、 PM18和NM13提供另外的波形 整形(wave shaping)。门PM13、 PM14和PM15提供反馈路径,以减少 在复位信号产生电路28内的静态泄漏电流。
图5图示了自适应电压感测电路23的示例晶体管级实现方式。门 PM5、 PM4、 NM2和NM3与电阻器Rl —起形成自偏压有源负栽 (self-biased active load )。这提供了对输出电源电压IOVdd的电平基本上 不敏感的跨导(trans-conductance )。该自偏压有源负载的动作用以调整 作为感测门NM1的负载的门PM1、 PM2和PM3的门输入端处的电压。 在图5中所举例说明的SENSE信号是指示核心电源电压Vdd是在阈值电 平以上还是以下的电压低信号。在输出电源电压变化的情况下,该阈值 电平基本上维持恒定。电阻器R2是用于为自偏压负栽提供弱起动电流 的高值电阻器。
图6图示了输出电路8的晶体管级实现方式。该示例中的输出电路 8用作电平位移器、用作緩沖器并且用以提供先前所描述的输出状态维 持功能。提供输出状态维持的附加功能是通过添加在图6中标记有"*" 的四个门而实现的。应当看出差动信令被用于开启控制信号SNS和应 用于关于基本上对称的电路的多个点处的保持有效信号RTO。类似地, 输出使能信号q和核心信号a以差动信令的形式被提供。
图7是示意性示出在一个示例实施例中的本技术的操作的流程图。 在步骤32,该过程等待要由自适应感测电路23检测的核心电源电压的 开启。当检测到这样的开启时,然后步骤34确定是否预选保持模式, 如由在模式闩锁24内的模式信号指示的。如预选保持模式,则步骤38 在开启期间维持由输出緩冲器16产生的输出信号的当前输出状态。如 果没有预选保持模式,则步骤36用以使输出信号处于三态(将其置入 未被驱动的高阻抗状态)。在步骤40,该过程等待核心电源电压变得大 于阈值电平。当这被实现时,该过程进行至步骤42,在该步骤42中正 常操作被使能,其中核心输出信号及核心输出使能信号被用于控制输出 緩沖器16以便确定输出緩沖器状态(输出被驱动为低、输出被驱动为高或输出未被驱动)。在步骤44,该过程确定是否产生保持预选信号 RET。若产生这样的信号,则通过步骤46在模式闩锁24内存储模式信 号。步骤48确定核心电源电压是否已降至阈值电平以下。若核心电源 电压尚未降至阈值电平以下,则继续进行正常操作且处理返回至步骤 44,在步骤44过程继续关注保持预选操作的设置。当步骤48的确定是 核心电源电压已降至低于阈值电平时,则处理继续进行至步骤50,在步 骤50做出关于保持操作是否已经通过模式闩锁24内的模式信号的设置 而被预选的确定。若已经预选了保持操作,则步骤52用以控制输出电 路8以便维持当前输出信号状态,如先前所描述。若保持尚未被预选, 则绕过步骤52。
应当理解,图7的流程示了正以连续方式执行的过程。由于这 些过程能够由硬件电路元件来执行,所以,本技术领域技术人员应当理 解,这些过程中的一些可以并行发生或以不同的相对次序发生。该流程 图是一个可能的总体控制方案的一个表示。
尽管参考附图在此已经详细地描述了本发明的举例说明的实施例, 但应当理解,本发明不限于那些精确的实施例,并且本领域技术人员在 不偏离由所附的权利要求定义的本发明的范围和精神的情况下能够在 其中实现各种改变及修改。
权利要求
1. 一种集成电路,包含由核心电源电路以核心电源电压供电的核心电路,所述核心电路具有核心输出;由输出电源电路供电的输出电路,所述输出电源电路与所述核心电源电路分开地被控制,且所述输出电源电路被耦合至所述核心电路用以从所述核心输出接收核心信号,所述输出电路至少部分地根据所述核心信号来产生输出信号,所述输出信号具有多个不同输出状态中的一个;电压感测电路,其耦合至所述核心电源电路,并且响应于对所述核心电源电压降至阈值电平以下的感测而断言电压低信号;模式信号存储器,其响应于保持预选信号而存储指示是否预选信号保持的模式信号;其中,当所述模式信号指示预选保持时,所述输出电路响应于对所述电压低信号的断言而独立于所述核心信号维持所述输出信号的当前输出状态。
2. 如权利要求l所述的集成电路,其中所述多个不同输出状态包含 被驱动至高电压电平的状态; 被驱动至低电压电平的状态;以及 未被驱动的高阻抗状态。
3. 如权利要求l所述的集成电路,其中所述输出电源电路以输出电 源电压对所述输出电路供电,并且所述电压感测电路适应于在操作范围 内的不同输出电源电压,用以把所迷核心电源电压的所述阈值电平维持 成基本上恒定。
4. 如权利要求l所述的集成电路,其中当所述模式信号未指示预选 保持时,所述输出电路响应于对所述电压低信号的断言而产生具有未被 驱动的高阻抗状态的输出信号。
5. 如权利要求l所述的集成电路,包含请求复位电路,所述请求复 位电路响应于由所述输出电源电路对所述输出电路的加电而把所述模 式信号存储复位为指示未预选保持的状态。
6. 如权利要求l所述的集成电路,其中所述输出电路被控制用以通 过保持有效信号维持所述当前输出状态,所述保持有效信号是差动信 号。
7. 如权利要求4所述的集成电路,其中所述输出电路被控制用以通 过开启控制信号产生具有所述未被驱动的高阻抗状态的所述输出信号, 所述开启控制信号是差动信号。
8. 如权利要求6所迷的集成电路,其中所述输出电路被控制用以通过开启控制信号产生具有所述未被驱 动的高阻抗状态的所述输出信号,所述开启控制信号是差动信号;以及 包含对根据所述模式信号所转换的电路进行解复用,用以使用所述电压 低信号来产生所述保持有效信号和所述开启控制信号中的一个。
9. 如权利要求l所述的集成电路,其中所述输出电路是输出信号緩 冲器电路。
10. 如权利要求l所述的集成电路,包含电源控制电路,其耦合至所 述核心电源电路且可操作用以在所述输出电源电路保持使能时使能和 禁用所述核心电源电路。
11. 如权利要求10所述的集成电路,其中在所述核心电源电路被禁 用时,所述电压感测电路、所述模式信号存储器与所述输出电路的组合 操作独立地维持所述当前输出状态。
12. 如权利要求l所述的集成电路,包含含有核心电路的多个电源 域,并且每个电源域均具有独立可控制的电源电路。
13. —种集成电路,包含核心电路装置,其由核心电源装置以核心电源电压供电,所述核心 电路装置具有核心输出;输出电路装置,其由输出电源装置供电,所述输出电源装置与所述 核心电源装置分开地被控制,且所述输出电源装置被耦合至所述核心电 路装置用以从所述核心输出接收核心信号,所述输出电路装置至少部分 地根据所述核心信号来产生具有多个不同输出状态之一的输出信号;电压感测装置,其耦合至所述核心电源装置用于感测所述核心电源 电压且用于响应于对所述核心电源电压降至阈值电平以下的感测而断 言电压低信号;模式信号存储器装置,其响应于保持预选信号而用于存储指示是否 预选信号保持的模式信号;其中,当所述模式信号指示预选保持时,所述输出电路装置响应于对所述电压低信号的断言而独立于所述核心信号维持所述输出信号的当前输 出状态。
14. 一种操作集成电路的方法,所述方法包含步骤使用核心电源电路以核心电源电压对核心电路供电,所述核心电路 具有核心输出;使用输出电源电路对输出电路供电,所述输出电源电路与所述核心 电源电路分开地被控制;用所迷输出电路从所迷核心输出接收核心信号;至少部分地根据所述核心信号,用所述输出电路产生输出信号,所 述输出信号具有多个不同输出状态中的一个;用耦合至所述核心电源电路的感测电路感测所述核心电源电压;响应于对所迷核心电源电压降至阈值电平以下的感测而断言电压 低信号;响应于保持预选信号而在模式信号存储器中存储指示是否预选信 号保持的模式信号;以及当所迷模式信号指示预选保持时,响应于对所迷电压低信号的断言 而独立于所述核心信号维持所述输出信号的当前输出状态。
15. 如权利要求14所述的方法,其中所述多个不同输出状态包含 被驱动至高电压电平的状态; 被驱动至低电压电平的状态;及 未被驱动的高阻抗状态。
16. 如权利要求14所述的方法,其中所述输出电源电路以输出电源 电压对所迷输出电路供电,并且所迷电压感测电路适应于在操作范围内 的不同输出电源电压,用以把所述核心电源电压的所述阈值电平维持成 基本上恒定。
17. 如权利要求14所述的方法,其中当所述模式信号未指示预选保 持时,响应于对所述电压低信号的断言而产生具有未被驱动的高阻抗状 态的输出信号。
18. 如权利要求14所迷的方法,包含响应于由所述输出电源电路对 所述输出电路的加电,把所述模式信号存储器复位为指示未预选保持的 状态。
19. 如权利要求14所述的方法,包含控制所述输出电路用以使用保持有效信号来维持所述当前输出状态,所述保持有效信号是差动信号。
20. 如权利要求17所述的方法,其中控制所述输出电路用以使用开 启控制信号产生具有所述未驱动的高阻抗状态的所述输出信号,所述开 启控制信号是差动信号。
21. 如权利要求19所述的方法,包含控制所述输出电路,用以使用开启控制信号产生具有所述未被驱动 的高阻抗状态的所迷输出信号,所述开启控制信号是差动信号;以及根据所述模式信号,用解复用器电路转换所述电压低信号,用以产 生所述保持有效信号和所述开启控制信号中的一个。
22. 如权利要求14所述的方法,其中所述输出电路是输出信号緩沖 器电路。
23. 如权利要求14所述的方法,包含在所述输出电源电路保持使能 时,使能和禁用所述核心电源电路。
24. 如权利要求23所述的方法,其中当所述核心电源电路被禁用时, 所述电压感测电路、所述模式信号存储器和所述输出电路的组合操作独 立地维持所述当前输出状态。
25. 如14所述的方法,包含单独地控制含有核心电路的多个电源域 的电源。
全文摘要
本发明涉及在具有多电源域的集成电路内维持输出I/O信号。集成电路配有能选择地被加电或断电的电源域PD0、PD1、PD2及PD3。缓冲由这种电源域内的核心电路10产生的信号12的输出电路8有其自己的输出电源电压IOV<sub>dd</sub>。自适应电压感测电路23感测至核心电路10的核心电源电压何时降至阈值电平以下并产生电压低信号。若已预选的输出信号保持对关心的输出信号有效,输出电路8通过维持输出信号状态(输出信号被驱动为低、输出信号被驱动为高或输出信号处于高阻抗驱动状态)对电压低信号作出响应。通过在射(on-shot)脉冲预选保持模式,脉冲的值被存储在模式闩锁24内指示是否需要保持。当适应的电压感测电路23本身感测核心电路10的电压电平降至阈值以下时,激活保持操作。
文档编号G06F1/26GK101458554SQ200810186309
公开日2009年6月17日 申请日期2008年12月15日 优先权日2007年12月13日
发明者B·B·王, G·邢, P·索尼 申请人:Arm有限公司