专利名称:电脑电源开启信号控制电路的制作方法
技术领域:
本发明涉及一种信号控制电路,特别是一种电脑电源开启信号控制电路。
背景技术:
主板对于上电的要求是很严格的,各种上电的必备条件都要有着先后的顺序,一 项条件满足后才可以转到下一步,如果其中的某一个环节出现了故障,则整个上电过程不 能继续下去。下面具体介绍一下整个Power Sequencing (上电时序)的详细过程插上ATX (全 称 Advanced Technology Extended)电源之后,检查 5VSB、3VSB、1. 8VSB、1. 5VSB、1. 2VSB 等 待机电压是否正常的转换出来(5VSB和3VSB的待机电压是每块主板上都必须要有的,其 它待机电压则依据主板芯片组的不同而不同);检查RSMRST#信号是否为3. 3V的高电平, RSMRST#信号是用来通知南桥5VSB和3VSB待机电压正常的信号,这个信号如果为低,则南 桥收到错误的信息,认为相应的待机电压没有起来,所以不会进行下一步的上电动作;短接 主板上的电源开关,发送出PWBTN#(Power Button,电源按钮)信号给南桥,南桥转出SLP_ S3#信号(S3休眠信号)给一个三极管的基极,这个三极管的集电极接ATX电源的PSON引 脚,发射极接地,SLP_S3#为高电平,此三极管的集电极、发射极导通,将PS0N#拉低,完成上 电过程。由于SLP_S3#信号处于高电平时可将PS0N#拉低,此时主板电源开启,输出各路低 压直流电源为主板上的元件供电;SLP_S3#信号处于低电平时PS0N#信号为高电平,主板电 源关闭,各路电源的电压跳变为低电平。如果PS0N#信号处于高电平的时间过短,随即又跳 变为低电平时,主板上的各路输出电压来不及关闭,就又被开启,容易造成时序混乱,导致 电脑死机。
发明内容
鉴于以上内容,有必要提供一种电脑电源开启信号控制电路。一种电脑电源开启信号控制电路,包括一主板电源连接器及一延时电路,所述延 时电路的输入端接入由电脑的超级输入输出芯片发出的电源开启信号,所述延时电路的输 出端连接至所述主板电源连接器上的电源开启针脚。相较于现有技术,本发明电脑电源开启信号控制电路利用延时电路延迟所述电源 开启信号的传输,以防止开启信号的快速跳变导致电脑死机。
图1是本发明较佳实施方式电脑电源开启信号控制电路的电路图。
具体实施例方式请参阅图1,本发明电脑电源开启信号控制电路较佳实施方式包括一延时电路100及一电源开关电路200。所述延时电路100的输入端接PS0N# (Power On,电源开启)信号,该PS0N#信号来 源于主板的Super 1/0(超级输入/输出)芯片,所述延时电路100的输出端连接至主板电 源连接器20的PSON针脚。所述延时电路100包括一时序控制芯片10,所述时序控制芯片10各引脚的功能定 义如下 所述时序控制芯片10的Vin引脚通过一电阻Rl连接至所述PS0N#信号;一电容 Cl 一端接地,另一端接至所述电阻Rl和Vin引脚之间;一电阻R2的一端接地,另一端接至 所述电阻Rl和Vin引脚之间。所述时序控制芯片10的ENIN引脚及Vcc引脚均接至一 +3. 3V 的备份电源(+3.3VSB),GND引脚接地。所述+3. 3V的备份电源接一滤波电容C2。所述时 序控制芯片10的CEXT引脚外接一电容C3,该电容C3的容量为33nF(纳法)。所述时序控 制芯片10的ENOUT引脚连接至所述主板电源连接器20的PSON针脚。所述时序控制芯片 10的延时时间T与电容C3的容量C之间的计算公式为T = (CX4.8X 106)+35us,时间单 位为微秒。在本较佳实施方式中所述延时时间T = (33X ICT9X4. 8X IO6)+35 = 35. 1584 微秒,即所述时序控制芯片10的输入信号与输出信号之间的延时为35. 1584微秒。所述主板电源连接器20包括24个针脚,分别与一外接交流电源的ATX电源供应 器(图未视)的相应接线相连。所述主板电源连接器20各针脚的功能如下
所述PSON针脚为低电平(0V 0.8V)时,电源开启,所述主板电源连接器20输出 多路低压直流电源(如12V,5V,3. 3V等)。所述PSON针脚为高电平(2V 5. 25V)时所述多 路低压直流电源关闭。所述PSON针脚通过一电阻R3及R4接+5V的备份电压(+5V_AUX), 所述电阻R3的一端与所述PSON针脚相连,另一端接一电容C4及所述电阻R4,所述时序控 制芯片10的ENOUT引脚通过所述电阻R3与所述PSON针脚相连。工作时,由于所述延时电路100的延时作用,所PS0N#信号滞后传送至所述主板电源连接器20的PSON引脚,可防止PS0N#信号快速跳变导致时序混舌L。例如,用户频繁操作 电源按钮,PS0N#信号跳变一次后,随即又跳变第二次,两次跳变的时间间隔很短,电源尚未 完全关闭,就收到开启命令,开关机时序发生混乱,易导致电脑死机。或者当系统刚进入S3 休眠状态时(此时S3信号由高电平跳变为低电平),马上就被唤醒,S3信号随即又跳变为 高电平,PS0N#信号与S3信号的电平高低状态相反,先从低电平跳变为高电平,随即又从低 电平跳变为高电平,在很短的时间内对电源进行关闭又开启的动作,电源尚未完全关闭,就 收到开启命令,开关机时序发生混乱,易导致电脑死机。但是,由于有所述延时电路100的 作用,跳变后的PS0N#信号会在电源完全关闭后再传输至所述主机电源连接器20的PSON 针脚,可避免上述时序混乱的情况发生。
权利要求
一种电脑电源开启信号控制电路,包括一主板电源连接器,其特征在于所述开关机电路还包括一延时电路,所述延时电路的输入端接入由电脑的超级输入输出芯片发出的电源开启信号,所述延时电路的输出端连接至所述主板电源连接器上的电源开启针脚。
2.如权利要求1所述的电脑电源开启信号控制电路,其特征在于所述延时电路包括 一时序控制芯片,所述时序控制芯片包括一连接至所述电源开启信号的输入引脚及一连接 至所述主板电源连接器的电源开启针脚的输出引脚。
3.如权利要求2所述的电脑电源开启信号控制电路,其特征在于所述时序控制芯片 还包括一接有备份电源的电源引脚及一接地弓I脚。
4.如权利要求3所述的电脑电源开启信号控制电路,其特征在于所述时序控制芯片 还包括一接有一电容的引脚。
5.如权利要求4所述的电脑电源开启信号控制电路,其特征在于所述时序控制芯片 的延时时间与所述电容之间的关系为T = (CX4.8X106)+35, T代表延时时间,单位是微 秒,C代表所述电容的容量,所述控制芯片将接收到的电源开启信号延时T微秒之后再输出 至所述电源连接器的电源开启引脚。
6 .如权利要求5所述的电脑电源开启信号控制电路,其特征在于所述电容为33纳法。
7.如权利要求4所述的电脑电源开启信号控制电路,其特征在于所述时序控制芯片 还包括一接有备份电源的使能引脚,所述使能引脚高电平有效,允许所述时序控制芯片输 出接收到的信号,所述使能引脚低电平时所述时序控制芯片不能输出接收到的信号。
8.如权利要求1所述的电脑电源开启信号控制电路,其特征在于所述主板电源连接 器上的电源开启针脚为低电平时所述主板电源连接器输出多路低压直流电源。
9.如权利要求8所述的电脑电源开启信号控制电路,其特征在于所述主板电源连接 器上的开关机针脚的电平跳变为高电平时所述多路低压直流电源关闭。
全文摘要
一种电脑电源开启信号控制电路,包括一主板电源连接器及一延时电路,所述延时电路的输入端接入由电脑的超级输入输出芯片发出的电源开启信号,所述延时电路的输出端连接至所述主板电源连接器上的电源开启针脚。本发明电脑电源开启信号控制电路利用延时电路滞后电源开启信号的传输,防止开启信号跳变过快导致电脑死机的现象。
文档编号G06F1/26GK101907914SQ20091030285
公开日2010年12月8日 申请日期2009年6月2日 优先权日2009年6月2日
发明者陈齐杰 申请人:鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司