专利名称:一种具有门电路控制功能的嵌入式计算机主板的制作方法
技术领域:
本实用新型涉及一种嵌入式计算机主板,尤其是一种具有门电路控制功能的嵌入 式计算机主板。
背景技术:
目前,公知的ATMEL公司的AT91SAM9261S芯片有217个输入输出引脚,这些输入 输出引脚提供了 CPU的输入输出以及控制功能,为了提供尽可能多的输入输出和控制功 能,ATMEL公司在AT91SAM9261S芯片的引脚上采用了复用技术,即某个或者某多个引脚,在 某个外部条件下可提供某种接口信号输入输出,或者在某个其它外部条件下,提供另外某 种接口信号的输入输出,上述二者不可同时使用。ATMEL公司对AT91SAM926IS芯片的PC14 引脚、PC15引脚进行了复用,定义PC14引脚为外部存储芯片NandFlash的片选控制线CE#, 或者为串口 COM4的输出引脚TXD,PC15引脚为外部存储芯片NandFlash的Ready信号线, 或者为串口 COM4的输入引脚RXD。ATMEL公司在AT91SAM9261S芯片内部内置了一个简单的R0MB00T启动程序,该程 序定义使用该CPU的嵌入式主板在启动的时候必须要通过PC14、PC15引脚访问外部存储芯 片NandFlash,然后使存储在外部存储芯片NandFlash上的操作系统启动来接管嵌入式计 算机的控制权。而PC14、PC15这两条复用的引脚,如果不经过特殊处理,直接引出的话,只能连接 外部存储芯片NandFlash或者串口之一,也就是说,AT91SAM9261S芯片,如果启动的时候, 根据系统需要连接了外部存储芯片NandFlash信号线的话,串口 COM4将无法使用。
发明内容本实用新型目的是为了克服上述缺陷,提供一种具有门电路控制功能的嵌入式计 算机主板,该计算机主板使在嵌入式计算机主板上AT91SAM9261S芯片能在启动时顺利访 问外部存储芯片NandFlash芯片并且防止在系统启动后PC14引脚、PC15引脚复用技术导 致的串口 COM4无法使用的不足。本实用新型的技术方案是本实用新型的嵌入式计算机主板采用了特殊的门电路控制设计,可以使中央处理 器AT91SAM9261S芯片既可以在启动的时候通过PC14引脚、PC15引脚访问外部存储芯片 NandFlash,又可以使系统启动后PC14引脚、PC15引脚转为连接串口 COM4的控制信号线,而 且在系统启动后,外部存储芯片NandFlash的控制引脚由AT91SAM9261S芯片的PC6和PC7 引脚代替。一种具有门电路控制功能的嵌入式计算机主板,包括中央处理器和外部存储芯片 NandFlash、还包括门电路控制模块,所述中央处理器的PC14引脚与所述门电路控制模块 的输入信号端Al连接,中央处理器的PC15引脚与门电路控制模块的输入信号端X2连接, 中央处理器的PC6引脚与门电路控制模块的输入信号端A3连接,中央处理器的PC7引脚与门电路控制模块的输入信号端Y2连接,中央处理器的PC4引脚与门电路控制模块的控制信 号端B连接;外部存储芯片NandFlash的片选控制信号线CE#与门电路控制模块的控制信 号端Xl连接,外部存储芯片NandFlash的Ready控制信号线与门电路控制模块的控制信号 端A2连接。本实用新型的计算机主板还包括串口 COM4,所述串口 COM4的输出信号线TXD与门 电路控制模块的控制信号端Yl连接,串口 COM4的输入信号线RXD与门电路控制模块的控 制信号端A4连接。本实用新型的计算机主板还包括串口 COM2、串口 COM3和串口 C0M5,所述串口 COM2、串口 COM3与中央处理器相连;串口 C0M5通过通讯控制器16C550与中央处理器相连。本实用新型的计算机主板还包括与中央处理器连接的USB功能模块、通用异步串 口、GPIO通用输入输出信号线和以太网接口器件,本实用新型的计算机主板还包括与中央处理器相连的同步动态随机存取储器 SDRAM和IXD及触摸屏接口模块。本实用新型的计算机主板还包括通过可编程逻辑控制器件与中央处理器连接的 精简ISA总线。本实用新型的计算机主板还包括分别位于主板两侧的用于进行电气信号的输入 输出的第一双排插针器件和第二双排插针器件,第二双排插针器件与精简ISA总线和串行 通讯总线连接。所述中央处理器为AT91SAM9261S芯片。所述门电路控制模块为由分离的门电路 器件组成或者为集成的二选一多路转换器芯片。所述集成的二选一多路转换器芯片为采用S0P16封装的74AHC157芯片。本实用新型的有益效果是本实用新型的具有门电路控制功能的嵌入式计算机主板使本嵌入式计算机主板 的AT91SAM9261S芯片既可以在启动的时候通过PC14引脚、PC15引脚访问外部存储芯片 NandFlash芯片,又可以使系统启动后PC14引脚、PC15引脚转为连接串口 COM4的控制信号 线,而且在系统启动后,外部存储芯片NandFlash的控制引脚由AT91SAM9261S芯片的PC6 引脚和PC7引脚代替。这样,既可以保证嵌入式计算机主板正常启动,又可以保证启动后串 口 COM4和外部存储芯片NandFlash的正常访问和使用。
图1是本实用新型的电路原理框图。图2是本实用新型的门电路控制模块的连接示意图。图3是本实用新型的门电路控制模块的控制逻辑示意图。
具体实施方式
以下结合附图对本实用新型作进一步描述一种具有门电路控制功能的嵌入式计算机主板,包括中央处理器,用于高速处理、 运算嵌入式主板内外部的相关数据;精简ISA总线,与所述中央处理器连接,用于扩展标准 外围硬件设备,其包括8位数据总线、5位或13位地址总线、1位中断信号线、IO读写功能模块、片选信号功能模块;分别位于主板两侧的用于进行电气信号的输入输出的第一双排 插针器件和第二双排插针器件,第二双排插针器件与精简ISA总线连接;第一双排插针器 件和第二双排插针器件均为2排各36针0. 1英寸的双排插针器件。本实用新型还包括与中央处理器和第一双排插针器件连接的USB功能模块、通用 异步串口、GPIO通用输入输出信号线和以太网接口器件。本实用新型还包括具有控制功能 的门电路控制模块。本实用新型提供一个特殊的门电路控制模块控制,其控制逻辑见表1。表1.门电路控制模块控制逻辑表
权利要求一种具有门电路控制功能的嵌入式计算机主板,包括中央处理器和外部存储芯片NandFlash、其特征是还包括门电路控制模块,所述中央处理器的PC14引脚与所述门电路控制模块的输入信号端A1连接,中央处理器的PC15引脚与门电路控制模块的输入信号端X2连接,中央处理器的PC6引脚与门电路控制模块的输入信号端A3连接,中央处理器的PC7引脚与门电路控制模块的输入信号端Y2连接,中央处理器的PC4引脚与门电路控制模块的控制信号端B连接;外部存储芯片NandFlash的片选控制信号线CE#与门电路控制模块的控制信号端X1连接,外部存储芯片NandFlash的Ready控制信号线与门电路控制模块的控制信号端A2连接。
2.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于还包括串口 COM4,所述串口 COM4的输出信号线TXD与门电路控制模块的控制信号端Y1 连接,串口 COM4的输入信号线RXD与门电路控制模块的控制信号端A4连接。
3.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于还包括串口 COM2、串口 COM3和串口 C0M5,所述串口 COM2、串口 COM3与中央处理器相连; 串口 C0M5通过通讯控制器16C550与中央处理器相连。
4.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于还包括与中央处理器连接的USB功能模块、通用异步串口、GPI0通用输入输出信号线和 以太网接口器件,
5.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于还包括与中央处理器相连的同步动态随机存取储器SDRAM和IXD及触摸屏接口模块。
6.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于还包括通过可编程逻辑控制器件与中央处理器连接的精简ISA总线。
7.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于还包括分别位于主板两侧的用于进行电气信号的输入输出的第一双排插针器件和第二 双排插针器件,第二双排插针器件与精简ISA总线和串行通讯总线连接。
8.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在于 所述中央处理器为AT91SAM9261S芯片。
9.根据权利要求1所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在于 所述门电路控制模块为由分离的门电路器件组成或者为集成的二选一多路转换器芯片。
10.根据权利要求9所述的一种具有门电路控制功能的嵌入式计算机主板,其特征在 于所述集成的二选一多路转换器芯片为采用S0P16封装的74AHC157芯片。
专利摘要本实用新型提供一种具有门电路控制功能的嵌入式计算机主板,该计算机主板使在嵌入式计算机主板上AT91SAM9261S芯片能在启动时顺利访问外部存储芯片NandFlash芯片并且防止在系统启动后PC14引脚、PC15引脚复用技术导致的串口COM4无法使用的不足。本实用新型既可以在启动的时候通过PC14引脚、PC15引脚访问外部存储芯片NandFlash芯片,又可以使系统启动后PC14引脚、PC15引脚转为连接串口COM4的控制信号线,而且在系统启动后,外部存储芯片NandFlash的控制引脚由AT91SAM9261S芯片的PC6引脚和PC7引脚代替。
文档编号G06F1/16GK201707627SQ201020247000
公开日2011年1月12日 申请日期2010年7月5日 优先权日2010年7月5日
发明者程实 申请人:成都英创信息技术有限公司