Fpga配置文件的在线升级装置制造方法
【专利摘要】本发明公开了一种FPGA配置文件的在线升级装置,该装置包括:存储处理模块,具有存储单元和控制单元;总线切换模块,用于在控制单元的控制下,分别连通或断开第一通路和第二通路;FPGA,用于将最新的配置文件写入到存储单元中,并且还用于在控制单元的控制下,从存储单元中重新载入更新后的配置文件,进行配置;时钟提供模块,用于在进行在线升级时,为存储处理模块和FPGA提供时钟频率,时钟频率用于为存储处理模块和FPGA的工作提供工作节拍。本发明实现了利用较少的元器件完成对PFGA配置文件的在线更新,避免了FPGA配置文件在线升级时需要额外物理资源的情况发生,降低了FPGA配置文件在线升级时的投入成本。
【专利说明】FPGA配置文件的在线升级装置
【技术领域】
[0001]本发明涉及网络安全领域,具体来说,涉及一种FPGA(Field — Programmable Gate Array,现场可编程门阵列)配置文件的在线升级装置。
【背景技术】
[0002]目前,现有的FPGA设备在升级成品逻辑块时,一般是通过JTAG(Joint Test Action Group,联合测试行为组织)下载线进行烧写板载升级的,而在实际使用过程中,一 般有许多环境是不允许使用JTAG下载线,且不能够使设备进行系统断电的,此时就需要设 计一种脱离JTAG下载线的在线升级方法,通过软件或远程控制实现FPGA板卡上的芯片的 逻辑更新。
[0003]在现有技术中,业界已经提出了解决FPGA在线升级的方法,例如,在申请号为 201110060484.5,名称为一种服务器及其可编程逻辑器件的远程升级方法的专利中,提出 了利用服务器的BMC通过以太网封装JTAG协议的数据格式,并通过CPLD器件的GPIO接口 实现烧录FPGA的方法,然而,此方法需要使用CPLD、PLD、BMC等器件配合实现对FPGA的升 级,且总线为JTAG协议,实现方法所需物理资源较多,设计较复杂。
[0004]针对现有相关技术中,在进行FPGA在线升级时,所需物理资源较多,设计较复杂 的问题,目如尚未提出有效的解决方案。
【发明内容】
[0005]针对现有相关技术中,在进行FPGA在线升级时,所需物理资源较多,设计较复杂 的问题,本发明提出一种FPGA配置文件的在线升级装置,能够可以用较少的元器件实现对 FPGA的配置文件进行在线升级,降低了 FPGA在线升级时所需的物理资源。
[0006]本发明的技术方案是这样实现的:
[0007]根据本发明的一个方面,提供了一种FPGA配置文件的在线升级装置。
[0008]该FPGA配置文件的在线升级装置包括:
[0009]存储处理模块,具有存储单元和控制单元;其中,存储单元用于接收并存储FPGA 配置文件,控制单元用于在配置文件升级之前,控制总线切换模块将FPGA与存储处理模块 之间的第一通路连通、将FPGA与存储处理模块之间的第二通路断开,并且根据存储单元接 收到的最新配置文件更新存储单元中的原有配置文件,以及在配置文件更新之后,控制总 线切换模块将第一通路断开、将第二通路连通,并且,触发FPGA从存储单元中重新载入更 新后的配置文件进行配置。
[0010]总线切换模块,用于在控制单元的控制下,分别连通或断开第一通路和第二通 路;
[0011]FPGA,用于将最新的配置文件写入到存储单元中,并且还用于在控制单元的控制 下,从存储单元中重新载入更新后的配置文件先,进行配置;
[0012]时钟提供模块,用于在进行在线升级时,为存储处理模块和FPGA提供时钟频率,其中,时钟频率用于为存储处理模块和FPGA的工作提供工作节拍。
[0013]其中,FPGA还用于在将最新的配置文件写入到存储单元时,对写入的配置文件进 行实时备份。
[0014]此外,FPGA还用于在将最新的配置文件写入到所述存储单元后,读取存储单元中 写入的配置文件,并将读取的配置文件与备份的配置文件进行比较,在比较结果为一致的 情况下,向控制单元发送更新命令,促使控制单元根据写入的最新配置文件更新存储单元 中的原有配置文件。
[0015]可选地,存储处理模块包括以下至少之一:NorFlash芯片、NandFlash芯片。
[0016]可选地,时钟提供模块包括以下至少之一:定频晶振、可编程晶振。
[0017]可选地,定频晶振的频率为50MHz。
[0018]本发明通过存储处理模块自身所具备的存储单元来存储FPGA的配置文件,并通 过存储处理模块自身所具备的控制单元来控制FPGA进行配置文件的升级,从而实现了利 用较少的元器件完成对PFGA配置文件的在线更新,避免了 FPGA配置文件在线升级时需要 额外物理资源的情况发生,降低了 FPGA配置文件在线升级时的投入成本。
【专利附图】
【附图说明】
[0019]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所 需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施 例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获 得其他的附图。
[0020]图1是根据本发明实施例的FPGA配置文件的在线升级装置的原理框图;
[0021]图2是根据本发明实施例的FPGA配置文件的在线升级装置的结构示意图。
【具体实施方式】
[0022]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完 整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于 本发明中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的 范围。
[0023]根据本发明的实施例,提供了一种FPGA配置文件的在线升级装置。
[0024]如图1所示,根据本发明实例的FPGA配置文件的在线升级装置包括:
[0025]存储处理模块11,具有存储单元111和控制单元112 ;其中,存储单元111用于接 收并存储FPGA配置文件,控制单元112用于在配置文件升级之前,控制总线切换模块12将 FPGA13与存储处理模块11之间的第一通路15连通、将FPGA13与存储处理模块11之间的 第二通路16断开,并且根据存储单元111接收到的最新配置文件更新存储单元中的原有配 置文件,以及在配置文件更新之后,控制总线切换模块12将第一通路15断开、将第二通路 16连通,并且,触发FPGA13从存储单元111中重新载入更新后的配置文件进行配置。
[0026]总线切换模块12,用于在控制单元112的控制下,分别连通或断开第一通路15和 第二通路16 ;
[0027]FPGA13,用于将最新的配置文件写入到存储单元111中,并且还用于在控制单元112的控制下,从存储单元111中重新载入更新后的配置文件先,进行配置;
[0028]时钟提供模块14,用于在进行在线升级时,为存储处理模块11和FPGA13提供时钟 频率,其中,时钟频率用于为存储处理模块11和FPGA13的工作提供工作节拍。
[0029]其中,FPGA13还用于在将最新的配置文件写入到存储单元111时,对写入的配置 文件进行实时备份。
[0030]此外,FPGA13还用于在将最新的配置文件写入到所述存储单元111后,读取存储 单元111中写入的配置文件,并将读取的配置文件与备份的配置文件进行比较,在比较结 果为一致的情况下,向控制单元112发送更新命令,促使控制单元112根据写入的最新配置 文件更新存储单元中的原有配置文件。
[0031]另外,在实际实施时,为了提供FPGA配置文件在线升级时的写逻辑更新或读出逻 辑加载FPGA的速度,存储处理模块可以采用NorFlash芯片,而如果控制得当,且对数据完 整性要求不高时,也可以采用成本更低的NandFlash芯片,当然,除了上述两种芯片外,也 可以选用其他的类似芯片,只要选用的芯片同时具备存储和控制功能即可。
[0032]同样的,为了提供FPGA配置文件在线升级时的写逻辑更新或读出逻辑加载FPGA 的速度,时钟提供模块可以采用定频晶振,例如,频率为50MHz的定频晶振,当然,也可以根 据实际的需求,选用可编程晶振代替。
[0033]以下通过具体实例对本发明的上述技术方案进行详细说明。
[0034]图2是FPGA配置文件的在线升级装置的结构示意,从图2中可以看出,晶振为 NorFlash芯片和FPGA在程序加载时(逻辑程序从FLASH下载到FPGA)提供参考时钟,此晶 振频率可以达到50MHz,比传统的JTAG下载先的频率(2?6MHz)高很多,NorFLASH芯片 与FPGA连接的专用控制信号和数据信号于程序正常加载时使用,这些信号同时连接到了 FPGA的普通IO引脚上,在程序加载时,这些普通IO引脚不会影响正常的记载过程,当程序 加载完成并在FPGA起作用后,这些普通IO就获得了对控制线和数据线的访问权限,此时如 果不发起加载命令,对NorFLASH芯片的操作不会影响FPGA的专用引脚的功能(即FPGA程 序加载专用引脚经在获得启动加载命令后才启用);FPGA内部逻辑通过外接的这些普通IO 引脚控制NorFLASH芯片的各个操作命令,包括擦除、读出、写入等,而这些命令均采用异步 控制的方式,控制命令的产生都是ns级的,所以比传统的通过JTAG下载线控制PROM的方 式快得多;FPGA内部的逻辑程序控制NorFLASH芯片的接口总线,其待升级的逻辑文件由主 机通过PCIE总线下传;FPGA内部的控制逻辑在将待升级的逻辑文件写入NorFLASH芯片, 并验证正确后,可以发起加载FPGA的命令,并释放FPGA与NorFLASH芯片之间的控制和数 据总线;加载FPGA的速度非常的快,一般可以达到ms级,加载完成后,主机端可以进行复位 操作,完成全部的升级工作。
[0035]由上可见,本发明是使用NorFlash芯片而不是EPROM芯片作为FPGA逻辑的存储 和加载,存储时使用异步并行接口,加载时使用同步并行接口,而且接口协议比传统的JTAG 协议简单很多,从而使得无论是在写入待更新的逻辑时,还是加载新的逻辑到FPGA时,速 度都非常的快,
[0036]综上所述,借助于本发明的上述技术方案,通过存储处理模块自身所具备的存储 单元来存储FPGA的配置文件,并通过存储处理模块自身所具备的控制单元来控制FPGA进 行配置文件的升级,从而实现了利用较少的元器件完成对PFGA配置文件的在线更新,避免了 FPGA配置文件在线升级时需要额外物理资源的情况发生,降低了 FPGA配置文件在线升 级时的投入成本。
[0037]此外,本发明还通过存储处理模块所具备的控制单元控制总线切换模块切换不同 的通路来实现FPGA配置文件的更新配置,从而保证了 FPGA配置文件在进行更新和配置时, 均能够通过对应的专用通路来实现,进而有效的提高了 FPGA配置文件更新和配置时的速 度,保证了 FPGA配置文件在线升级时的工作效率。
[0038]以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精 神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【权利要求】
1.一种现场可编程门阵列FPGA配置文件的在线升级装置,其特征在于,包括:存储处理模块,具有存储单元和控制单元;其中,所述存储单元用于接收并存储FPGA配置文件;所述控制单元用于在所述配置文件升级之前,控制总线切换模块将所述FPGA与所述存储处理模块之间的第一通路连通、将所述FPGA与所述存储处理模块之间的第二通路断开,并且根据所述存储单元接收到的最新配置文件更新所述存储单元中的原有配置文件, 以及在所述配置文件更新之后,控制所述总线切换模块将所述第一通路断开、将所述第二通路连通,并且,触发所述FPGA从所述存储单元中重新载入更新后的所述配置文件,进行配置;总线切换模块,用于在所述控制单元的控制下,分别连通或断开所述第一通路和所述第二通路;FPGA,用于将最新的配置文件写入到所述存储单元中,并且还用于在所述控制单元的控制下,从所述存储单元中重新载入更新后的所述配置文件,进行配置;时钟提供模块,用于在进行在线升级时,为所述存储处理模块和所述FPGA提供时钟频率,其中,所述时钟频率用于为所述存储处理模块和所述FPGA的工作提供工作节拍。
2.根据权利要求1所述的在线升级装置,其特征在于,所述FPGA还用于在将最新的配置文件写入到所述存储单元时,对写入的所述配置文件进行实时备份。
3.根据权利要求2所述的在线升级装置,其特征在于,所述FPGA还用于在将最新的配置文件写入到所述存储单元后,读取所述存储单元中写入的所述配置文件,并将读取的所述配置文件与备份的所述配置文件进行比较,在比较结果为一致的情况下,向所述控制单元发送更新命令,促使所述控制单元根据写入的最新配置文件更新所述存储单元中的原有配置文件。
4.根据权利要求1至3中任意一项所述的在线升级装置,其特征在于,所存储处理模块包括以下至少之一:NorFlash 芯片、NandFlas`h 芯片。
5.根据权利要求1至3中任意一项所述的在线升级装置,其特征在于,所述时钟提供模块包括以下至少之一:定频晶振、可编程晶振。
6.根据权利要求5所述的在线升级装置,其特征在于,所述定频晶振的频率为50MHz。
【文档编号】G06F13/14GK103605542SQ201310581145
【公开日】2014年2月26日 申请日期:2013年11月18日 优先权日:2013年11月18日
【发明者】张英文 申请人:曙光信息产业(北京)有限公司