一种基于ARM处理器的LXI控制器的制作方法

文档序号:36456747发布日期:2023-12-21 17:15阅读:29来源:国知局
一种基于的制作方法

本技术涉及计算机电子设备,具体涉及一种基于arm处理器的lxi控制器。


背景技术:

1、由于,计算机的主板一般包括核心处理器、核心处理器上的外设接口以及通过外设接口与核心处理器连接的其它外围电路,所以在对计算机主板进行开发时,一般采用将核心处理器与其它外围电路设计在同一块主板上,并通过核心处理器的外设接口直接连接外设,这种情况下,核心处理器不便进行更换。

2、并且,核心处理器上的外设接口一般较少,如果直接采用核心处理器上的外设接口进行外接,则会引起外设接口不够使用的问题,所以,需要对核心处理器上的外设接口进行扩展处理。


技术实现思路

1、本实用新型的目的是提供一种基于arm处理器的lxi控制器,通过核心板的本地总线与fpga进行互相通信连接,使核心板可以通过fpga外接其它逻辑电路,实现对核心板外设接口的扩展,并且,将fpga、其它外围电路设置于底板上,采用将核心板与底板进行分离的设计,方便对核心板进行更换。

2、为解决上述技术问题,本实用新型采用了以下方案:

3、一种基于arm处理器的lxi控制器,包括底板、通过板间连接器与底板连接的核心板,所述底板上包括与核心板连接的网络phy芯片、fpga、与fpga连接的外围电路,所述fpga与核心板之间进行互相通信,所述fpga通过核心板驱动网络phy芯片,所述外围电路包括多个通过i/o接口与fpga连接的其它逻辑电路,所述fpga用于扩展核心板的接口。

4、在一种优选的实施方案中,所述核心板为rk3568核心板。

5、在一种优选的实施方案中,所述核心板通过核心板上的rgmii接口与网络phy芯片连接。

6、在一种优选的实施方案中,所述底板上还包括时钟同步模块,所述网络phy芯片与时钟同步模块的输入端连接,所述时钟同步模块的输出端分别与核心板、fpga连接,所述时钟同步模块用于实现核心板与fpga的时钟同步。

7、在一种优选的实施方案中,所述底板上还包括本地总线,所述本地总线分别与核心板、fpga连接,所述核心板与fpga通过本地总线进行互相通信。

8、在一种优选的实施方案中,所述fpga外接时钟管理模块,所述时钟管理模块包括时钟输入模块、时钟输出模块,所述fpga与时钟输出模块连接,所述fpga与时钟输入模块连接。

9、在一种优选的实施方案中,所述外围电路还包括转换电路,所述fpga通过i/o接口与转换电路连接,所述转换电路外接触发总线,所述触发总线用于触发fpga。

10、在一种优选的实施方案中,所述网络phy芯片外接rj45接口。

11、本实用新型的有益效果:

12、本实用新型提供了一种基于arm处理器的lxi控制器,将核心板通过本地总线与fpga进行互相通信连接,由于fpga可以通过i/o接口外接其它逻辑电路,使核心板可以通过fpga外接其它逻辑电路,实现对核心板外设接口的扩展。

13、并且,本实用新型将fpga、与fpga连接的外围电路、与核心板连接的外围电路设置于底板上,再通过板间连接器将底板与核心板进行连接,方便开发人员对核心板进行更换。

14、其中,本实用新型还增加了时钟同步模块,所述时钟同步模块的输出端分别与核心板、fpga连接,使其可以向核心板与fpga提供同源时钟信号。



技术特征:

1.一种基于arm处理器的lxi控制器,其特征在于,包括底板、通过板间连接器与底板连接的核心板,所述底板上包括与核心板连接的网络phy芯片、fpga、与fpga连接的外围电路,所述fpga与核心板之间进行互相通信,所述fpga通过核心板驱动网络phy芯片,所述外围电路包括多个通过i/o接口与fpga连接的其它逻辑电路,所述fpga用于扩展核心板的接口。

2.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述核心板为rk3568核心板。

3.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述核心板通过核心板上的rgmii接口与网络phy芯片连接。

4.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述底板上还包括时钟同步模块,所述网络phy芯片与时钟同步模块的输入端连接,所述时钟同步模块的输出端分别与核心板、fpga连接,所述时钟同步模块用于实现核心板与fpga的时钟同步。

5.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述底板上还包括本地总线,所述本地总线分别与核心板、fpga连接,所述核心板与fpga通过本地总线进行互相通信。

6.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述fpga外接时钟管理模块,所述时钟管理模块包括时钟输入模块、时钟输出模块,所述fpga与时钟输出模块连接,所述fpga与时钟输入模块连接。

7.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述外围电路还包括转换电路,所述fpga通过i/o接口与转换电路连接,所述转换电路外接触发总线,所述触发总线用于触发fpga。

8.根据权利要求1所述的一种基于arm处理器的lxi控制器,其特征在于,所述网络phy芯片外接rj45接口。


技术总结
本技术提供了一种基于ARM处理器的LXI控制器,包括底板、通过板间连接器与底板连接的核心板,所述底板上包括与核心板连接的网络PHY芯片、FPGA、与FPGA连接的外围电路,所述FPGA与核心板之间进行互相通信,所述FPGA通过核心板驱动网络PHY芯片,所述外围电路包括多个通过I/O接口与FPGA连接的其它逻辑电路,所述FPGA用于扩展核心板的接口。

技术研发人员:宋俊,匡顺兰,唐自祥,范奔,李剑锋
受保护的技术使用者:成都恩菲特科技有限公司
技术研发日:20230628
技术公布日:2024/1/15
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1