本发明构思涉及半导体存储器,并且更具体地,涉及存储器装置、集成电路装置和集成电路装置的操作方法。
背景技术:
1、半导体存储器可以被分为易失性存储器装置(诸如静态随机存取存储器(ram)(sram)和动态ram(dram))、以及即使当对其供应的电力断开时也保持所存储的数据的非易失性存储器装置(诸如相变ram(pram)、磁ram(mram)、电阻ram
2、(rram)和铁电ram(fram))。
3、通常,dram装置通过使用诸如双倍数据速率(ddr)接口的高速接口与存储器控制器或主机通信。此时,由于没有实现信号线或数据线的阻抗匹配,因此反射经由信号线或数据线提供的信号,并且结果,存在信号质量降低的问题。
技术实现思路
1、本发明构思提供存储器装置的面积和寄生电容减小的存储器装置、集成电路装置、和集成电路装置的操作方法。
2、根据本发明构思的一方面,集成电路装置可以包括发送驱动器和均衡器。发送驱动器可以被配置为响应于发送控制数据,在将输出信号输出到外部的发送操作中通过信号线将输出信号发送到外部,并且在通过信号线从外部接收输入信号的接收操作中提供终端电阻。均衡器可以被配置为响应于均衡器控制数据,在发送操作中放大输出信号的高频分量,并且在接收操作中提供终端电阻。
3、根据本发明构思的另一方面,存储器装置可以包括存储器单元阵列、数据线驱动器和均衡器控制电路。存储器单元阵列可以包括被配置为存储数据的多个存储器单元。数据线驱动器可以被配置为在数据发送操作中经由数据线将数据发送到外部装置,并且在数据接收操作中提供终端电阻。均衡器可以被配置为响应于均衡器控制数据,执行数据发送操作中的预加重操作,并且执行数据接收操作中的管芯上终止(odt)操作。均衡器控制电路可以被配置为将均衡器控制数据提供到均衡器。
4、根据本发明构思的另一方面,包括均衡器控制电路、发送驱动器和均衡器的集成电路装置的操作方法可以包括:由均衡器控制电路接收数据和指示集成电路装置的接收操作的选择信号;由均衡器控制电路响应于指示接收操作的选择信号来选择与预加重操作对应的第一eq码和与管芯上终止(odt)操作对应的第二eq码之中的第二eq码作为第一码;由均衡器控制电路通过基于第一码和所接收的数据进行编码来生成均衡器控制数据;将所生成的均衡器控制数据输出到均衡器;以及由均衡器基于均衡器控制数据来提供终端电阻。
1.一种集成电路装置,包括:
2.根据权利要求1所述的集成电路装置,还包括:
3.根据权利要求2所述的集成电路装置,还包括:
4.根据权利要求3所述的集成电路装置,还包括:
5.根据权利要求1所述的集成电路装置,还包括:
6.根据权利要求1所述的集成电路装置,还包括:
7.根据权利要求2所述的集成电路装置,还包括:
8.根据权利要求3所述的集成电路装置,还包括:
9.根据权利要求1所述的集成电路装置,还包括:
10.根据权利要求9所述的集成电路装置,
11.根据权利要求1所述的集成电路装置,还包括:
12.根据权利要求11所述的集成电路装置,
13.根据权利要求1所述的集成电路装置,其中,所述均衡器被配置为在所述接收操作中激活。
14.根据权利要求1所述的集成电路装置,其中,所述发送驱动器和所述均衡器彼此并联连接。
15.根据权利要求1所述的集成电路装置,还包括:
16.一种存储器装置,包括:
17.根据权利要求16所述的存储器装置,还包括:
18.根据权利要求16所述的存储器装置,还包括:
19.根据权利要求18所述的存储器装置,
20.一种集成电路装置的操作方法,所述集成电路装置包括均衡器控制电路、发送驱动器和均衡器,所述操作方法包括: