一种多串行口适配器的制作方法

文档序号:6405447阅读:861来源:国知局
专利名称:一种多串行口适配器的制作方法
技术领域
本实用新型涉及一种在IBM-PC/XT、AT微型计算机及兼容机上使用的多串行口适配器。
在多用户微机系统和计算机数据通信网络中串行接口是非常重要的,特别是远程网络通讯控制器,一般要用到几十个串行器,故串行接口的实现就成了通讯控制器硬件构成的关键。
以往在PC机串行口适配器中的串行控制器,多采用异步方式的芯片,如8250,或是同步方式的芯片8251,这些芯片的集成度低,每片只有一个通道,所构成的适配器体积大,在同样大小的卡上通道数少,并且不能适应SDLC、HDLC规程。有些串行口适配器的串行控制器则采用8274芯片,该芯片有两个通道,虽然解决了体积大,可适用SDLC、HDLC规程,但8274芯片价格高,且常见的适配器上只用1至2片,仅能做到2至4个串行口,对需要多通道,如几十个通道的通信控制器是很不适应的。
本实用新型的任务是为了解决上述存在之弊端,使PC机能直接用于多通道的通信控制器,并降低其成本而设计一种新型的多串行口适配器。
本实用新型的任务是这样实现的,适配器中的串行控制器采用了3~20个集成度高、成本低、功能强(异步、同步、SDLC及HDLC均可)的Z80-SI0系列的芯片。将各个芯片的D0~D7、RESET、IORQ、RD、BA]]>、CD]]>、φ引脚并联在一起分别与数据总线驱动器、控制总线驱动器、地址总线驱动器及定时器等相连接。同时,各芯片的CE脚通道A、通道B的相应引脚分别与地址译码电路及电平转换电路的相关引脚连接而构成多串行口适配器。其具体结构可参照实施例附图
给以详细说明。
附图是本实用新型实施例的线路连接图。
图中,1是串行控制器;2是数据总线驱动器;3是控制总线驱动器;4是负的或逻辑电路;5是地址总线驱动器;6是地址译码逻辑电路;7是分频器;8是定时器;9是分频器;10是电平转换电路;11是PC机系统总线;12是非门电路。
图中的串行控制器1采用了3~20个Z80-SIO系列的芯片组成,每个芯片的D0~D7脚通过数据总线驱动器2与PC机系统总线11的D0~D7脚一一对应相接,RESET通过一个非门电路12与PC机系统总线11的RESETDRV相连。IORQ脚与PC机系统总线连接时,因PC机系统总线11只有IOR、IOW两条线,所以必须经控制总线驱动器3提供的IOR、IOW两条信号线连到一个二输入负的或逻辑电路4上,这样负的或逻辑电路4的输出信号就能符合Z80-SIO系列的IORQ脚的要求,与IORQ连接既可。RD脚直接连到控制总线驱动器3的IOR输出端上,BA]]>、CD]]>、脚通过地址总线驱动器5连到PC机系统总线的A0、A1端上,而其CE端(片选信号)连到地址译码逻辑电路6中的Yo至Yn的输出端,如Yo上。当PC机系统总线上出现与Yo设定地址相符的地址信号时,Yo电平变低,此信号既片选信号,被送Z80-SIO,与BA]]>、CD]]>端的逻辑电平组合,决定执行什么相应的动作。φ是片时钟脚,连到分频器9的输出端上。分频器9将PC机系统总线上提供的时钟信号分频到2兆赫左右,提供给Z80-SIO作为时钟信号。因Z80-SIO系列是与Z80系列中断系统直接配套的,与PC机的中断系统不能直接配套,故不采用中断方式,所以将Z80-SIO系列的IEI脚(中断开放输入)接到5V上。M1引脚是为了与Z80-CPU配套而设定的,在PC机上则无用,故也接到5V上。通道A、通道B的有关信号通过电平转换电路10后变成标准RS-232电平。为了适应不同用户的需要,此适配器将PC机系统总线上约14.3兆赫的OSC信号经分频器7分频后再由定时器8产生二个特定的发送时钟信号,供需要本适配器自己提供串行口发送时钟信号的用户使用,这时只要将DTETXC1或DTETXC2连到TXC端即可。
由上述可知,串行控制器1是由3~20个Z80-SIO系列的芯片组成的,各芯片的D0~D7、RESET、IORQ、RD、BA]]>、CD]]>φ引脚并联在一起,分别与数据总线驱动器2、控制总线驱动器3、负或逻辑电路4、地址总线驱动器5、分频器7、定时器8相连接的,每个Z80-SIO系列芯片的CE脚分别连接到地址译码器6的不同输出端上,在与PC机系统总线连接交换信息时,选择哪一个芯片工作,依靠地址译码逻辑电路6不同输出端的逻辑信号来决定。
本实用新型中的串行控制器,在不考虑成本的情况下,可采用2个以上的8274或82530芯片连接构成。
本实用新型的整个电路是组装在一块印刷电路板上,直接插入PC机上使用。
本实用新型多串行口适配器的串行控制器,由于采用3~20个Z80-SIO系列的芯片连接构成,因此,体积小,在一块标准的PC机插卡上,可做到32个串行口,这样不必另外配置机箱等装置,直接插入PC机内既可完成多串行口与主机总线的连接。利用PC机CPU及内存可完成通信控制的各种功能。特别是用在电力系统等的调度端主机系统中时,使整个系统不需任何外部通讯控制器机箱,体积大大缩小,成本与传统的结构方式相比,价格可降低约1/3。
权利要求1.一种用于PC机,由串行控制器、数据总线驱动器、控制总线驱动器、负或逻辑电路、地址总线驱动器、地址译码逻辑电路、分频器、定时器及电平转换电路所构成的多串行口适配器,其特征是所说的串行控制器采用了3~20个Z80-SIO系列的芯片,各芯片的D0~D7RESET、IORQ、RD、BA]]>、CD]]>、φ引脚并联在一起,分别与数据总线驱动器、控制总线驱动器、负或逻辑电路、地址总线驱动器、分频器、定时器相连接,各芯片的CE脚分别与地址译码逻辑电路的Yo-Yn各脚相连接,各芯片的通道A、通道B相应引脚分别与电平转换电路相连接。
专利摘要本实用新型是一种可插装在PC机内,用做多通道的通信控制器的多串行口适配器,该适配器的特征是适配器中的串行控制器采用了2个以上的Z80SIO系列的芯片组成,与数据总线驱动器、控制总线驱动器地址总线驱动器等连接在一起的。因此,本实用新型体积小,成本低,功能强(异步、同步、SDLC、HDLC均可)可直接插入PC机内,利用PC机CPU及内存可完成通信控制器或其它多串行口系统的各种功能。
文档编号G06F3/00GK2031125SQ8821958
公开日1989年1月18日 申请日期1988年5月13日 优先权日1988年5月13日
发明者魏新华 申请人:魏新华
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1