专利名称:主机板的基本输入输出系统备用装置的制作方法
技术领域:
本实用新型涉及一种主机板的基本输入输出系统(Basic Input &Output System,BIOS)备用装置。
目前主机板大部份已采用可抹式基本输入输出系统(FLASH BIOS),因此,常会发生使用者自行抹除(FLASH)新版本的BIOS,但若使用者操作不当而导致系统BIOS资料损毁无法开机或因为使用者更改新系统设定或配备时BIOS会自行更改其本身某些资料,若于此时发生BIOS资料损毁、停电或操作不当(如突然关机)也常为造成系统无法正常开机。
因此,若是系统的BIOS一些原因造成资料损毁而无法正常开机,对有只读存储器(Read Only Memory,ROM)烧录器的使用者虽可使用烧录器将BIOS资料重新烧录,但仍需打开机壳等费时工作,对于大部份的使用者则必须将机器送修,这一来一往的时间将会造成更多时间的浪费,使工作产能大幅降低,甚至停摆。
因此,有鉴于现有电脑系统有上述缺失,本实用新型乃积极从事研究改进之道,经多时测试终有本实用新型的产生。
本实用新型的目的旨在提供一种主机板的基本输入输出系统备用装置,依本实用新型的此种主机板的BIOS备用装置,其提出增设一BIOS备份系统,使当系统BIOS中,其中一个BIOS无法正常工作时,可启动另一个BIOS,使系统仍能正常工作。
本实用新型的另一目的旨在提供一种主机板之基本输入输出系统备用装置,其乃是利用逻辑电路作为鉴别电路,并配合晶体管作为选择驱动其中之一BIOS,相较于现有系统,只需增加少许成本即可得到极大成效。
本实用新型的目的可以通过以下措施来达到一种主机板的基本输入输出系统备用装置,乃是在主机板上提供至少二个BIOS韧体,利用判别电路以及选择电路,而可达到当有其中之一BIOS困操作不当而损毁不能开机时,可透过电路自动判断,立即启动另一BIOS开机,使不致影响使用者正常作业,而能提高时效。
所述判别电路是为逻辑电路。
所述选择电路是以晶体管作为控制元件。
所述判别电路至少具有二个输出接脚而可透过选择电路控制其中之一BIOS启动。
所述判别电路是以D型正反器为主要判别元件。
也得以电源供应器之电源良好(PWROK)讯号或是重置(RESET)开关来选择切换BIOS。
所述BIOS韧体内部也得预先以硬件或软件规划分割为多数个BIOS。
本实用新型相比现有技术具有如下优点当系统BIOS其中有一BIOS发生损毁,则利用所设计的线路将会自动判断,并启动另一个BIOS来使系统能正常运作的主机板的BIOS备用装置。
至于本实用新型之详细构造、应用原理、作用与功效,则请参照下列依附图所作之说明即可得到完全的了解
图1.为本实用新型的电路方块图。
图2.为本实用新型的局部电路图。
图3.为本实用新型的另一局部电路图。
本实用新型的此种主机板的基本输入输出系统备用装置,请参照图1,其是提供两个BIOS,即ABIOS以及BBIOS,ABIOS及BBIOS均是插接到主机板系统晶片组1上,透过以D型正反器作为主要判别元件之判别电路2,再加上由晶体管Q1,Q2和电阻R5,R6,R7,R8所组成,而可用以接受来自判别电路的讯号,并决定以其中之一BIOS启动的BIOS选择电路3,如此,使系统具备,当其中一个BIOS因使用者自行抹除(Flash)新版本不当而导致资料损毁,无法开机时。可透过该判别电路2及BIOS选择电路3来决定由另一个BIOS启动开机,而可避免工作停滞影响工作产能的事情发生。
有关本实用新型的实施范例,请参照图2、3,如图所示,其中具备了二个BIOS(ABIOS以及BBIOS),ABIOS与BBIOS利用VPP接脚相连通,有关其符号标示,说明如下按,其中之“ABIOSCS-”或“BIOSCS-”表示当其为低电位时被采用,也即本实用新型是以设定ABIOS或BIOS为低电位状态下启动,而MEMR-或MEMW-是指是系统读取或写入BIOS控制信号,其为主机板上的系统晶片所发出,而SA[0,17]或是SD[0,7]表示系统汇流排(BUS)接至主机板系统晶片组,用以定址及传输资料使用,另外,“-”符号在信号尾端者,则是表示此信号在低电位时有效;上述的PW2是电源连接器。按,有关BIOS上面的符号标示以及应用的电源连接器是业者所现有,其并非本实用新型要点,仅先陈明。
本实用新型的要点是将现有仅应用一BIOS增加为二个BIOS,即ABIOS以及BBIOS,电源连接器的一端接至RESET(重置)端,再至PWROK(电源)端,PWROK端则连接到逻辑IC U3A(74HC74),逻辑IC U3A的一端设有两个输出脚74QM,74QP;利用74QM的电位高低透过晶体管Q1控制ABIOS是否导通,而74QP则透过晶体管Q2控制BBIOS是否导通,并且,透过逻辑IC U3A的设定,使输出脚74QM或输出脚74QP为高低电位,其并设有CL(CLEAR)预定接脚,CLK(CLOCK)接脚,以及PR(PRESET)接预定脚,而可透过一般目的输出脚GP023,GP024(由主机板上系统晶片组提供)用以控制ABIOS或BBIOS。
其工作原理1.一插上电源时74HC741C将预先设定(Preset),此时状态为,74QP为高电位,74QM为低电位。
2.开机时,PWROK端由低电位转成高电位,74QP改为低电位,74QM改为高电位,此时当BIOSCS-为低电位时,(系统要存BIOS时,会将此讯号转成低电位),则BBIOSCS-为低电位,此时将会使BBIOS动作,系统即由BBIOS来启动。
3.若开机完毕,且更新BIOS资料,将BIOS资料遮蔽(Shadow)后,则系系统将会读取GPII状态A.若GPII为低电位,则由GP024送出一个脉冲(Pulse),则74HC741C将改变,74QP为高电位,74QM为低电位,如此,则下次开机或重置(RESET),仍将由BBIOS启动(表示BBIOS开机正常,所以下次仍以BBIOS来启动)。
B.若GPII为高电位,则由GP023送出一个脉冲(Pulse),则74HC741C将改变,740P为低电位,740M为高电位,如此,则下次开机或重置(Reset),仍将由ABIOS启动(因开机或重置(Reset)后,当PWROK从低电位转成高电位,其状态将会改变成,74QP为高电位,74QM为低电位)按,系统之所以会成为上述状态,是系统在用BBIOS开机不成功所致,动作原理如下若未能正常开机时,再开机或重置(Reset),则状态为PWROK从低电位转成高电位,74QP为高电位,74QM为低电位,当BIOSCS-为低电位时,则ABIOSCS-为低电位,则此时系统将用另一个ABIOS来启动。
因此,当系统原先使用的BIOS未能成功启动开机,则系统将会启动另一个BIOS来开机,并利用GP II的状态来判断,系统成功开机是使用那一个BIOS,以免下次开机或重置(Reset),会使用错误的BIOS开机。
利用上述构成,当使用者自行抹除(Flash)新版本的BIOS而因操作不当导致系统之一BIOS资料损毁无法开机时,无需放弃目前的工作将机器送修,只要重新开机后,系统即透过逻辑电路以及选择电路启动另一个备用BIOS,而使系统可正常运作,由此,可以了解确实能够改善既有系统单一BIOS的缺失,而能提供使用者极为方便的应用系统机组。
再者,本实用新型的此种主机板的基本输入输出系统备用装置,其中所应用之多数个BIOS,并非一定由二个BIOS轫体形成,而是得在一BIOS轫体内,配合软件程式的规划而分割为多数个BIOS。
而且,用以切换BIOS选择的讯号,也可由电源供应器之PWROK讯号或是RESET开关来提供。
从上所述可知,本实用新型的此种主机板的基本输入输出系统备用装置,确实具有提供系统当有一BIOS发生损毁时,可利用预设的线路自动判断,并启动另一个BIOS来使系统能正常运作,而可确实改善现有系统的单一BIOS的缺失,而其并未见诸公开使用,合于专利法的规定,依法提出专利申请。
需陈明者,以上所述乃是本实用新型较佳具体的实施例,凡依本实用新型技术方案所作的等效替换,均应包含在本实用新型的技术方案的保护范围内。
权利要求1.一种主机板的基本输入输出系统备用装置,其特征是乃是在主机板上提供至少二个BIOS韧体,利用判别电路以及选择电路,而可达到当有其中之一BIOS因操作不当而损毁不能开机时,可透过电路自动判断,立即启动另一BIOS开机。
2.如权利要求1项所述的主机板的基本输入输出系统备用装置,其特征是其中所述判别电路是为逻辑电路。
3.如权利要求1项所述的主机板的基本输入输出系统备用装置,其特征是其中所述选择电路是以晶体管作为控制元件。
4.如权利要求1项所述的主机板的基本输入输出系统备用装置,其特征是其中所述判别电路至少具有二个输出接脚而可透过选择电路控制其中之一BIOS启动。
5.如权利要求1项所述的主机板的基本输入输出系统备用装置,其特征是其中所述判别电路是以D型正反器为主要判别元件。
6.如权利要求1项所述的主机板的基本输入输出系统备用装置,其特征是其中也得以电源供应器的电源良好(PWROK)讯号或是重置(RESET)开关来选择切换BIOS。
7.如权利要求1项所述的主机板的基本输入输出系统备用装置,其特征是其中所述BIOS韧体内部也得预先以硬件或软件规划分割为多数个BIOS。
专利摘要本实用新型涉及一种主机板的基本输入输出系统(Basic Input & Output System BIOS)备用装置,乃是在主机板上提供二个BIOS韧体,利用逻辑电路以及判别电路,使达到当有其中之一个BIOS因操作不当而损毁时,透过电路自动判断,而可立即启动另一BIOS开机,使不致影响使用者正常作业。
文档编号G06F1/16GK2369275SQ9920833
公开日2000年3月15日 申请日期1999年4月20日 优先权日1999年4月20日
发明者叶培城 申请人:技嘉科技股份有限公司