静态随机存储器断电保护电路的制作方法

文档序号:6764074阅读:330来源:国知局
静态随机存储器断电保护电路的制作方法
【专利摘要】本发明公开了一种静态随机存储器断电保护电路,其包括静态随机存储器、备用电源、断电保护电路、及控制芯片,所述控制芯片输出形成静态随机存储器的片选信号,所述片选信号为禁止时,可禁止外部对静态随机存储器读写操作。从而可以在系统断电的情况下,延长备用电源的使用时间。
【专利说明】静态随机存储器断电保护电路
【技术领域】
[0001]本发明涉及静态随机存储器,尤其涉及静态随机存储器在断电后的保护电路。
【背景技术】
[0002]通常静态随机存储器(SRAM, Static Random Access Memory),通常采用纽扣电池作为后备电源,如型号为CR2032的纽扣电池的容量为210mAH,后备电池容量较小。而SRAM(如信号为BS616LV8017)的待机工作电流(芯片使能“禁止”)一般也很小,为3.0V时5uA, 5.(^时301^。实际应用中,在系统断电后,后备电源能够工作的时间约长越好,以保证长期保存SRAM中的数据。这样设计一个工作电流极小的SRAM保护电路就显得尤其重要。

【发明内容】

[0003]本发明的目的在于提供一种静态随机存储器断电保护电路,其可以在系统断电的情况下使得后备电源能够工作时间延长。
[0004]为实现以上发明目的,本发明采用如下技术方案:一种静态随机存储器断电保护电路,其包括静态随机存储器、备用电源、断电保护电路、及控制芯片,所述控制芯片输出形成静态随机存储器的片选信号,所述片选信号为禁止时,可禁止外部对静态随机存储器读写操作。
[0005]作为本发明的进一步改进,所述控制芯片设有输入端口及输出端口,当系统断电后,所述输入端口形成为高阻状态,输出端口为高电平,使得静态随机存储器进入待机状态,禁止外部读取静态随机存储器的数据。
[0006]作为本发明的进一步改进,所述系统复位完成后,通过控制芯片使得外部可以对静态随机存储器进行读写操作。
[0007]作为本发明的进一步改进,所述控制芯片包括复位管脚,通电瞬间,复位管脚拉低,片选信号不可能输出为低,保证了静态随机存储器在复位时的数据安全。
[0008]作为本发明的进一步改进,所述控制芯片具有译码功能,复位完成后,通999作为本发明的进一步改进,所述备用电源为钮扣电池。
[0009]作为本发明的进一步改进,所述静态随机存储器在待机情况下,电压为3.0伏时,待机工作电流为5微安,电压为5.0伏时,待机工作电流为30微安。
[0010]作为本发明的进一步改进,所述保护电路与静态随机存储器一体集成。
[0011]作为本发明的进一步改进,所述保护电路包括上电复位电路、断电检测电路、备用电源切换电路。
[0012]作为本发明的进一步改进,所述输出端口设有四个。
[0013]相较于现有技术,本发明静态随机存储器断电保护电路,在系统断电的情况下,可禁止外部对静态随机存储器读写操作,从而可以延长静态随机存储器的后备电源的使用时间。【专利附图】

【附图说明】
[0014]图1是本发明静态随机存储器断电保护电路电路图。
[0015]图2是本发明备用电源电路。
【具体实施方式】
[0016]如图1-2所示,所述静态随机存储器(SRAM)断电保护电路100包括静态随机存储器10、备用电源、断电保护电路30、及控制芯片50。所述控制芯片50输出形成静态随机存储器10的片选信号,所述片选信号为禁止时,可禁止外部对静态随机存储器10读写操作。所述静态随机存储器的型号为BS616LV8017,其待机工作电流(芯片使能“禁止”)一般也很小,为3.0伏时5微安,5.0伏时30微安。
[0017]所述静态随机存储器10采用集成一体的断电保护电路,该等电路的型号如MAX691A,其包括上电复位电路、断电检测电路、备用电源切换和SRAM使能信号。工作电流达到30uA,对于静态随机存储器10而言,在仅有小容量纽扣电池作为后备的情况下,考虑电池容量的限制,具有跟低功耗断电保护电路才是至关重要的。所述静态随机存储器10在待机情况下,电压为3.0伏时,待机工作电流为5微安,电压为5.0伏时,待机工作电流为30微安。所述备用电源为钮扣电池。
[0018]所述控制芯片50设有输入端口 51及输出端口 52,所述输出端口 52设有四个。当系统断电后,所述输入端口 51形成为高阻状态,输出端口 52为高电平,使得静态随机存储器10进入待机状态,禁止外部读取静态随机存储器10的数据。所述系统复位完成后,通过控制芯片50使得外部可以对静态随机存储器10进行读写操作。所述控制芯片50包括复位管脚53,通电瞬间,复位管脚53拉低,片选信号不可能输出为低,保证了静态随机存储器10在复位时的数据安全。所述控制芯片50具有译码功能,复位完成后,通过控制芯片50的译码功能,外部可以通过数据、地址总线对静态随机存储器10进行读写。
[0019]当静态随机存储器10的片选信号为禁止时,能够将其设置为低功耗的待机工作模式,禁止系统地微处理单元对静态随机存储器10的读写操作。工作电流降为毫安级。所述控制芯片50的型号为74LV139,采用74LV139输出形成静态随机存储器10的片选信号。系统断电后,利用控制芯片50极低的静态功耗,基本可以忽略。其输入端口 51为高阻状态,四个输出端口 52均为高电平。系统上电的瞬间,总线可能处于不确定状态,但是复位管脚53拉低,静态随机存储器10的片选信号不可能输出为低,通过74LV139的逻辑特性,保证了静态随机存储器10在系统复位器件的数据安全。系统复位完成后,通过74LV39的译码功能,系统地芯片通过数据、地址总线正常读取静态随机存储器10中的数据。
[0020]采用奔发明的电路,极低的成本,保证了静态随机存储器10在系统断电、系统复位情况下的数据安全。
[0021]综上所述,以上仅为本发明的较佳实施例而已,不应以此限制本发明的范围,即凡是依本发明权利要求书及发明说明书内容所作的简单的等效变化与修饰,皆应仍属本发明专利涵盖的范围内。
【权利要求】
1.一种静态随机存储器断电保护电路,其包括静态随机存储器、备用电源、断电保护电路、及控制芯片,其特征在于,所述控制芯片输出形成静态随机存储器的片选信号,所述片选信号为禁止时,可禁止外部对静态随机存储器读写操作。
2.如权利要求1所述的静态随机存储器断电保护电路,其特征在于:所述控制芯片设有输入端口及输出端口,当系统断电后,所述输入端口形成为高阻状态,输出端口为高电平,使得静态随机存储器进入待机状态,禁止外部读取静态随机存储器的数据。
3.如权利要求2所述的静态随机存储器断电保护电路,其特征在于:所述系统复位完成后,通过控制芯片使得外部可以对静态随机存储器进行读写操作。
4.如权利要求3所述的静态随机存储器断电保护电路,其特征在于:所述控制芯片包括复位管脚,通电瞬间,复位管脚拉低,片选信号不可能输出为低,保证了静态随机存储器在复位时的数据安全。
5.如权利要求3所述的静态随机存储器断电保护电路,其特征在于:所述控制芯片具有译码功能,复位完成后,通过控制芯片的译码功能,外部可以对静态随机存储器进行读与。
6.如权利要求1所述的静态随机存储器断电保护电路,其特征在于:所述备用电源为钮扣电池。
7.如权利要求1所述的静态随机存储器断电保护电路,其特征在于:所述静态随机存储器在待机情况下,电压为3.0伏时,待机工作电流为5微安,电压为5.0伏时,待机工作电流为30微安。
8.如权利要求1所述的静态随机存储器断电保护电路,其特征在于:所述保护电路与静态随机存储器一体集成。
9.如权利要求1所述的静态随机存储器断电保护电路,其特征在于:所述保护电路包括上电复位电路、断电检测电路、备用电源切换电路。
10.如权利要求9所述的静态随机存储器断电保护电路,其特征在于:所述输出端口设有四个。
【文档编号】G11C11/4193GK103730154SQ201210385703
【公开日】2014年4月16日 申请日期:2012年10月12日 优先权日:2012年10月12日
【发明者】阮海波 申请人:苏州工业园区新宏博通讯科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1