专利名称:熔丝修整电路与其操作方法
技术领域:
本发明涉及一种熔丝修整电路,特别涉及一种使用金属氧化物半导体晶体管的熔丝修整电路与其操作方法。
背景技术:
目前,熔丝位应用于很多方面,例如可应用于需要永久地程序化为一个或多个位的数字值的情况。在温度传感器的应用中,金属氧化物半导体(metal oxide semiconductor,简称MOS)的温度参数的变化将会随着每一个制造过程而改变。在芯片完成后,不分等级的温度传感器芯片若未经过校正,其所量测的数值是没有任何意义的。因此,在这样的情况下,则必须利用额外的参数来程序化此芯片,以使其能正常的运作。
如第6654304号美国专利所述,请参照图1,其示出了一种熔丝修整电路,VDD电压源连接熔丝F1并连接至金属氧化物半导体晶体管MN0,然后连接至接地电压。控制信号TRIM经过反相器U1与U2后,被输入至晶体管MN0,而当晶体管MN0被导通时,晶体管MN0将流过足以使熔丝F1烧断的电流,使其形成开路。电流源电路12电耦接至节点10,其由晶体管MN1的漏极连接节点10,源极连接至接地电压,晶体管MN1的栅极输入偏压VB提供一小电流(例如2-5μA),反相器U3则对节点10的电压进行转换,然后输出。
当电压源VDD提供电流时,当熔丝F1还未被烧断时,在熔丝F1的两端仅有一很小的电压降,从而使得节点10处的电压几乎等于VDD,因此,反相器U3的输出则将会是逻辑低值(Low)。当晶体管MN0被导通时,熔丝F1将被烧断,而电流I1将会使节点10处的电压几乎等于接地电压,并使得反相器U3的输出变成逻辑高值(High)。因此,反相器U3的输出的状态将是可程序化的。当熔丝F1未被烧断时,将会有一微小电流经过熔丝F1与晶体管MN1,而此类熔丝修整单元很多时,将会消耗可观的电流。
综上所述,传统的熔丝修整电路利用将控制信号TRIM输入至晶体管MN0的栅极,但是由于晶体管制造工艺上的误差,其导通电压会产生偏移,从而将会影响流经熔丝F1的电流大小,进而影响到熔丝F1的烧断或者是导致其它组件的损坏。
发明内容一种熔丝修整电路,至少包含电压源、开关与熔丝,熔丝的第一端通过开关连接到电压源,熔丝的第二端连接接地电压,其中,控制信号控制开关导通以烧断熔丝,通过检测熔丝的第一端与第二端的信号输出,确认熔丝是否烧断。
一种控制熔丝烧断的方法,包括提供电压源,电压源通过开关连接至熔丝的第一端,熔丝的第二端连接至接地电压,当开关导通时,电压源提供电流通过开关流过熔丝,以烧断熔丝。
一种检测熔丝是否烧断的方法,包括提供电压源,电压源通过开关连接至熔丝的第一端,熔丝的第二端连接至接地电压,检测熔丝的第一端与第二端的电位差,以判定熔丝是否烧断。
图1示出了一种传统的熔丝修整电路;图2示出了根据本发明的熔丝修整电路。
附图中,各标号所代表的部件列表如下VDD-电压源 F1-熔丝MN0-金属氧化物半导体晶体管 TRIM-控制信号U1,U2-反相器 MN0-晶体管12-电流源电路 10-节点MN1-晶体管 U3-反相器VDDF-电压源 GND-接地电压C3-熔丝修整电路 C1-第一检查电路
C2-第二检查电路 U0-比较器N0,N1,N2,N3,N4,N5,N6,N7-节点具体实施方式
有关本发明的技术内容及详细说明,现结合如下图2示出了本发明的熔丝位控制电路。在本发明的具体实施例的中,熔丝位可以看成是储存数字值(例如是“High”与“Low”)的一次可程序化记忆位。该熔丝修整单元的控制电路具有两个电源。一个是用作系统电压的电压源VDD,另一个是用于熔丝烧断的电压源VDDF,GND表示系统的接地电压,标号C3表示熔丝修整电路。在熔丝修整电路C3中,电压源VDDF通过金属氧化物半导体晶体管MN0连接熔丝F1的N0端,熔丝F1的N1端连接至接地电压。晶体管MN0的栅极由控制信号TRIM所控制,在该具体实施例中,晶体管MN0是N沟道金属氧化物半导体晶体管(NMOS transistor)组件或P沟道金属氧化物半导体晶体管(PMOS transistor)组件。控制信号TRIM控制晶体管MN0是否导通,晶体管MN0的漏极和源极分别与电压源VDDF和熔丝F1连接,当晶体管MN0导通时,电流从电压源VDDF经过晶体管MN0流经熔丝F1然后到接地电压,因此,通过晶体管MN0的导通,将导入电流至熔丝F1,利用电流烧断熔丝F1。
再次参考图2,当熔丝F1未烧断时,N0端与N1端的电压差相当小(因为熔丝F1只有很小的电压降);当熔丝F1已烧断时,N0端的电位为电压源VDDF所提供的电压,N1端的电位为接地端的电位,N0端与N1端具有很大的电位差,通过比较N0端与N1端的电位差,可以知道熔丝F1是否已被烧断,也可知道此熔丝位的数据状态。
另外第一检查电路C1和第二检查电路C2用来检查熔丝F1的状态(例如烧断或导通)。节点N2与N7处的两个电压值为比较器U0的输入。然后,比较器U0在比较后将输出“High”或“Low”的数字值。接着,由比较器U0的输出即可得知熔丝已烧断或者尚未烧断。
最初,EN(致能信号)、MEA1(第一量测信号)、MEA2(第二量测信号)与TRIM(控制信号)为逻辑低值(Low)。此时,比较器U0的输出也为逻辑低值(Low)。其中,TRIM信号是控制熔丝F1的烧断操作的信号,当TRIM信号被设为逻辑高值(High)时,将会有一大电流由电压源VDDF流向接地电压GND处,并流经熔丝F1。输入信号EN、MEA1与MEA2是电路C1与C2的致能信号,以使电路C1与C2检查熔丝修整状态。如果熔丝已被烧断,则比较器U0的输出将由逻辑低值(Low)变成逻辑高值(High)。
请参照图2,当熔丝F1已被烧断时,晶体管MN0将截止,而且电压源VDDF停止供应电流。通过第一检查电路C1与第二检查电路C2来检查熔丝F1的N0端与N1端的电位差,确认熔丝F1已被烧断,比较器U0的输出信号由逻辑低值变为逻辑高值,TRIM信号从逻辑高值变为逻辑低值以关闭晶体管MN0,并使电压源VDDF停止供应电流,完成熔丝F1的烧断程序。
继续参照图2,在熔丝修整程序的最初,是将输入信号EN、MEA1设为逻辑高值(High),MEA2设为逻辑低值(Low),以准备检查熔丝F1的状态。当选定一熔丝来写入数据时,则将控制信号TRIM设为逻辑高值(High)。然后,N沟道金属氧化物半导体晶体管MN0将被导通,以流过足够将熔丝F1烧断的电流。此时,节点N0与N1将变成开路状态,且在两个节点间产生电压变化。电路C1与C2则在输入信号EN、MEA1被设为逻辑高值(High),MEA2设为逻辑低值(Low)的情形下,量测节点N0与N1之间的电压变化。由于在熔丝F1处已形成开路,节点N5与N6处的电压将被拉升至接近逻辑高值,而节点N3与N4处的电压则为接近于逻辑低值。从电路C1与C2所量测到的电压分别反应至节点N2与N7,并作为模拟比较器U0的输入。其中,节点N2处的电压接近于逻辑低值,节点N7处的电压将被拉升至接近逻辑高值。当比较器U0的两个输入中一个为逻辑高值,而一个为逻辑低值时,比较器U0的输出OUT将会从逻辑低值变为逻辑高值。这样的变化将通知熔丝程序化电路将控制信号TRIM设为逻辑低值,并且停止熔丝的修整。若输出OUT为逻辑高值时,则表示熔丝已被烧断,亦即表示熔丝单元储存了一个数字值“high”。
换言之,如果熔丝修整电路C3未被选择写入数据时,控制信号TRIM将被设为逻辑低值。开关MN0使VDDF与GND间的电流的流动停止。熔丝F1则为未烧断。当输入信号EN、MEA1被设为逻辑高值,MEA2设为逻辑低值(Low)时,电路C1与C2将测量节点N0与N1间的电压。由于熔丝F1并未烧断,所以节点N5与N6处的电压将为接近逻辑低值。此时,节点N3与N4为逻辑低值。因为比较器U0的两个输入均为逻辑低值,比较器U0的输出OUT将输出逻辑低值,亦即表示熔丝单元储存一个数字值“Low”。
为结束熔丝程序化程序,输入信号EN、MEA1、MEA2与控制信号TRIM均被设为逻辑低值。VDDF则为浮置。这样的设定,使得不会有电路C1至接地GND以及电路C2至接地GND的电源损失。
当熔丝修整电路C3所接收的控制信号TRIM被设为例如是5伏特时(即使开关MN0导通),熔丝修整电压源VDDF所供给的电力将流过开关MN0(此时,开关MN0为NMOS晶体管)。反之,当TRIM被设为例如是0伏特时(即使开关MN0关闭),熔丝修整电压源VDDF将被阻隔。由于开关MN0为NMOS晶体管,所以供给至开关MN0的熔丝修整电压源VDDF将不会有电压的限制。
当开关MN0为PMOS晶体管时,熔丝修整电压源VDDF所供给的电压则必须小于5.8伏特(假设PMOS晶体管的绝对临界电压为0.8伏特)。否则,如果熔丝修整电压源VDDF供给的电压大于或等于5.8伏特时,不管控制信号TRIM是0伏特或是5伏特,开关MN0都将是导通状态。而且也可能会损坏开关MN0。
由于VDDF电压只有在修整时才会用到,因此在修整后,VDDF为浮接状态,控制信号TRIM将永远被设为逻辑低值。当读取数据时,将输入信号EN、MEA2设为逻辑高值,MEA1设为逻辑低值。如果熔丝修整单元已被程序化,也就是说,熔丝F1已经烧断,则节点N1将形成开路。当节点N0处的电压不是逻辑低值时,节点N1处的电压将会是逻辑低值。然后,节点N2处的电压为逻辑低值,节点N7处的电压则为逻辑高值。而节点N2与N7是比较器U0的输入。因此,根据节点N0与N1所形成的开路,比较器U0的输出将为逻辑高值。然后,输入信号EN、MEA1、MEA2将被设为逻辑低值,以结束读取程序,并防止电力的损失。
在将输入信号EN、MEA2设为逻辑高值,MEA1设为逻辑低值的情况下,如果熔丝单元并未被程序化,例如,熔丝F1还未被烧断,节点N0与N1将电耦接至接地处。此时,节点N2与N7将会是逻辑低值。比较器U0的输出将保持在逻辑低值。然后,输入信号EN、MEA1、MEA2将被设为逻辑低值,以结束读取程序,并防止电力的损失。
综上所述,本发明的具体实施例的熔丝修整电路具有下列优点1.在芯片完成后,可通过提供不同的VDDF电压值,来将熔丝修整调整到最佳结果,且当开关为N沟道金属氧化物半导体晶体管(NMOS transistor)时,VDDF电压值将不会受到限制。
2.由于不需要调整熔丝与VDD电压间的参数,所以可节省大量的金钱与时间。
3.由于只需要调整VDDF,而不需要调整熔丝,将可除去由制造工艺所造成的变化。
虽然已通过优选实施例对本发明进行了说明,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围的情况下,可进行任何变化和修改,本发明的保护范围仅由所附权利要求
所限定。
权利要求
1.一种熔丝修整电路,包括电压源;开关,与所述电压源电连接,且其一端用于输入控制信号;熔丝,具有第一端及第二端,所述第一端电连接至所述开关,所述第二端电连接至接地电压;其中,所述控制信号控制所述开关导通以烧断所述熔丝,通过检测所述熔丝的第一端与第二端的信号输出,来确认所述熔丝是否烧断。
2.如权利要求
1所述的熔丝修整电路,还包括比较器,所述熔丝的第一端与第二端的信号被输入所述比较器,以确认所述熔丝是否烧断。
3.如权利要求
2所述的熔丝修整电路,其中所述熔丝未被烧断与已被烧断时,所述比较器的输出为相反状态。
4.如权利要求
1所述的熔丝修整电路,其中所述开关为金属氧化物半导体晶体管,所述控制信号控制所述晶体管的栅极,当所述晶体管导通时,所述电压源所产生的电流会通过所述晶体管流经所述熔丝到所述接地电压,使得所述熔丝被烧断。
5.如权利要求
4所述的熔丝修整电路,其中所述NMOS晶体管的漏极和源极分别连接所述电压源与所述熔丝的第一端,当所述栅极接收所述控制信号从而导通所述晶体管的沟道时,所述电压源通过所述晶体管将电流传送至所述熔丝,使得所述熔丝被烧断。
6.如权利要求
1所述的熔丝修整电路,其中当所述熔丝被烧断时,所述熔丝的第一端维持在高电位,所述熔丝的第二端维持在低电位,根据所述熔丝的第一端与第二端的电位差判定所述熔丝已被烧断。
7.如权利要求
1所述的熔丝修整电路,其中当所述开关导通而所述熔丝未被烧断时,所述熔丝的第一端与第二端均维持在高电位,根据所述第一端与第二端之间没有电位差,判定所述熔丝未被烧断。
8.种修整熔丝的方法,包括将电压源连接至开关;将控制信号提供至开关;当所述控制信号使所述开关导通时,电压源所提供的电流经开关及熔丝的第一端及第二端至接地电压,将熔丝烧断。
9.如权利要求
8所述的修整熔丝的方法,其中所述开关为金属氧化物半导体晶体管,所述晶体管的栅极连接至控制信号,当所述晶体管导通时,所述电压源所提供的电流经过所述晶体管流过所述熔丝,以烧断所述熔丝。
10.如权利要求
9所述的修整熔丝的方法,其中所述晶体管的漏极和源极分别连接至所述电压源与所述熔丝的第一端,当所述晶体管导通时,电流从所述电压源流出,经过所述晶体管的沟道流过所述熔丝,以烧断所述熔丝。
11.如权利要求
8所述的修整熔丝的方法,其中当所述熔丝已被烧断时,所述开关关闭而且所述电压源停止供应电流。
12.如权利要求
8所述的修整熔丝的方法,其中利用比较电路检查所述熔丝的第一端与第二端的电位差,确认所述熔丝已被烧断则发出信号,关闭所述开关并使所述电压源停止供应电流。
13.如权利要求
8所述的修整熔丝的方法,其中比较所述熔丝的第一端与第二端的电位差,以确认所述熔丝是否被烧断。
14.如权利要求
13所述的修整熔丝的方法,其中利用比较器比较所述熔丝的第一端与第二端的电位差,所述熔丝已烧断与未被烧断时,所述比较器的输出信号为相反状态。
15.如权利要求
8所述的修整熔丝的方法,其中当所述熔丝被烧断时,所述熔丝的第一端维持在高电位,所述熔丝的第二端维持在低电位,根据所述熔丝的第一端与第二端的电位差判定熔丝已被烧断。
16.如权利要求
8所述的修整熔丝的方法,其中当所述开关导通而所述熔丝未被烧断时,所述熔丝的第一端与第二端均维持在高电位,根据所述第一端与第二端之间的电位差判定所述熔丝未被烧断。
17.一种用于检测熔丝是否烧断的方法,包括提供电压源;所述电压源通过开关连接至所述熔丝的第一端;所述熔丝的第二端连接至接地电压;检测所述熔丝的所述第一端与第二端的电位差,以判定所述熔丝是否烧断。
18.如权利要求
17所述的检测熔丝是否烧断的方法,其中所述开关为金属氧化物半导体晶体管,所述晶体管的栅极连接至控制信号,当所述晶体管导通时,所述电压源所提供的电流通过所述晶体管流过所述熔丝,以烧断所述熔丝。
19.如权利要求
18所述的检测熔丝是否烧断的方法,其中所述晶体管的漏极和源极分别连接至所述电压源和所述熔丝的第一端,当所述晶体管导通时,电流从所述电压源流出,通过所述晶体管的沟道流过所述熔丝,以烧断所述熔丝。
20.如权利要求
17所述的检测熔丝是否烧断的方法,其中当所述熔丝已被烧断时,所述开关关闭而且所述电压源停止供应电流。
21.如权利要求
20所述的检测熔丝是否烧断的方法,其中利用比较电路检查所述熔丝的第一端与第二端的电位差,确认所述熔丝已被烧断则发出信号,关闭所述开关并使所述电压源停止供应电流。
22.如权利要求
21所述的检测熔丝是否烧断的方法,其中利用比较器比较所述熔丝的第一端与第二端的电位差,所述熔丝已烧断与未被烧断,所述比较器的输出信号为相反状态。
23.如权利要求
17所述的检测熔丝是否烧断的方法,其中当所述熔丝被烧断时,所述熔丝的第一端维持在高电位,所述熔丝的第二端维持在低电位,根据所述熔丝的第一端与第二端的电位差判定熔丝已被烧断。
24.如权利要求
17所述的检测熔丝是否烧断的方法,其中当所述开关导通而所述熔丝未被烧断时,所述熔丝的第一端与第二端均维持在高电位,根据第一端与第二端之间没有电位差判定所述熔丝未被烧断。
专利摘要
一种熔丝修整电路与其操作方法,将电压源及控制信号提供至开关,开关的一端与熔丝的第一端连接,而熔丝的第二端连接至接地电压,利用所述控制信号控制该开关导通以烧断该熔丝,通过检测该熔丝的第一端与第二端的信号输出,以确认该熔丝是否烧断。
文档编号G11C17/18GK1992085SQ200510132946
公开日2007年7月4日 申请日期2005年12月29日
发明者黄一洲, 吴晓龙 申请人:富晶半导体股份有限公司导出引文BiBTeX, EndNote, RefMan