显示阵列基板及显示阵列基板的制造方法
【技术领域】
[0001] 本发明涉及一种显示阵列基板及显示阵列基板的制造方法。
【背景技术】
[0002] 薄膜晶体管(ThinFilmTransistor,TFT)已被广泛应用于显示领域作为开关组 件使用。在金属氧化物半导体(MetalOxideSemiconductor)技术中可使用氧化错(A1203) 作为栅极绝缘层的材料,在现有技术中通常铝进行阳极氧化(Anodization)处理形成栅极 绝缘图案,但在周边区域需要将氧化铝蚀刻掉以形成过孔曝露出栅极线末端与其他部份连 接,但蚀刻的速率均较慢,从而影响显示阵列基板的制造效率。
【发明内容】
[0003] 有鉴于此,有必要提供一种提高显示阵列基板制造效率的显示阵列基板及显示阵 列基板的制造方法。
[0004] 一种显示阵列基板,包括用于显示图像的画素区域及周边区域,该画素区域包括 复数条相互平行的栅极线、复数条相互平行且与该些栅极线绝缘相交的数据线;每一条栅 极线的末端在该周边区域形成一栅极连接垫,每一栅极线与一数据线交叉处设置一薄膜晶 体管,其中,该栅极线末端部分覆盖第一绝缘层,该第一绝缘层定义一过孔以使该栅极线末 端与该栅极垫电极连接,且该第一绝缘层系将该栅极线末端除过孔部分外之表面区域直接 氧化形成。
[0005] -种显示阵列基板制造方法,该制造方法包括: 于一基板上沉积第一金属层,并定义画素区域与周边区域; 在周边区域的第一金属层上涂布图案化光阻层; 利用图案化光阻层为屏蔽阳极化处理该第一金属层形成第一金属氧化物层; 图案化该画素区域的第一金属氧化物层形成栅极绝缘层,并移除图案化光阻层曝露出 该第一金属层; 于栅极绝缘层上形成沟道层;及 沉积第二金属层,并图案化画素区域的第二金属层形成源极与漏极。
[0006] 相较于现有技术,本发明的显示阵列基板及显示阵列基板制造方法利用图案化光 阻作屏蔽,使栅极连接区的第一金属层避免阳极化形成第一金属氧化物层,从而无需蚀刻 第一金属氧化物层形成过孔,提高了显示阵列基板的制造效率。
【附图说明】
[0007] 图1是本发明一实施方式的显示阵列基板平面示意图。
[0008] 图2是图1所示II区域的放大结构示意图。
[0009] 图3是图2所示显示阵列基板沿III-III线的剖面结构示意图。
[0010] 图4至图9描述了图1所示的薄膜晶体管各制作步骤之结构示意图。
[0011] 图10是图1所示的薄膜晶体管制造流程示意图。
[0012] 主要元件符号说明
如下【具体实施方式】将结合上述附图进一步说明本发明。
【具体实施方式】
[0013] 请一并参阅图卜图3,图1是本发明一实施方式的显不阵列基板10平面不意图; 图2是图1所示II区域的放大结构示意图;图3是图2所示显示阵列基板10沿III-III线 的剖面结构示意图。该显示阵列基板10包括用于显示图像的画素区域11及周边区域13。 该画素区域11包括复数条相互平行的栅极线110、复数条相互平行且与该些栅极线绝缘相 交的数据线112。每一条栅极线110的末端在该周边区域13形成一栅极连接垫130。每一 栅极线110与一数据线112交叉处设置一薄膜晶体管(thin-filmtransistor,TFT) 100。
[0014] 该薄膜晶体管100包括与栅极线110相连的栅极120用于接收外部栅极驱动器17 通过栅极连接垫130输出的栅极讯号,与数据线112相连的源极122用于接收外部数据驱 动器15输出的数据讯号及与该源极122间隔设置的漏极124。该薄膜晶体管100还包括 栅极绝缘层126及沟道层128。该栅极连接垫130包括栅极线末端131与门极垫电极133。 该栅极线末端131部分覆盖第一绝缘层135,该第一绝缘层135定义一过孔137以使该栅极 线末端131与该栅极垫电极133连接。其中,该第一绝缘层135系将该栅极线末端131除 过孔137部分外之表面区域直接氧化形成。
[0015] 该栅极120与该栅极线末端131均设置于基板101上,该源极122与该漏极124 同层设置,该沟道层128连接该源极122与该漏极124。该沟道层128与该栅极120相对设 置,该栅极绝缘层126设置于该栅极120与该沟道层128之间。
[0016] 当栅极线110输出的栅极讯号电压高于薄膜晶体管100的阈值电压时,形成在薄 膜晶体管100内部的沟道层128的电特性从绝缘体变为导体,使得施加到源极122的数据 讯号透过沟道层128施加至漏极124上。
[0017]请一并参阅图4-图10,其中图4-图9为图1所示的显示阵列基板10各制造步骤 之结构示意图。图10为图1所示的显示阵列基板10的制造流程图。
[0018] 步骤S201,请参阅图4,提供一基板101,于基板101上沉积第一金属层Ml,并定义 画素区域11与周边区域13。在本实施方式中,该基板101为透明基板,如玻璃基板或者石 英基板,该第一金属层Ml的材料为铝(A1)但并不限于此。
[0019] 步骤S203,请参阅图5,在周边区域13的第一金属层Ml上涂布图案化光阻层PR。
[0020] 步骤S205,请参阅图6,利用图案化光阻层PR为屏蔽阳极化处理(Anodization) 该第一金属层Ml,使该第一金属层Ml的表面形成第一金属氧化物层。该第一金属层Ml位 于画素区域11中未被氧化的部份即形成栅极120,以及该第一金属层Ml位于周边区域13 中未被氧化的部份即形成栅极线末端131。可以理解,该栅极线110与该栅极120同步形 成。本实施例中,该第一金属氧化物层为氧化铝(A1203)薄膜。
[0021] 步骤S207,请参阅图7,图案化第一金属氧化物层形成于该画素区域11形成栅极 绝缘层126、该周边区域13形成第一绝缘层135,并移除图案化光阻层PR形成过孔137曝 露出该栅极线末端131。
[0022] 步骤S209,请参阅图8,于栅极绝缘层126上形成沟道层128。其中,该沟道层128 的材料为金属氧化物半导体,如氧化铟镓锌(IGZ0)、氧化锌(ZnO)、氧化铟(InO)、氧化镓 (GaO)或其混合物,以及含有铟(In)或镓(Ga)或锌(Zn)或铝(A1)等元素之氧化物半导 体。具体地,在本实施方式中,可利用溅射法、真空蒸镀法、脉冲激光沉积法、离子电镀法、有 机金属气相生长法、等离子体CVD等沉积方法在该栅极绝缘层126上形成一金属氧化物半 导体层,图案化金属氧化物半导体层从而对应该栅极120处形成沟道层128。
[0023] 步骤S211,请参阅图9,沉积第二金属层,并图案化该画素区域11的第二金属层形 成源极122与漏极124。图案化该周边区域13的第二金属层形成栅极垫电极133。该第二 金属层为金属材料或金属合金,如钥(Mo)、铝(A1)、铬(Cr)、铜(Cu)、钕(Nd)等或其混合 物。对第二金属层进行一道光罩蚀刻形成源极122与漏极124。在本实施方式中,蚀刻该第 二金属层的方法可为湿蚀刻(Wet-Etching)方法。
[0024] 在后续制程中,在该薄膜晶体管100上可形成平坦化层、画素电极等习知结构,在 此不再赘述。
[0025] 本发明的显示阵列基板制造方法利用图案化光阻作屏蔽,使栅极连接区的第一金 属层避免阳极化形成第一金属氧化物层,从而无需蚀刻第一金属氧化物层形成过孔,提高 了显示阵列基板的制造效率。
[0026] 以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发 明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改 或等同替换,而不脱离本发明技术方案的精神和范围。
【主权项】
1. 一种显示阵列基板,包括用于显示图像的画素区域及周边区域,该画素区域包括复 数条相互平行的栅极线、复数条相互平行且与该些栅极线绝缘相交的数据线;每一条栅极 线的末端在该周边区域形成一栅极连接垫,每一栅极线与一数据线交叉处设置一薄膜晶体 管,其中,该栅极线末端部分覆盖第一绝缘层,该第一绝缘层定义一过孔以使该栅极线末端 与该栅极垫电极连接,且该第一绝缘层系将该栅极线末端除过孔部分外之表面区域直接氧 化形成。2. -种显示阵列基板制造方法,该制造方法包括: 于一基板上沉积第一金属层,并定义画素区域与周边区域; 在周边区域的第一金属层上涂布图案化光阻层; 利用图案化光阻层为屏蔽阳极化处理该第一金属层形成第一金属氧化物层; 图案化该画素区域的第一金属氧化物层形成栅极绝缘层,并移除图案化光阻层曝露出 该第一金属层; 于栅极绝缘层上形成沟道层;及 沉积第二金属层,并图案化画素区域的第二金属层形成源极与漏极。3. 如请求项2所述之显示阵列基板制造方法,其中,位于画素区域的未被氧化的第一 金属层定义为栅极,位于周边区域的未被氧化的第一金属层定义为栅极线末端。4. 如请求项3所述之显示阵列基板制造方法,其中,移除该图案化光阴层后曝露出该 栅极线末端。5. 如请求项1所述之显示阵列基板制造方法,其中,该第一金属层的材料为铝。6. 如请求项5所述之显示阵列基板制造方法,其中,该第一金属氧化物层为氧化铝薄 膜。7. 如请求项2所述之显示阵列基板制造方法,其中,该沟道层材料氧化铟镓锌(IGZO)、 氧化锌(ZnO)、氧化铟(InO)、氧化镓(GaO)或其混合物,以及含有铟(In)或镓(Ga)或锌 (Zn)或铝(Al)等元素之氧化物半导体。8. 如请求项2所述之显示阵列基板制造方法,其中,该第二金属层钥(Mo)、铝(Al)、铬 (Cr)、铜(Cu)、钕(Nd)等或其混合物。9. 如请求项2所述之显示阵列基板制造方法,其中,对该第二金属支进行一道光罩蚀 刻形成源极与漏极。10. 如请求项9所述之显示阵列基板制造方法,其中,蚀刻该第二金属层的方法为湿蚀 刻方法。
【专利摘要】本发明提供一种显示阵列基板的制造方法,该制造方法包括:于一基板上沉积第一金属层,并定义画素区域与周边区域;在周边区域的第一金属层上涂布图案化光阻层;利用图案化光阻层为屏蔽阳极化处理该第一金属层形成第一金属氧化物层;图案化该画素区域的第一金属氧化物层形成栅极绝缘层,并移除图案化光阻层曝露出该第一金属层;于栅极绝缘层上形成沟道层;及沉积第二金属层,并图案化画素区域的第二金属层形成源极与漏极。本发明还提供一种显示阵列基板。
【IPC分类】H01L27/12, H01L21/77
【公开号】CN104979364
【申请号】CN201410126304
【发明人】施博理, 高逸群
【申请人】业鑫科技顾问股份有限公司, 新光电科技有限公司
【公开日】2015年10月14日
【申请日】2014年4月1日