专利名称:电源的制作方法
技术领域:
本发明涉及开关电源,更加具体地说,涉及从同一个输入电源拉出电流的具有多开关稳压器的系统。
背景技术:
许多电子器件都需要多个电源。例如,具有模拟和数字电路的器件可以使用用于数字逻辑电路的+5W伏电源和用于模拟电路的+12伏、-12伏电源。在电池供电的器件中,开关电源是产生这些电源的一种途径。
一个开关电源的作用是一个控制器开关,一个高频晶体管。其频率一般为20千赫兹到1兆赫兹范围。这就要从输入电源拉出电流以产生一个削波的中间电压,通过一个L-C(电感-电容)电路对这个中间电压进行滤波以产生更平滑的输出电压。通过改变晶体管的导通时间和截止时间之比来控制输出电压。不幸的是,如果系统中有多个稳压器,这多个稳压器的多个开关晶体管可能同相地导通和截止。这种同相地转换可能使多个稳压器同时拉出电流,这就增加了在输入电源上拉出的电流。事实上,由于足够多的开关晶体管同相地转换,输入电源拉出的电流可能会增加到不能维持稳压的程度。由于许多类型的电池的串联电阻大,所以电池供电的器件对于这种情况是极其敏感的。
因此,在本领域中需要一种多电压开关电源控制器,以协助降低在输入电源上拉出的峰值电流。
发明内容
本发明协调共享一个普通的输入电源的多个开关稳压器拉出的电流,以降低在输入电源上拉出的峰值电流。拉出的电流的协调可以借助于简单的逻辑电路实现,或者适于使用复杂的算法,其中考虑到许多不同的变量,例如不同稳压器的动态负载或最坏情况的状态。一个实施例是在每个稳压器中对于开关的导通、截止、或中间状态转换的时间进行排序,以使每个稳压器都在一个循环的预定时间拉出电流。对于每个稳压器的这个预定时间进行选择,以使在输入电源上拉出的最大峰值电流最小。当有关当前的输出负载或预计的输出负载的信息是已知时,这个预定时间可能会随这个系统的输入的不同而不断地改变。另一个实施例只是对于每个稳压器中的开关的导通时间或截止时间进行排序,因此,每个稳压器只在该顺序中的前一个稳压器停止拉出电流时才开始拉出电流。另一个实施例只让一个循环中输入电流变化最大的稳压器独立地操作。其它的稳压器随后按一个指定的顺序拉出电流,或者在第一个稳压器停止拉出电流后的一个指定的时间拉出电流。
根据本发明的一个方面,提供一种电源,包括一个输入电源;第一开关稳压器,所说第一开关稳压器从所说输入电源拉出电流;第二开关稳压器,所说第二开关稳压器从所说输入电源拉出电流;和一个开关控制器,所说开关控制器在一个循环的第一时间使所说的第一开关稳压器改变由所说第一开关稳压器从所说输入电源拉出的电流,所说开关控制器在所说循环的第二时间使所说的第二开关稳压器改变由所说第二开关稳压器从所说输入电源拉出的电流。
根据本发明的一个方面,提供一种电源,包括一个输入电源;多个开关稳压器,所说开关稳压器从所说输入电源拉出电流;一个开关控制器,所说开关控制器使所说输入电流按第一顺序启动一个所说输入电流在第一方向的数值变化。
从以下结合附图的详细描述,本发明的其它方面和优点都将是显而易见的,这些附图借助于实例说明了本发明的原理。
图1是具有同一个输入电源的多个补偿型开关稳压器的示意图。
图2是具有同一个输入电源的多个提升型开关稳压器的示意图。
图3A是补偿型开关稳压器在连续方式和断续方式的典型的输入电流波形图。
图3B是提升型开关稳压器在连续方式和断续方式的典型的输入电流波形图。
图4A说明的是一组用于补偿型开关稳压器的控制波形和输入电源电流的例子,其中利用的是开关晶体管的顺序转换。
图4B说明的是一组用于提升型开关稳压器的控制波形和输入电源电流的例子,其中利用的是开关晶体管的顺序转换。
图5是一个方块图,表示顺序转换多个开关稳压器的开关晶体管的一个控制系统。
图6表示用于多个开关稳压器的一组控制波形的例子,其中利用的是在第一稳压器后依次地同时转换两个稳压器。
图7是转换第一稳压器后依次转换两个开关的一个控制系统的方块图。
图8表示的是用于在预定的时间转换晶体管的多开关稳压器的一组控制波形的例子。
图9是一个控制系统的方块图,这个控制系统根据在预定时间转换多开关稳压器的开关晶体管进行转换。
具体实施例方式
图1是具有同一个输入电源的多个补偿型开关稳压器的示意图。图2是具有同一个输入电源的多个提升型开关稳压器的示意图。选择这些类型的稳压器只是为了举例说明的目的。应该理解,本发明可以应用到本领域的普通技术人员公知的其它类型的开关稳压器。进而,在这些稳压器中的开关类型如图所示是N沟道的MOSFET。这也只是为了说明,还可以使用本领域的普通技术人员公知的其它类型的开关器件。
在图1中,加到多个稳压器1010、1020、1030的输入电压是Vi。进入多个稳压器的聚集的输入电流是Ii。进入第一稳压器1010的输入电流是Ii1。进入第二稳压器1020的输入电流是Ii2,如此等等,以致于进入第三稳压器1030的输入电流是Ii3。
在图1中,所示的第一稳压器1010开关晶体管S1 1012、二极管1014、电感器L1 1015、滤波电容器C1 1016。所示的第一稳压器1010在负荷LOAD1 1018中产生输出电压V1。所示的开关晶体管S1是一个N型加强型MOSFET,它的漏极连到Vi,它的主体和源极连到二极管1014的阴极,它的栅极连到控制电压Vg1。所示的二极管1014的正极连接到基准节点Vi,gnd(地)。二极管1014的阴极及S1的源极和主体也连到电感器L1 1015的第一端。L1 1015的第二端连到滤波电容器C1 1016的第一端。所示的滤波电容器C1 1016的第二端连接到gnd(地)。所示的第一稳压器的负载LOAD1 1018与滤波电容器C1 1016并联连接。
所示的第二稳压器1020和第一稳压器1010有相同的电路设计。所示的第二稳压器1020包括开关晶体管S2 1022、二极管1024、电感器L2 1025、滤波电容器C2 1026。所示的第二稳压器1020在负荷LOAD2 1028中产生输出电压V2。所示的开关晶体管S2是一个N型加强型MOSFET,它的漏极连到Vi,它的主体和源极连到二极管1024的阴极,它的栅极连到控制电压Vg2。所示的二极管1024的正极连接到基准节点Vi,gnd。二极管1024的阴极及S2的源极和主体也连到电感器L2 1025的第一端。L2 1025的第二端连到滤波电容器C2 1026的第一端。所示的滤波电容器C2 1026的第二端连接到gnd。所示的第二稳压器的负载LOAD2 1028与滤波电容器C2 1026并联连接。
所示的第三稳压器1030和第一稳压器1010及第二稳压器1020有相同的电路设计。所示的第三稳压器1030包括开关晶体管S31032、二极管1034、电感器L3 1035、滤波电容器C3 1036。所示的第三稳压器1030在负荷LOAD3 1038中产生输出电压V3。所示的开关晶体管S3是一个N型加强型MOSFET,它的漏极连到Vi,它的主体和源极连到二极管1034的阴极,它的栅极连到控制电压Vg3。所示的二极管1034的正极连接到基准节点Vi,gnd。二极管1034的阴极及S3的源极和主体也连到电感器L3 1035的第一端。L3 1035的第二端连到滤波电容器C3 1036的第一端。所示的滤波电容器C3 1036的第二端连接到gnd。所示的第三稳压器的负载LOAD3 1038与滤波电容器C31036并联连接。
虽然只表示出3个稳压器,但多个稳压器1010、1020、1030旨在表示从一个输入电源产生的任意数目的电源电压。此外,这些电源的基本设计是补偿型设计。然而,应该理解,本发明的原理不限于这种特殊类型的稳压器,本发明的原理还可以应用到提升型的、或补偿提升型的、或开关稳压器类型的组合。
在图2中,加到多个稳压器2010、2020、2030的输入电压是Vi。进入多个稳压器的聚集的输入电流是Ii。进入第一稳压器2010的输入电流是Ii1。进入第二稳压器2020的输入电流是Ii2,如此等等,以致于进入第三稳压器2030的输入电流是Ii3。
在图2中,所示的第一稳压器2010开关晶体管S1 2014、二极管2015、电感器L1 2012、滤波电容器C1 2016。所示的第一稳压器2010在负荷LOAD1 2018中产生输出电压V1。所示的电感L1 2012连接在Vi和开关晶体管S1 2014之间。所示的开关晶体管S1是一个N型加强型MOSFET,它的主体和源极连到Vi的基准节点,它的栅极连到控制电压Vg1。二极管2015的正极连接到开关晶体管S1 2015的漏极。二极管的负极连接到滤波器电容C1 2016的第一端。C1 2016的第二端连接到gnd。所示的第一稳压器的负载LOAD1 2018与滤波电容器C1 2016并联连接。
在图2中,所示的第二稳压器2020包括开关晶体管S2 2024、二极管2025、电感器L2 2022、滤波电容器C2 2026。所示的第二稳压器202O在负荷LOAD2 2028中产生输出电压V2。所示的电感L2 2022连接在Vi和开关晶体管S2 2024之间。所示的开关晶体管S2是一个N型加强型MOSFET,它的主体和源极连到Vi的基准节点,它的栅极连到控制电压Vg2。二极管2025的正极连接到开关晶体管S2 2025的漏极。二极管2025的负极连到滤波电容C2 2026的第一端。C2 2026的第二端连接到gnd。所示的第二稳压器的负载LOAD2 2028与滤波电容器C2 2026并联连接。
在图2中,所示的第三稳压器2030包括开关晶体管S3 2034、二极管2035、电感器L3 2032、滤波电容器C3 2036。所示的第三稳压器2030在负荷LOAD3 2038中产生输出电压V3。所示的电感L3 2032连接在Vi和开关晶体管S3 2034之间。所示的开关晶体管S3是一个N型加强型MOSFET,它的主体和源极连到Vi的基准节点,它的栅极连到控制电压Vg3。二极管2035的正极连接到开关晶体管S3 2035的漏极。二极管2035的负极连到滤波电容C3 2036的第一端。C3 2036的第二端连接到gnd。所示的第三稳压器的负载LOAD3 2038与滤波电容器C3 2036并联连接。
图3A是补偿型开关稳压器在连续方式和断续方式的典型的输入电流波形图。图3B是提升型开关稳压器在连续方式和断续方式的典型的输入电流波形图。应该注意的是,这些波形逐渐达到峰值后才开始下降。当从同一个输入电源拉出的多个稳压器的电流峰值在时间上大致重合时,才产生大的输入电流峰值。本发明有助于防止这种重合,因而降低了总的峰值输入电流。
图4A表示用于多个补偿型开关稳压器中晶体管的顺序转换的一组控制信号和电流波形的例子。信号CLOCK是一个周期性波形,使触发器依次转换第一稳压器。这个稳压器由Vg1控制。要注意,当信号CLOCK下降时,Vg1上升,导通第一稳压器中的开关晶体管。当Vg1下降截止第一稳压器中的开关晶体管时,Vg2升高,依次使第二稳压器中的开关晶体管导通。然后,当Vg2下降截止第二稳压器中的开关晶体管时,Vg3升高,依次使第三稳压器中的开关晶体管导通。在此之后,Vg3下降截止第三稳压器中的开关晶体管。信号CLOCK的下降沿再次启动这个顺序。
在图4A中还表示出用于3个电源中的每个电源在由图4A表示的上述顺序控制信号控制时的示例性的输入电流(Ii1、Ii2、Ii3)。这些电流的和是在输入电源上的总输入电流负载Ii。要注意,和转换所有3个开关晶体管使所有3个电源大约同时达到它们的峰值电流的情况相比,在此例的3个电源中的晶体管的顺序转换减小了总电流负载。
在图4A中,在一个新的循环从信号CLOCK的下降沿开始之前,所示的所有电源的控制信号都要截止所有的电源中的晶体管。然而,这不是必要的。对于具有动态负载的电源,可以按照从这个稳压器的输入电压导出的一个误差信号来设定每个稳压器的每个开关晶体管的这个时间长度。这个系统在与动态负载有关的最佳低输入电流下可能不工作,但应维持调节,只要在再次产生接通这个特定的晶体管的信号之前或者几乎与产生这个信号的同时截止这个特定稳压器的晶体管的信号就行。进而,安排从最大输入预期电流负载到最小输入预期电流负载供电的顺序,将有助于减小峰值电流,即使在不同的电源中同时有两个或多个开关晶体管导通也是如此。
图4B表示用于多个提升型开关稳压器中晶体管的顺序转换的一组控制信号和电流波形的例子。信号CLOCK是一个周期性波形,使触发器依次转换第一稳压器。这个稳压器由Vg1控制。要注意,当信号CLOCK下降时,Vg1上升,导通第一稳压器中的开关晶体管。当Vg1下降截止第一稳压器中的开关晶体管时,Vg2升高,依次使第二稳压器中的开关晶体管导通。然后,当Vg2下降截止第二稳压器中的开关晶体管时,Vg3升高,依次使第三稳压器中的开关晶体管导通。在此之后,Vg3下降截止第三稳压器中的开关晶体管。信号CLOCK的下降沿再次启动这个顺序。
在图4BA中还表示出用于3个电源中的每个电源在由图4B表示的上述顺序控制信号控制时的示例性的输入电流(Ii1、Ii2、Ii3)。这些电流的和是在输入电源上的总输入电流负载Ii。要注意,和转换所有3个开关晶体管使所有3个电源大约同时达到它们的峰值电流的情况相比,在此例的3个电源中的晶体管的顺序转换减小了总电流负载。
在图4B中,在一个新的循环从信号CLOCK的下降沿开始之前,所示的所有电源的控制信号都要截止所有的电源中的晶体管。然而,这不是必要的。对于具有动态负载的电源,可以按照从这个稳压器的输入电压导出的一个误差信号来设定每个稳压器的每个开关晶体管的这个时间长度。这个系统在和动态负载有关的最佳低输入电流下可能不工作,但应维持调节,只要在再次产生接通这个特定的晶体管的信号之前或者几乎与产生这个信号的同时截止这个特定稳压器的晶体管的信号就行。进而,安排从最大输入预期电流负载到最小输入预期电流负载供电的顺序,将有助于减小峰值电流,即使在不同的电源中同时有两个或多个开关晶体管导通也是如此。
图5表示顺序转换多个电源中的晶体管的一个系统的方块图。时钟发生器5002向脉宽调制(PWM)发生器5004发出一个信号(CLOCK),脉宽调制发生器5004通过信号Vg1依次导通第一稳压器的开关晶体管。保持Vg1有效并且依次保持第一稳压器的开关晶体管导通的时间长度取决于来自于误差发生器5010的一个信号。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1010来说就是V1。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2010来说就是V1。当第一稳压器的开关晶体管经过信号Vg1依次截止时,PWM发生器5006经过信号Vg2依次导通第二稳压器的开关晶体管。信号Vg2保持有效并且保持第二稳压器的开关晶体管依次导通的时间长度取决于来自于误差发生器5012的一个信号。来自于误差发生器5012的信号依次取决于第二稳压器的输入电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1020来说就是V2。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2020来说就是V2。当经信号Vg2依次使第二稳压器的开关晶体管截止时,PWM发生器5008经信号Vg3依次导通第三稳压器的开关晶体管。信号Vg3保持有效并且保持第三稳压器的开关晶体管依次导通的时间长度取决于来自于误差发生器5014的一个信号。来自于误差发生器5014的信号依次取决于第三稳压器的输出电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1030来说就是V3。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2030来说就是V3。
图6表示用于多个开关稳压器的控制波形,其中利用第一稳压器转换后依次同时转换两个稳压器。在图6中,信号CLOCK是一个周期性波形,使触发器依次转换第一稳压器。这个稳压器由Vg1控制。要注意,当信号CLOCK下降时,Vg1上升,导通第一稳压器中的开关晶体管。当Vg1下降截止第一稳压器中的开关晶体管时,Vg2和Vg3升高,使第二和第三稳压器中的开关晶体管导通。然后,Vg2和Vg3相互独立地下降截止第二和第三稳压器中的开关晶体管。信号CLOCK的下降沿再次启动这个顺序。
同时导通两个或多个稳压器中的开关晶体管,对于信号CLOCK来说,可以有一个较快的循环时间。这种情况在已知或期望多个稳压器中的两个稳压器和其它的电源相比有低的输入电源电流时尤其有利。然后,同时转换这两个稳压器,以使信号CLOCK有一个较快的循环时间,对于总峰值输入电源电流没有大的影响。此外,在另一个实施例中,不是同时转换两个电源,而是引入从一个稳压器的导通到另一个稳压器的导通的延迟时间。这在认为两个稳压器的输入电流是相互跟随、但期望一个输入电流在大多数情况下大于另一个输入电流时是有用的。
图7是一个方块图,表示在转换第一稳压器后依次转换两个开关的控制系统。时钟发生器7002向脉宽调制(PWM)发生器7004发出一个信号(CLOCK),脉宽调制发生器7004通过信号Vg1依次导通第一稳压器的开关晶体管。保持Vg1有效并且依次保持第一稳压器的开关晶体管导通的时间长度取决于来自于误差发生器7010的一个信号。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1010来说就是V1。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2010来说就是V1。当第一稳压器的开关晶体管经过信号Vg1依次截止时,PWM发生器7006经过信号Vg2依次导通第二稳压器的开关晶体管。信号Vg2保持有效并且保持第二稳压器的开关晶体管依次导通的时间长度取决于来自于误差发生器7012的一个信号。来自于误差发生器7012的信号依次取决于第二稳压器的输入电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1020来说就是V2。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2020来说就是V2。当经信号Vg1依次使第一稳压器的开关晶体管截止时,在一个任选的时间延迟7016以后,PWM发生器7008经信号Vg3依次导通第三稳压器的开关晶体管。如果不想有时间延迟,则PWM发生器7008经信号Vg3依次导通第三稳压器的开关晶体管的时间和PWM发生器7008经信号Vg2依次导通第二稳压器的开关晶体管的时间相同。信号Vg3保持有效并且保持第三稳压器的开关晶体管依次导通的时间长度取决于来自于误差发生器7014的一个信号。来自于误差发生器7014的信号依次取决于第三稳压器的输出电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1030来说就是V3。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2030来说就是V3。
图8表示用于多个开关稳压器的电流波形,多个稳压器在预定时间导通开关晶体管。信号CLOCK是一个周期性波形,用作在多个电源中接通开关晶体管的时基。信号FIRST是一个在有效时表示CLOCK的哪一个循环标志着一个新的转换循环开始的信号。在图8中,在CLOCK的第一循环期间,经过Vg1的上升导通第一稳压器中的开关晶体管。在CLOCK的第二循环期间,经过Vg2的上升导通第二稳压器中的开关晶体管。在CLOCK的第四循环期间,经过Vg3的上升导通第三稳压器中的开关晶体管。每个控制信号Vg1、Vg2、Vg3都是独立地下降。信号CLOCK的下降沿再次启动这个顺序。信号FIRST的激励启动一个新的转换循环。
图9是表示一个控制系统的方块图,这个控制系统可以在预定时间接通多个开关稳压器的开关晶体管。时钟发生器9002产生用于提供作为系统时基的周期性波形的信号CLOCK。信号CLOCK输入到滚动计数器9004。滚动计数器9004接收时钟的输入脉冲,并产生一个数字输出,这个数字输出是这些脉冲的计数。在一个预定的计数,滚动计数器将它的输出复位到初始计数,并且-激励信号FIRST,直到在时钟处接收到另一个脉冲时为止。这样,就在滚动计数器9004的输出端产生一个循环序列。在图8中,这个循环序列就是1、2、3、4、5、1、2、......,在这个序列的“1“处产生信号FIRST。
滚动计数器的计数输出输入到比较器9006、9008、9010。这些比较器中的每一个在其输入符合一个预定数目时都产生一个信号。如果以图8为例,则比较器9006在其输入为1时产生一个信号,比较器9008在其输入为2时产生一个信号,比较器9010在其输入为4时产生一个信号。
由比较器9006产生的信号触发脉宽调制(PWM)发生器9006,从而经信号Vg1导通第一稳压器的开关晶体管。信号Vg1保持有效并且保持这个稳压器的开关晶体管导通的时间长度取决于来自于误差发生器9014的一个信号。来自于误差发生器9014的信号取决于这个稳压器的输出电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1010来说就是V1。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2010来说就是V1。
由比较器9008产生的信号触发脉宽调制(PWM)发生器9016,从而经信号Vg2导通第二稳压器的开关晶体管。信号Vg2保持有效并且保持这个稳压器的开关晶体管导通的时间长度取决于来自于误差发生器9018的一个信号。来自于误差发生器9018的信号取决于这个稳压器的输出电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1020来说就是V2。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2020来说就是V2。
由比较器9010产生的信号触发脉宽调制(PWM)发生器9020,从而经信号Vg3导通第三稳压器的开关晶体管。信号Vg3保持有效并且保持这个稳压器的开关晶体管导通的时间长度取决于来自于误差发生器9022的一个信号。来自于误差发生器9022的信号取决于这个稳压器的输出电压。当这个控制系统与图1所示的3个电源一起使用时,这个电压对于稳压器1030来说就是V3。当这个控制系统与图2所示的3个电源一起使用时,这个电压对于稳压器2030来说就是V3。
选择预定时间导通多个电源的开关晶体管的一种途径是选择将导致最小的峰值输入电源电流的时间。如果对于每一种负载情况每个负载的最大输入电流是已知的,或者是可以估算的,就可以确定每个控制脉冲(Vg1、Vg2、等)的长度。这个信息、输入电压、和每个稳压器的设计,可以给出足够多的数据,在指定的负载情况下为每个稳压器确定输入波形。然后,可以使用这些输入波形确定启动每个控制脉冲的时间。
在图4-9中,所示的CLOCK信号有一个恒定的周期。然而,在任何一个所述的图中,都可以使用周期可变的时钟。可以响应于多个电源上的变化的负载,或者响应于某些其它的控制系统变量,来导出这个变化的周期(频率)。此外,这些系统都已经表示为由一些分立的方块组成的方块图,因而可以理解,这些系统中的任何一个都可以使用微处理器、其它的处理器、或定制的集成电路来实施。任何一个这些系统在安排或定时控制脉冲时还可以考虑到比图中所示的变量更多的变量。例如,微处理器可以知道它将要完成的在某个电压源上需要大量的功率的一系列功能。在完成这些操作之前,微处理器可能会重新安排控制脉冲,或改变控制脉冲的定时关系,以便在完成这些功能时,当这个稳压器开始拉出较大输入电流时的峰值输入电源电流变为最小。
虽然已经描述并说明了本发明的几个特定实施例,但本发明不限于这里描述和表示的特定形式或元件安排。本发明只由权利要求书限制。
权利要求
1.一种电源,包括一个输入电源;第一开关稳压器(1010、2010),所说第一开关稳压器从所说输入电源拉出电流;第二开关稳压器(1020、2020),所说第二开关稳压器从所说输入电源拉出电流;和一个开关控制器,所说开关控制器在一个循环的第一时间使所说的第一开关稳压器改变由所说第一开关稳压器从所说输入电源拉出的电流,所说开关控制器在所说循环的第二时间使所说的第二开关稳压器改变由所说第二开关稳压器从所说输入电源拉出的电流。
2.权利要求1的电源,其特征在于对于所说第一时间和所说第二时间进行选择,以降低从所说输入电源拉出的峰值输入电流。
3.权利要求2的电源,其特征在于所说开关控制器对于所说第一时间和所说第二时间进行选择。
4.一种电源,包括一个输入电源;多个开关稳压器(1010、1020、1030),所说开关稳压器从所说输入电源拉出电流;一个开关控制器,所说开关控制器使所说输入电流按第一顺序启动一个所说输入电流在第一方向的数值变化。
全文摘要
本发明协调共享一个输入电源的多个开关稳压器中的开关晶体管,以降低由电源上拉出的峰值电流。设定每个稳压器中的晶体管的导通时间,以使每个开关晶体管都在一个预定时间导通。通过选择该预定时间使在输入电源上拉出的最大峰值电流最小。当有关电流或预计输出负载的信息已知时,可以通过加到该系统的输入不断地改变该预定时间。在每个稳压器中的晶体管还可以在前一个稳压器上的晶体管依次截止时导通。
文档编号H02M3/158GK1551474SQ20041000740
公开日2004年12月1日 申请日期2000年8月10日 优先权日1999年11月10日
发明者E·F·阿尔斯, T·C·奥利弗, R·L·科奇斯, E F 阿尔斯, 奥利弗, 科奇斯 申请人:惠普公司