专利名称:测量变压器的反射电压的方法和装置的制作方法
技术领域:
本发明涉及一种电源转换器的控制电路,且特别涉及一种切换模式电源转换器的切换控制电路。
背景技术:
电源转换器已经广泛用来提供稳定的输出电压。为了安全,一个离线的电源转换器必须在初级侧和次级侧之间提供电气的绝缘。并需要光耦合器和次级侧调整器来调节离线的电源转换器的输出电压。为了减少组件的数量和从电源转换器的次级侧去除反馈电路,伦道夫.D·W·谢利(Randol ph D.W.Shelly)在专利号为4,302,803的美国专利“带多路反馈转换器的整流器-转换器电源”中披露过一种初级侧的控制技术。在较新的技术中,则有杨大勇(Ta-yung Yang)等人的6,721,192号美国专利“调节初级侧的输出电压和输出电流的PWM(脉宽调制)控制器”,杨大勇(Ta-yung Yang)等人的6,836,415号美国专利“有改进的载荷调整的初级侧稳定脉宽调制控制器”,杨大勇(Ta-yung Yang)等人的6,853,563号美国专利“初级侧控制反馈电源转换器”,以及杨大勇(Ta-yung Yang)等人的6,862,194号美国专利“初级侧PWM控制下具有恒定电压和恒定电流输出的反馈电源转换器”。然而,为了测量来自变压器的信号,前面的技术不能获得准确的结果。
发明内容
本发明的目的就是要为电源转换器的切换控制电路提供用以测量一反射电压信号和一变压器的放电时间的一精确取样电路。经由使用取样自变压器的信号,可以不使用光耦合器和次级侧调整器而能够调节电源转换器的输出。除此之外,变压器的放电时间能够用于准谐振电源转换器,以跟低谷电压同步和达到柔性切换的效果。
一多重取样电路耦接并从变压器线圈接收反射电压信号。多重取样电路包括一信号产生器,其目的是接收切换信号和反射电压信号,用以产生放电时间信号和多个取样信号。当切换信号禁用时,多个取样信号顺序产生。切换信号经由一开关切换一变压器,以调节变压器的输出。一取样保持电路接收多个取样信号,以对反射电压信号进行取样。被多个取样信号多重取样的反射电压信号分别被储存在多个保持电容器中。因此,多个保持电容器根据多个取样信号的取样运算以产生多个保持电压。缓冲电路与多个保持电容器相耦接,根据多个保持电压的较高电压,产生一缓冲信号。一比较电路透过比较缓冲信号和电平位移信号来产生一停止信号。电平位移信号的产生是经由反射电压信号加上一门限信号。一旦电平位移信号低于缓冲信号,停止信号便启用。
当切换信号禁用时,放电时间信号被启用。当停止信号启用时,放电时间信号被禁用。因此,放电时间信号的脉冲宽度跟变压器的放电时间相关。另外,在停止信号产生后,一反馈信号系根据缓冲信号而产生。停止信号更决定多个取样信号的动作。反馈信号从而与变压器的输出电压产生关联。
前面的概要说明和下面的详细说明仅仅是举例性的描述,并且其目的是对权利要求中的发明作进一步的说明。看了后面的说明和附图,更多的目的和优点将更为清楚。
附图是用来进一步理解本发明的,与说明书不可分割,是说明书组成的一部分。附图表示了本发明的实施例,与说明书一起用来解释本发明的原理。
图1为切换电路的示意图。
图2A表示功率开关打开时切换电路的信号流。
图2B表示功率开关关闭时切换电路的信号流。
图2C表示功率开关关闭时切换电路的信号流。
图3表示每一个切换周期中切换电路的各种波形。
图4为本发明的多重取样电路的方块图。
图5为根据本发明的一个实施例的多重取样电路。
图6表示本发明的多重取样电路的主要波形。
图7表示根据本发明的一个实施例的脉宽调制遮没单元。
图8表示根据本发明的一个实施例的振荡单元。
具体实施例方式
图1表示一切换电路,包括一变压器10,其有一辅助线圈NA,一初级线圈NP,和一次级线圈NS。初级线圈NP耦接至输入电压VIN。由电阻器51和52构成的分压器连接于辅助线圈NA,目的是从辅助线圈NA的电压信号获取反射电压信号VDET。为了调节切换电路的输出电压V0和输出电流I0,一切换信号VPWM经由一功率开关,例如晶体管20,以切换变压器10。
参照图1和图2A,当切换信号VPWM启用(逻辑高电平),即产生 初级侧切换电流IP,以将能量储存在变压器10中。在这个阶段的切换电路的各种波形显示在图3的周期T1中。初级侧切换电流IP的峰值IP1可由下式给出IP1=VINLP×ToN---------------(1)]]>这里LP是变压器10的初级线圈NP的电感TON是切换信号VPWM的导通时间。
参照图1和图2B,当切换信号VPWM禁用(逻辑低电平),储存在变压器10中的能量释放到变压器10的次级侧,并且经由整流器40释放到切换电路的输出端。从而产生次级侧切换电流IS。这个阶段的各种波形显示在图3的周期T2中。次级侧切换电流IS的峰值IS1可由下式给出IS1=(VO+VF)LS×TDS---------------(2)]]>这里VO是切换电路的输出电压;VF是整流器40的正向压降;LS是变压器10的次级线圈NS的电感;TDS是变压器10的放电时间,其也代表次级侧切换电流Is的放电时间。
同时,在变压器10的辅助线圈NA上产生电压信号VAUX。图3中显示的电平VAUX1可由下式给出VAUX1=TNATNS×(VO+VF)------------------------(3)]]>同时,储存在变压器10中的能量将给晶体管20的寄生电容CJ充电,以在晶体管20的寄生电容CJ的两端产生一电压VDS。电压VDS可由下式给出VDS=VIN+[TNPTNS×(VO+VF)]---------------(4)]]>这里VIN是切换电路的输入电压;TNA,TNP和TNS分别是变压器10的辅助线圈NA,初级线圈NP,和次级线圈NS的线圈匝数。
参照图1和图2C,当储存在变压器10中的能量被完全释放时,次级侧切换电流IS下降为零。同时,因为电压VDS高于输入电压VIN电压VDS开始给输入电压VIN回充。这个阶段的各种波形显示在图3的周期T3中。电压VDS在周期TQ结束时减少到谷底电压。电压VDS的减量斜率决定于谐振频率fR。谐振频率fR和周期TQ分别由式(5)和(6)给出fR=12πLP×CJJ---------------(5)]]>TQ=1(4×fR)]]>TQ=πLP×CJJ2---------------(6)]]>这里CJJ是晶体管20的寄生电容器CJ的电容。
当电压VDS开始下降时,电压信号VAUX开始减少。电压信号VAUX跟电压VDS相关,其可由下式给出
VAUX=TNATNP×(VDS·VIN)---------------(7)]]>因此,如图6所示,可以从切换信号VPWM的下降边到电压信号VAUX的下降角测出式(2)中的放电时间TDS。
参照图1,电阻器51和52构成分压器,其连接在变压器10的辅助线圈NA和接地参考之间,目的是产生反射电压信号VDET,其可由下式给出VDET=R52R51+R52×VAUX---------------(8)]]>这里R51和R52分别是电阻器51和52的电阻。
图4为本发明的多重取样电路700。多重取样电路700连接到脉宽调制遮没单元500,振荡单元600,和透过分压器连接到变压器10的辅助线圈NA。多重取样电路700包括取样单元100,信号产生单元200,和延时单元300。
进一步参照图4,延时单元300连接于脉宽调制遮没单元500,以接收切换信号VPWM。延时单元300通过延时单元300的一反相器产生一反相切换信号/VPWM。当切换信号VPWM禁用时,延时单元300产生一延时信号VDL。信号产生单元200连接到延时单元300,以接收延时信号VDL,反相切换信号/VPWM和反射电压信号VDET。信号产生单元200产生放电时间信号SDS,和多个取样信号VSPN...VSP1。取样单元100连接于振荡单元600,脉宽调制遮没单元500,和信号产生单元200,用来接收多个取样信号VSPN...VSP1,反射电压信号VDET,振荡单元600产生的脉冲信号PLS,和脉宽调制遮没单元500产生的消除信号CLR。多个取样信号VSPN...VSP1顺序控制取样单元100,以对反射电压信号VDET进行取样,产生一缓冲信号VHD和一电压反馈信号VV。
本发明的主要目的是提供测量电压信号和变压器放电时间的精确取样电路。另外,本发明可以不使用光耦合器和次级侧调整器来调节输出。
请参照图1和图5所示,根据本发明的一个实施例的多重取样电路700如图5所示。在反射电压信号VDET的多重取样运算期间,产生电压反馈信号VV和放电时间信号SDS。电压反馈信号VV与输出电压VO成精确比例。放电时间信号SDS代表次级侧切换电流IS的放电时间TDS。在次级侧切换电流IS下降为零之前,反射电压信号VDET即被取样和测量。因此,次级侧切换电流IS的变化不影响整流器40正向压降VF。
信号产生单元200包括第一信号产生器,第二信号产生器,门限信号156,和脉冲产生器190。脉冲产生器190产生一取样脉冲信号供多重取样运算。反射电压信号VDET加上门限信号156以产生电平位移反射信号。第一信号产生器包括计数器171,与门165和与门166以产生多个取样信号VSPN...VSP1。第二信号产生器包括D触发器170,与非门163,与门164和比较器155,以产生放电时间信号SDS。
进一步参阅图5和图6所示,延时单元300包括反相器161,反相器162,电流源180,晶体管181,和电容器182,以当切换信号VPWM禁用时产生延迟时间Td。反相器161的输入端输入切换信号VPWM。反相器161的输出端连接于反相器162的输入端,与门164的第一输入端,和D触发器170的时钟输入端。反相器162的输出控制晶体管181的导通与截止。电容器182跟晶体管181并联。电流源180用来给电容器182充电。因此,电源180的电流和电容器182的电容决定延时单元300的延迟时间Td。电容器182还产生延时信号VDL。
供给电压VCC拉升了D触发器170的D端输入。D触发器170的输出端连接与门164的第二输入端。与门164输出放电时间信号SDS。从而当切换信号VPWM禁用时,放电时间信号SDS为启用。与非门163的输出端连接于D触发器170的复位输入端。与非门163的第一输入端连接于电容器182,以接收延时信号VDL。与非门163的第二输入端连接于比较器155的输出端。电平位移反射信号供给比较器155的负极输入端。比较器155的正极输入端由缓冲信号VHD所提供。因此,在延迟时间Td之后,一旦电平位移反射信号低于缓冲信号VHD,放电时间信号SDS将为禁用。另外,当切换信号VPWM启用时,放电时间信号SDS也为禁用。
取样脉冲信号被送至计数器171的时钟输入端和与门165和166的第三输入端。计数器171的输出端分别连接于与门165和166的第二输入端。与门165和166的第一输入端由所提供放电时间信号SDS所提供。与门165和166的第四输入端由延时信号VDL所提供。因此,依据取样脉冲信号多个取样信号VSPN...VSP1将顺序产生。另外,于放电时间信号SDS的启用期,多个取样信号VSPN...VSP1将顺序产生。然而,在放电时间信号SDS的始端插入了延迟时间Td以阻止多个取样信号VSPN...VSP1的产生。这样,在延迟时间Td,多个取样信号VSPN...VSP1将被禁用。
多个取样信号VSPN...VSP1从而用来对反射电压信号VDET进行取样。多个取样信号VSPN...VSP1控制开关例如121...122以分别于多个保持电容器例如110...111上获取多个保持电压。为了给保持电容器110放电,开关123跟保持电容器110并联。为了给保持电容器111放电,开关124跟保持电容器111并联。
取样单元100的缓冲电路包括多个运算放大器例如150...151,二极管130...131,和电流源135,以产生缓冲信号VHD。运算放大器150...151的正极输入端分别连接于多个保持电容器110...111。运算放大器150...151的负极输入端连接于缓冲电路的输出端。二极管130连接在运算放大器150的一个输出端与缓冲电路的输出端之间。二极管131连接在运算放大器151的一个输出端,与缓冲电路的输出端之间。这样,便可从多个保持电压的较高电压获取缓冲信号VHD。电流源135用来进行终止。由脉冲信号PLS控制导通/截止的开关125连接于缓冲电路。开关125周期性地将缓冲信号VHD传送至电容器115,以产生电压反馈信号VV。因此,电压反馈信号VV跟切换电路的输出电压VO成比例。多个取样信号VSPN...VSP1在延迟时间Td之后开始产生多个保持电压,从而避免电压信号VAUX的尖峰干扰(spikeinterference)。当切换信号VPWM禁用使得晶体管20截止时,将产生电压信号VAUX的峰值。
请参阅图6所示,当次级侧切换电流IS下降到零时,电压信号VAUX开始减少,然后这由比较器155检测到,使放电时间信号SDS禁用。因此,放电时间信号SDS的脉冲宽度跟次级侧切换电流IS的放电时间TDS相关。同时,当放电时间信号SDS禁用时,多个取样信号VSPN...VSP1禁用,并且多重取样运算停止。这时,产生于缓冲电路输出端的缓冲信号VHD代表一终止电压。因此,一旦次级侧切换电流IS下降到零,终止电压将跟取样到的电压信号VAUX有关。缓冲信号VHD从多个保持电压的较高电压获取,其中当电压信号VAUX已经开始减少时,其将忽略所取样的电压。
另外,一旦切换信号VPWM启用,就确保了切换信号VPWM的导通时间TON的最小值。切换信号VPWM的导通时间TON的最小值进一步确保了放电时间TDS的最小值,其确保了在多重取样电路700中取样电压信号VAUX的适切的多重取样运算。放电时间TDS跟切换信号VPWM的导通时间TON相关。参照式(1),(2),和(3)和式(9)给出的次级侧电感LS,放电时间TDS可以由式(10)表达。
LS=(TNSTNP)2×LP---------------(9)]]>TDS=(VINVO+VF)×TNSTNP×TON---------------(10)]]>图7表示根据本发明的一个实施例的脉宽调制遮没单元500。侥脉宽调制遮没单元500包括一PWM电路和遮没电路520。PWM电路包含与非门511,D触发器515,与门519,反相器512,反相器518,和电压回路误差放大器513。参照图4和图6,反相器512连接于振荡单元600,以接收脉冲信号PLS。反相器512的输出端连接于D触发器515的时钟输入端,使切换信号VPWM启用。供给电压VCC拉升D触发器515的D端输入。D触发器515的输出端连接于与门519的第一输入端。与门519的第二输入端连接于反相器512的输出端。与门519产生切换信号VPWM。D触发器515的复位输入端连接于与非门511的输出端。为了周期地关闭切换信号VPWM,与非门511的第一输入端由复位信号RST所提供。电压回路误差放大器513依据电压反馈信号VV产生复位信号RST。与非门511的第二输入端连接于遮没电路520的输出端,以接收一遮没信号VBLK。
参照图7,遮没电路520包括与非门523,电流源525,晶体管526,反相器521,电容器527,和反相器522。切换信号VPWM提供至反相器521的输入端和与非门523的第一输入端。反相器521的输出端用以导通/截止晶体管526。反相器522的输出端连接于与非门523的第二输入端。电流源525的电流和电容器527的电容决定遮没信号VBLK的脉冲宽度。反相器518接收遮没信号VBLK并且产生消除信号CLR。参照图6,消除信号CLR和遮没信号VBLK互为反相。消除信号CLR控制开关123和124的导通与截止。当切换信号VPWM启用时,遮没电路520输出遮没信号VBLK,目的是使VPWM禁用,防止D触发器515被复位。
由于当切换信号VPWM关闭时,电压信号VAUX从变压器10反射而得,因此VPWM必须维持最小切换频率,以多重取样电压信号VAUX确保变压器10的切换。
图8表示根据本发明的一个实施例的振荡单元600。运算放大器201,电阻器210,晶体管250构成了第一电压电流转换器。第一电压电流转换器产生参考电流I250以响应参考电压VREF。多个晶体管,例如251,252,253,254和255构成了电流镜,其目的是响应参考电流I250以产生充电电流I253和放电电流ID。第一开关230连接在晶体管253的漏极和电容器215之间。第二开关231连接在电容器215和晶体管255的漏极之间。第一比较器205产生脉冲信号PLS以决定切换频率。第三开关232的第一端由一高门限(high-threshold)电压VH所供应。第四开关233的第一端由一低门限(low-threshold)电压VL所供应。第三开关232的第二终端和第四开关233的第二终端连接于比较器205的负极端。反相器260的输入端连接于比较器205的输出端。反相器260的输出端产生反相脉冲信号/PLS。脉冲信号PLS控制第二开关231和第四开关233的导通与截止。反相脉冲信号/PLS控制第一开关230和第三开关232的导通与截止。
如上所述,本发明提供了电源转换器的切换控制器中的精确多重取样电路。为调节电源转换器的输出电压和输出电流,多重取样电路能够使得电源转换器在不使用光耦合器和次级侧调整器下来测量变压器的电压信号和其放电时间。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的结构及技术内容作出些许的更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
权利要求
1.一种取样电路,用来从变压器的辅助线圈接收一反射电压信号,其特征在于该取样电路包括一延时单元,接收一切换信号,且当上述切换信号禁用时产生一延时信号,其中上述切换信号经由一开关来切换上述变压器;一信号产生单元,接收上述延时信号、上述切换信号和上述反射电压信号,以产生一放电时间信号和多个取样信号,其中上述多个取样信号是顺序产生的;一取样单元,接收上述多个取样信号,以对上述反射电压信号进行取样分别供给多个保持电容器,其中上述多个保持电容器产生多个保持电压;一缓冲电路,耦接于上述多个保持电容器,并以多个保持电压中的较高保持电压作为一缓冲信号;及一比较电路,耦接于上述缓冲电路,用来比较上述缓冲信号和一电平位移信号,以产生一停止信号,其中上述电平位移信号产生自上述反射电压信号加上一门限信号,且一旦上述电平位移信号低于上述缓冲信号,上述停止信号启用;其中,当上述切换信号禁用时,上述放电时间信号为启用;上述停止信号使放电时间信号禁用;上述放电时间信号的脉冲宽度跟上述变压器的放电时间相关;在上述延时信号终止后,上述多个取样信号开始产生;上述停止信号终止上述多个取样信号;且在产生停止信号后,根据上述缓冲信号产生一反馈信号,其中上述反馈信号跟上述变压器的一输出电压相关。
2.根据权利要求1所述的取样电路,其特征在于其中所述的信号产生单元包括一取样脉冲产生器,周期性地产生一取样脉冲信号,以进行多重取样运算;一第一信号产生器,在上述放电时间信号启用期间,依据上述取样脉冲信号以顺序产生上述多个取样信号,其中一延迟时间插入在上述放电时间信号的始端,且上述多个取样信号在上述延迟时间期间禁用;及一第二信号产生器,产生上述放电时间信号,其中当上述切换信号禁用时,上述放电时间信号为启用;当上述停止信号产生时,上述放电时间信号为禁用;且当上述切换信号启用时,上述放电时间信号为禁用。
3.根据权利要求1所述的取样电路,其特征在于其中所述的取样单元包括连接至上述缓冲电路的一取样开关,上述取样开关由一脉冲信号周期地控制,用来传输上述缓冲信号到一输出电容器,以产生上述反馈信号,其中上述切换信号跟上述脉冲信号相关。
4.根据权利要求1所述的取样电路,其特征在于其中所述的反馈信号为多重取样上述反射电压信号所产生,且一旦上述变压器的一次级侧切换电流下降到零,上述反馈信号即被测量。
5.根据权利要求1所述的取样电路,其特征在于其中所述的切换信号有一最小导通时间,其中一旦上述切换信号启用,上述最小导通时间用来为上述反射电压信号的多重取样运算提供一最小放电时间。
6.根据权利要求1所述的取样电路,其特征在于其中所述的切换信号有一最小切换频率,用来为上述反射电压信号的多重取样运算确保上述变压器的切换。
7.一种多重取样电路,用来接收来自一变压器的一线圈的一反射电压信号,其特征在于该多重取样电路包括一信号产生器,接收一切换信号和上述反射电压信号,以产生一放电时间信号和多个取样信号,且当上述切换信号禁用时,顺序产生上述多个取样信号,其中上述切换信号透过一开关来切换上述变压器;一取样保持电路,接收上述多个取样信号,以对上述反射电压信号进行取样,分别供给多个保持电容器,其中上述多个保持电容器依据上述多个取样信号的取样运算以产生多个保持电压;一缓冲电路,依据上述多个保持电压的较高电压产生一缓冲信号;及一比较电路,比较上述缓冲信号和一电平位移信号来产生一停止信号,其中上述电平位移信号产生自上述反射电压信号加上一门限信号,且一旦上述电平位移信号低于上述缓冲信号,上述停止信号为启用;其中,当上述切换信号禁用时,上述放电时间信号为启用;上述停止信号使上述放电时间信号为禁用;上述放电时间信号的脉冲宽度跟上述变压器的一放电时间相关;在产生上述停止信号后,一反馈信号根据上述缓冲信号而产生;上述停止信号终止上述多个取样信号;且上述反馈信号跟上述变压器的一输出电压有关。
8.根据权利要求7所述的多重取样电路,其特征在于其中所述的信号产生器包括一取样脉冲产生器,周期性地产生一取样脉冲信号,以进行多重取样运算;一第一信号产生器,在上述放电时间信号的启用期间,依据上述取样脉冲信号以顺序产生多个取样信号,其中一延迟时间插入到上述放电时间信号的始端,并且上述多个取样信号在上述延迟时间期间为禁用;及一第二信号产生器,产生上述放电时间信号,其中一旦上述切换信号禁用,上述放电时间信号为启用;一旦上述停止信号产生,上述放电时间信号为禁用;且当上述切换信号启用时,上述放电时间信号为禁用。
9.根据权利要求7所述的多重取样电路,其特征在于其中所述的取样保持电路包括连接至上述缓冲电路的一取样开关,上述取样开关由一脉冲信号周期地控制,用来传输上述缓冲信号到一输出电容器以产生一反馈信号,其中上述切换信号跟上述脉冲信号相关。
10.根据权利要求7所述的多重取样电路,其特征在于其中多重取样上述反射电压信号以产生上述反馈信号,且一旦上述变压器的一次级侧切换电流下降到零,上述反馈信号即被测量。
11.根据权利要求7所述的多重取样电路,其特征在于其中所述的切换信号有一最小导通时间,其中一旦上述切换信号启用,上述最小导通时间用来为上述反射电压信号的多重取样运算确保一最小放电时间。
12.根据权利要求7所述的多重取样电路,其特征在于其中所述的切换信号有一最小切换频率,用来为上述反射电压信号的多重取样运算确保上述变压器的切换。
13.一种多重取样电路,用来接收来自于一变压器的一反射电压信号,其特征在于该多重取样电路包括一信号产生器,接收一切换信号和一反射电压信号,以顺序产生多个取样信号,且当上述的切换信号禁用时,产生上述多个取样信号,其中上述切换信号用来切换上述变压器;一取样保持电路,接收上述多个取样信号,以对上述反射电压信号进行取样,分别供给多个保持电容器,其中上述多个保持电容器产生多个保持电压;一缓冲电路,从上述多个保持电压的较高电压产生一缓冲信号;及一比较电路,经由比较上述缓冲信号和一电平位移信号,产生停止信号,其中上述电平位移信号产生自上述反射电压信号加上一门限信号,且一旦上述电平位移信号低于上述缓冲信号,产生上述停止信号;其中,一旦上述停止信号产生,一反馈信号根据上述缓冲信号而产生;上述停止信号终止上述多个取样信号;且上述反馈信号跟上述变压器的一输出电压相关。
14.根据权利要求13所述的多重取样电路,其特征在于多重取样上述反射电压信号产生上述反馈信号,并且一旦上述变压器的一次级侧切换电流降到零,上述反馈信号即被测量。
15.根据权利要求13所述的多重取样电路,其特征在于其中所述的切换信号有一最小导通时间,其中一旦上述切换信号启用,上述最小导通时间用来为上述反射电压信号的多重取样运算确保一最小放电时间。
全文摘要
本发明提出了一种对变压器的反射电压信号取样的方法和装置。通过对变压器的反射电压顺序取样,用多个取样信号来产生多个保持电压。一缓冲电路从多个保持电压的较高电压产生一缓冲信号。一取样开关根据缓冲电路的输出周期性传输缓冲信号以产生反馈信号。反馈信号跟变压器的输出电压成比例。一反射电压信号加上一门限信号以产生一电平位移信号。一旦切换信号禁用,放电时间信号为启用。一旦电平位移信号低于缓冲电路的输出,放电时间信号为禁用。放电时间信号的脉冲宽度跟变压器的放电时间相关。当放电时间信号启用时,多个取样信号启用以产生多个保持电压。
文档编号H02M3/335GK1983783SQ20051013180
公开日2007年6月20日 申请日期2005年12月15日 优先权日2005年12月15日
发明者杨大勇 申请人:崇贸科技股份有限公司