多相dc-dc变换器的制作方法

文档序号:7461204阅读:177来源:国知局
专利名称:多相dc-dc变换器的制作方法
技术领域
本发明涉及多相DC—DC变换器,特别涉及在利用PFM控制的DC—DC 变换器电路的多相DC—DC变换器中利用的有用的技术。
技术背景以前,有并列设置多个DC—DC变换器电路、使输出相位错开来驱动各 DC—DC变换器电路,并且将各输出相加作为一个输出的多相方式的DC—DC 变换器。通过这样的多相DC—DC变换器,作为全体能够得到低波动而大的 输出。在专利文献1中,公开了并列设置PWM控制的DC—DC变换器电路的 多相方式的DC—DC变换器。另外,在专利文献2或3中,公开了不是多相 方式的控制但是并列设置多个DC—DC变换器电路的电源电路。专利文献1特开2003—284333号公报专利文献2特开平11 — 127573号公报专利文献3特开平8—84465号公报 发明内容在多相方式中,因为使输出相位互相错开来驱动各DC—DC变换器电路, 所以容易在PWM (脉沖宽度调制)控制的DC—DC变换器电路中使用,但是 为要在PFM (脉沖频率调制)控制的DC—DC变换器电路中使用有困难。亦即,如图12(a)所示,在PWM控制中,为使DC—DC变换器电路 的输出变动,通过不使驱动脉冲的周期变化而使驱动脉冲的脉冲宽度变化就能 够应对。因此,即使在使多个DC—DC变换器电路各自一边每个移动规定的 相位角一边以决定的驱动定时对其进行驱动的场合,对于多个DC—DC变换 器电路也能够分别进行输出调整。但是,在图12 (b)的PFM控制中,因为为使输出变动需要使驱动脉冲 的频率变化,所以在对于多个DC—DC变换器电路分别进行输出调整的场合,和使多个DC—DC变换器电路各自一边每个移动规定的相位角一边以决定的 驱动定时对其进行驱动这样的多相方式的动作不能并存。即使在PFM控制的DC—DC变换器电路中,也可以构成为全部使用相同 的电路元件把多个DC—DC变换器电路做成相同的电路结构,在用同一频率 驱动的场合只要构成为从各变换器可得到均等的输出即可,但是在实际的电路 中,得不到这样理想的动作。亦即,在实际的电路中,因为在各电路元件中有 特性*,所以即使以同一频率对于各变换器进行相同的驱动,在每一变换器 中也会产生输出电压的差。再有,在多相方式中,因为各变换器的输出间直接 连接,所以输出电压的微小的差,就会表现为输出电流的大的差。例如,如图13所示,在相加4个DC—DC变换器电路的输出来进行10A 的电流输出的场合,当不对每一DC—DC变换器电路进行个别的输出调整时, 电路元件的微小的特性分散表现为大到10A 40A的输出分散。进而,还会发 生这样的状态在一个DC—DC变换器电路中输出变得过大,在一个DC— DC变换器电路中电流逆流。本发明的目的是,在多相方式的DC—DC变换器中,不管各DC—DC变 换器电路是怎样的控制方式,都能够容易地使各变换器的输出调整和多相方式 的驱动控制并存。为实现上述目的,本发明是并联多个DC—DC变换器电路(11 14)、驱 动这些多个DC—DC变换器电路使输出相位分别不同、同时将各输出相加估文 成一个输出的多相DC—DC变换器(100),具有生成所述多个DC—DC变换 器电路的各驱动定时的定时生成电路(21)、与从该定时生成电路输出的定时 信号同步选择地顺序驱动所述多个DC—DC变换器电路的某一个的控制电路 (23, 24)、分别检测所述多个DC—DC变换器电路的输出电流的电流检测电 路(31a 31c),所述控制电路根据所述电流检测电路的输出选择下一个要驱动 的DC—DC变换器电路。具体说,当所述控制电路构成为根据所述电流检测电路的输出使所述多 个DC—DC变换器电路间的输出电流的差变小那样地选择下一要驱动的DC— DC变换器电路是适宜的。进一步具体说,当所述控制电路做成与下一定时信号同步驱动所述多个DC—DC变换器电路中被判断为输出电流最小的DC—DC变换器电路时是适 宜的。通过这样的方法,各DC—DC变换器电路的控制方式是PWM也好、还 是PFM也好,在不管其控制方式进行输出调整以使多个DC—DC变换器电路 的输出成为均等方面,能够进行多相方式的驱动控制。各DC—DC变换器电 路,因为与定时生成电路的定时信号同步被驱动,所以多个DC—DC变换器 电路的输出相位分别以每一个决定的相位角移动,不会损失降低波动等多相方 式的优点。另外,具体说,所述控制电路,在所述多个DC—DC变换器电路中,除 过去以n次(n是比DC—DC变换器电路的个数小的自然数)的定时信号驱动 的DC—DC变换器电路外,也可以把判断为输出电流最小的DC—DC变换器 电路选择为下一要驱动的DC—DC变换器电路。根据这样的结构,即使在电流检测中发生延迟的场合,也能够无问题地 进行各DC—DC变换器电路的输出调整。亦即,当在电流检测中有定时信号 的一次或者二次的延迟时,;险测到输出电流低后,A相的DC—DC变换器电 路被驱动一次,即使在其输出上升后,因为在检测到该输出上升部分之前产生 延迟,所以有可能连续2次3次驱动一个DC—DC变换器电^各。于是,此连 续2次3次,各DC—DC变换器电路间的输出就不能进行平均化。在这样的 场合,通过使用上述的结构,就能够排除由于电流检测的延迟的影响。更理想的是,也可以在所述多个DC—DC变换器电路中、有过去m次(m 是DC—DC变换器电路的个数以上的整数)的定时信号未驱动的DC—DC变 换器电路的场合,把该DC—DC变换器电路选if为下一要驱动的DC—DC变 换器电路。根据这样的结构,即使不是对于多个DC—DC变换器电路并行进行输出 电流的检测,而是例如仅对被驱动的DC—DC变换器电路进行输出电流的检 测的结构,也能够无问题地进行各DC—DC变换器电路的输出调整。亦即,在电流检测的方法中可能有各种变种,但是例如为利用高侧的开 关元件的导通电阻进行输出电流的检测,仅能够在该开关元件的导通期间进行电流检测,当不导通共振开关时不能进行电流检测。因此,在使用这样的电流检测方法的场合,DC—DC变换器电路的电流检测在未开关驱动该DC—DC 变换器电路时不进行,而当在一个DC—DC变换器电路中不进行开关驱动的 期间持续时间长时,该DC—DC变换器电路的电流检测值的信息就只剩下旧 的信息。因此,当总使输出电流的检测值低的DC—DC变换器电路优先驱动 时, 一次判断为在一个DC—DC变换器电路中检测电流大,而其后,在使全 体的输出降低的场合等,就会发生不更新一个DC—DC变换器电路的电流检 测,而继续该状态这样的事态。但是,在这样的场合,通过使用上述的结构,就回避了总是不更新电流 检测这样的不恰当的事态,就能够均等地控制各DC—DC变换器电路间的输 出。另外,通过使用这样的控制方式,作为所述电流检测电路,也可以使用 对于被驱动的DC—DC变换器电路从驱动动作的开始进行规定相位时的输出 电流的检测的结构。通过做成这样的电流检测电路,能够对于多个DC—DC变换器电路不分 别个别地设置电流检测电路,而使用共同的电流检测电路进行各DC—DC变 换器电路的输出电流的检测。因此,能够削减电路面积以及降低成本。另夕卜, 因为增加了能够采用的电流检测方式的自由度,所以例如也能够采用有关电流 检测的损失低的电流检测电路、或者不依存于温度而能够正确地检测的电流检 测电路等各种有利的电流检测电路。此外,所述控制电路通常做成对应一个定时信号驱动一个DC—DC变换 器电路的结构。但是,在并列设置的DC—DC变换器电路的数目多的场合, 即使是用 一个定时信号同时驱动2个或3个DC—DC变换器电路那样的电路, 本发明也同样能够适用。另外,本发明的多相DC—DC变换器,作为所述多个DC—DC变换器电 路,在使用用PFM控制驱动的开关变换器的场合是有效的。特别,在使用使 用共振开关的电压共振型或者电流共振型的开关变换器的场合有效。另夕卜,在 这样的控制方式中,定时生成电路成为根据输出电压变化定时信号的输出频率 的结构。共振型的开关变换器,因为具有开关损失或者开关噪声小这样有利的效果,所以能够提供在这样的电路上进一步兼具多相方式的效果的DC—DC变 换器。此外,在该项目的说明中,用括弧括起来记述表示和实施形态的对应关 系的符号,但是本发明不限于此。遵照本发明,各DC—DC变换器电路的控制方式不管是PWM还是PFM, 都具有能够个别进行多个DC—DC变换器电路的输出调整,且用多个DC— DC变换器电路实现多相方式的输出动作这样的效果。


图1是表示本发明的实施形态的多相DC—DC变换器的结构图。图2表示表示图1的多相DC—DC变换器的控制系统结构的概略的说明图。图3是表示电流检测方式的变种的说明图。图4表示由VCO供给的时钟信号和通过时钟分配电路分配的同步信号, 是各相的输出差异小时的波形图。图5表示图4的时钟信号和同步信号,是#>据各相输出差异同步信号的 分配变化的状态的波形图。图6表示图4的时钟信号和同步信号,是接近实际的场合的状态的波形图。图7是表示通过时钟信号的分配的各相的输出电流的变化的波形图。 图8是表示通过时钟信号的分配实现的各相的输出状态的说明图。 图9是表示在时钟信号的分配有变化的场合的各相的输出和合计它们的 输出的波形图。图10是表示通过时钟分配电路的时钟信号的分配过程的第一例的流程图。图11是表示通过时钟分配电路的时钟信号的分配过程的第二例的流程图。图12是"i兌明多相方式和PFM控制并存的困难性的波形图。图13是表示在多相方式的电路中不进行各相的输出调整的场合的输出例的说明图。 符号说明11-14 A相 D相的DC—DC变换器电路20 控制块21 VCO22 误差放大器23 电流比较电路24 时钟分配电路25 门驱动器 31a 31c 电流;险测电路 100多相DC—DC变换器 SWH1-SWH4 开关元件 SWL1 ~ SWL4 同步整流开关 Lo卜Lo4 电抗器 Lrl-Lr4 共振电感器 Crl-Cr4 共振电容器Cin输入电容器 Co 输出电容器具体实施方式
下面根据

本发明的实施形态。图1是表示本发明的实施形态的多相DC—DC变换器的结构图,图2表 示表示该多相DC—DC变换器的控制系统结构的概略的说明图。该实施形态的多相DC—DC变换器100,并列设置多个DC—DC变换器 电路ll ~ 14,一边使各DC—DC变换器电路ll ~ 14的输出相位移动一边驱动, 同时相加各输出作为一个输出。这些多个DC—DC变换器电路11 ~ 14从上开 始记为A相 D相。多相DC—DC变换器100,具有这些A相~ D相的DC—DC变换器电路 11~14、进行它们的驱动控制的控制块20、在图1中省略的检测各DC—DC 变换器电路11-14的输出电流的电流检测电路(31a 31c:图3 )、和检测合计的输出的输出电压的电压4企测电路等。A相的DC—DC变换器电路11是使用电流共振开关的降压型的开关变换 器,具有在A相~ D相中共同的输入电容器Cin、向内部输入输入电压Vin的 开关元件SWH1、 4吏流过该开关元件SWH1的电流以正弦波形状振动的共掮_ 电感器Lrl以及共振电容器Crl、接受输入电压Vin积蓄电力的电抗器Lol、 在开关元件SWH1关闭时向电抗器Lol供给电流的同步整流开关SWL1、和 在输出端子间连接的在A相 D相中共同的输出电容器Co等。开关元件SWH1或者同步整流开关SWL1,例如可以由MOSFET等构成, 但是也可以使用双极晶体管等其他的晶体管。B相 D相的DC—DC变换器电路12-14,是使用和A相的DC—DC 变换器电路11相同的电路元件的相同的电路结构。控制块20,具有生成DC—DC变换器电路11 ~ 14的各驱动定时的VCO (电压控制振荡电路)21、接受合计的输出的电压检测信号并与参照电压比较 的误差放大器22、进行A相~D相的DC—DC变换器电路11 ~ 14的输出电 流的比较的电流比较电路23、分配VC021的时钟信号(定时信号)使驱动根 据电流比较所选择的DC—DC变换器电路的时钟分配电路24、以及与时钟信 号同步对分配的目的地的DC—DC变换器电路进行开关驱动的门驱动器25。在电流共振型的开关变换器中,因为开关元件SWm SWH4的导通期 间大体固定在LC共振电路(Lrl Lr4, Crl Cr4)的共振动作的一周期或半周 期,所以输出控制基本上成为PFM控制。电路全体的开关频率的控制,通过 误差放大器22和VC021进行,如果合计的输出的输出电压低下来则使VC021 的振荡频率增大,反之如果输出电压增高,则减小VC021的振荡频率。这样 可使输出电压维持一定。电流比较电路23和时钟分配电路24,为使A相~ D相的DC—DC变换 器电路11 ~ 14的输出电流均等,遵照规定的算法分配时钟信号的供给目的地。 时钟信号的供给目的地是在A相~ D相中某一相的DC—DC变换器电路,给 每一个时钟进行分配。另外,在电流比较电路23中,输入分别表示A相-D 相的输出电流量的检测信号,但是这些检测信号也可以是分别表示各DC—DC 变换器电路11 ~ 14的实时的输出电流量的信号。另外,即使是表示在特定定时的输出电流量的信号也可以应对。通过这样的时钟的分配,对于由于电路元件的特性分散而容易《1起输出降低的DC—DC变换器电路多供给时钟信号,而对于输出容易引起升高的DC 一DC变换器电路少供给时钟信号,这样就能够实现各DC—DC变换器电路 11-14的输出电流的均衡。图3表示表示电流检测方式的变种的说明图。在电流;险测电i 各中可以使用各种结构。例如,如图3 (a)所示,可以使用在电流路径上连接检测电阻R、从该 电阻上的电压检测输出电流的结构。根据这样的电流检测电路31a,有在检测 电阻R上发生损失的缺点,但是有能够经常实时地检测各DC—DC变换器电 路11 ~ 14的输出电流这样的优点。另外,如图3 (b)所示,也可以做成利用同步整流开关SWL的导通电 阻、在使同步整流开关SWL导通期间从该期间的电压检测输出电流的电路 31b。根据这样的电流检测电路31b,有由于同步整流开关SWL的导通电阻非 常小或该同步整流开关SWL的温度特性比较大而难以进行高精度的电流检测 这样的缺点,和在开关元件SWH的导通期间中等中断规定期间的电流检测这 样的缺点,但是有不增加电路元件或导通损失能够进行电流检测这样的优点。另外,在电流共振型的开关变换器中,如图3 (c)所示,也可以使用根 据从开关定时到开始共振电路的共振动作的延迟时间检测输出电流的结构。在 电流共振型的开关变换器中,因为具有上述的延迟时间依赖于输出电流量的性 质,所以进行开关元件SWH的导通定时、和共振电容器Cr的电容器电压超 过阈值电压的定时的检测,能够从这些期间检测输出电流。根据这样的电流检测电路31c,有DC—DC变换器电路仅在被开关驱动 的定时才能进行电流检测的缺点,但是与此相应,却有用一个电流检测电路 3lc能够共同进行A相~ D相的DC—DC变换器电路11 ~ 14的电流检测的优 点。此外也有温度依赖性小能够正确检测的优点。下面说明上述结构的多相DC—DC变换器100的动作。图4 ~图6是表示从VC021输出的时钟信号和给A相~ D相的DC—DC 变换器电路11-14从时钟分配电路24分配的同步信号的波形图。多相DC—DC变换器100,在标准状态下,如图4所示,每次1时钟顺 序给A相 D相的DC—DC变换器电路11 ~ 14分配通过VC021生成的时钟 信号,在A相 D相的DC—DC变换器电路11 ~ 14中才艮据该分配的同步信号 导通.关断驱动高侧的开关元件SWH1 SWH4或者低侧的同步整流元件 SWL1 SWL4,使之动作。另一方面,当发生各相间的输出电流的差异时,如图5所示,为使该差 变小,时钟分配电路24,不是以A相 D相的顺序,而是变化时钟信号的分 配,使给输出小的DC—DC变换器电路多分配同步信号,给输出大的DC— DC变换器电路少分配同步信号。关于该分配的算法后述。此外,在实际电路中,不会是如图5那样频繁变化时钟信号的分配,而 是如图6所示那样在长的时期内分散进行。图7是表示通过时钟信号的分配的各相的输出电流的变化的波形图,图8 是表示通过时钟信号的分配实现的各相的输出状态的说明图。例如,如图7(a)所示,假定时钟分配电路24把第四号和第八号时钟信 号变化为A相的同步信号,把第六号时钟信号变化为C相的同步信号。在进行这样的分配的场合,如图7 (b)所示,在A相的DC—DC变换器 电路ll中因为被开关驱动的次数增加,所以和标准分配的场合(用虚线表示) 比较,流过电抗器Lol的输出电流的平均值增加。另外,如图7(c)所示,在C相的DC—DC变换器电路13中因为被开 关驱动的次数减少,所以和标准分配的场合(用虚线表示)比较,流过电抗器 Lo3的输出电流的平均值减少。于是,通过进行这样的时钟信号的分配来使各相间的输出电流的差变小, 如图8所示,就可以将各相的输出电流控制成大体为均等。图9是表示在时钟信号的分配有变化的场合的各相的输出和合计它们的 输出的波形图。如上述即使不按顺序进行时钟信号的分配,如图9所示,因为与从VC021 输出的一个时钟信号对应开关驱动一个DC—DC变换器电路,所以和通常的 多相方式的电路相同,合计的输出波动被平均化变小。下面说明通过时钟分配电路24的时钟信号的分配方法。时钟分配电路24,通过电压比较器等的模拟电路或者逻辑电路的组合通过硬件处理实现下述 的算法。图10是表示通过时钟分配电路24的时钟信号的分配过程的第一例的流程图。第一例的分配算法,每次从VC021供给时钟信号时(步骤S1),在该定 时从全部相的DC—DC变换器电路11-14取得实时的输出电流信息(步骤 S2),将它们进行比较,向输出电流成为最小的相的DC—DC变换器电路输出 时钟信号(步骤S3 )。DC—DC变换器电路11 ~ 14的电抗器Lol ~Lo4的电流,如图9所示, 供给时钟信号后,在高侧的开关元件SWH1 ~ SWH4导通期间使电流值上升, 在高侧的开关元件SWH1 ~ SWH4关断期间使电流值慢慢下降。因此,根据上述那样的分配方法, 一方面在大部分期间向A相 D相的 DC—DC变换器电路11 ~ 14顺序分配时钟信号, 一方面以比时钟周期非常长 的周期移动该顺序,给输出电流低的DC—DC变换器电路提早移动时钟信号 的顺序,或者给输出电流高的DC—DC变换器电路延迟移动时钟信号的顺序, 来进行控制以^使各相间的输出电流的差异变小。此外,该分配方法,如图3 (a)的电流检测电路31a那样,可在任何一 个定时进行电流检测,另外,在使用电流;险测或者电流比较花费的延迟时间与 时钟信号的周期相比变短的电流检测电路的场合也可以使用。图11是表示通过时钟分配电路24的时钟信号的分配过程的第二例的流程图。第二例的分配算法,对于每一从VC021供给的时钟信号要判断时钟信号 的分配目的地后输出时钟信号这点,和第一例的分配算法是相同的,但是在第 二例中该分配目的地的判断的方法不同。在该第二例中,首先,把在此前n次(例如2次)的期间分配了时钟信 号的相(A相 D相)从下次的分配目的地中除去(步骤S12)。进而,确认 是否没有m次(例如4次)连续未分配时钟信号的相(步骤S13 ),如果有相 应的相则优先给该相供给时钟信号(步骤S14 )。另一方面,如果没有m次连续未分配时钟信号的相,则仍然把此前在n200710196006.0说明书第11/12页次的期间分配时钟信号的相除外,给输出电流的检测值最低的相分配时钟信号 (步骤S15)。这里,步骤S12的n次的值,可以在比使输出相位不同驱动的DC—DC 变换器电路11 ~ 14的个数小的范围内适宜设定。另外,步骤S13的m次的值,可以在比使输出相位不同驱动的DC—DC 变换器电路11 ~ 14的个数以上的范围内适宜设定。根据这样的分配方法,使时钟信号的分配目的地适当分散,同时进行A 相 D相的DC—DC变换器电路11 ~ 14的输出调整,能够控制成缩小各相间 的输出差。另外,通过适宜设定上述的n值或m值,如图5所示,即使在种种重新 排列了时钟信号的分配顺序的场合,对于完全未分配时钟信号的最长期间tl、 和相邻的时钟信号的最短期间t2附加限制,这样可以使各相的输出不急剧变 化,而以緩慢的变化维持输出的均衡。此外,在该分配方法中,作为电流检测电路可以使用图3 (a) ~ (c)所 示那样的各种电路。亦即,各相的电流检测也可以不实时进行,甚至,即使在 到电流检测延迟时钟信号的一周期左右那样的电路中也可以使用。作为时钟信 号的分配目的地通过除去在此前n次的期间已经开关驱动过的相,即使电流4企 测延迟,也可以排除该检测延迟的影响,而进行正确的输出比较。亦即,避免 在开关驱动而输出上升的情况下却将输出低时的检测信号使用在了时钟信号 分配目的地的判断材津+中这样的不恰当的情况。另外,如图3 (c)所示,即使是不进行开关驱动时不能进行电流检测那 样的电流检测电路也可以没有问题地使用。亦即,因为通过上述m值的设定 限制了完全未分配时钟信号的期间,所以例如在A相中输出高时进行电流检 测,其后,即使在假定全体输出降低等,不发生其他相的检测电流比先前检测 到的A相的检测电流值高这样的状态继续的场合,因为即使最低在m时钟的 期间再次在全部相中进^f亍开关驱动,所以也能避免仅一相完全未分配时钟信号 这样的不恰当的情况。如上所述,根据该实施形态的多相DC—DC变换器100,具有如下的效 果能够使用通过PFM控制驱动的电流共振型DC—DC变换器电路11 ~ 14进行多相方式的驱动,再者,在各DC—DC变换器电路11 14间也能够进行 使输出电流均等那样的调整。另外,因为用共振型DC—DC变换器电路进行多相方式的驱动控制,所 以得到能够享受开关损失或开关噪声小这样的共振型的优点和稳定地获得低 波动大输出这样的多相方式的优点双方这样的效果。另夕卜,通过这些能够谋求 电源装置的高效率化。此外,本发明不限于上述实施形态,可以进行各种变更。例如,作为DC —DC变换器电路表示出了使用电流共振型的变换器电路的例子,但是也可以 使用电压共振型的变换器电路。另外,不限于共振型而可以使用PFM型的所 有变换器电路。再有,不仅PFM控制的变换器电路,也可以-使用PWM控制 的DC—DC变换器电路。因此,即使是对应输出切换PWM控制和PFM控制 动作的DC—DC变换器电路,也可以适用本发明的多相方式的变换器电路。另外,在上述实施形态中,作为DC—DC变换器电路,使用非绝缘型中 降压型的开关变换器,但是也可以使用绝缘型的升压型或降压型的开关变换 器。另外,通过在输入级设置整流电路,也可以做成AC/DC变换器。此外,并联的DC—DC变换器电路的数(相数)、或者DC—DC变换器 电路或者电流检测电路的具体的电路结构、以及分配时钟信号的算法等,在上 述实施形态中具体表示的细节等可以在不脱离发明的主旨的范围内进行适宜 变更。
权利要求
1.一种多相DC-DC变换器,其并联连接多个DC-DC变换器电路、驱动这些多个DC-DC变换器电路使输出相位分别不同,同时将各输出相加作为一个输出,其特征在于,具有生成所述多个DC-DC变换器电路的各驱动定时的定时生成电路;与从该定时生成电路输出的定时信号同步选择地顺序驱动所述多个DC-DC变换器电路的某一个的控制电路;和分别检测所述多个DC-DC变换器电路的输出电流的电流检测电路,所述控制电路根据所述电流检测电路的输出选择下一个要驱动的DC-DC变换器电路。
2. 根据权利要求1所述的多相DC—DC变换器,其特征在于, 所述控制电路对应一个所述定时信号驱动所述多个DC—DC变换器电路之一。
3. 根据权利要求1或2所述的多相DC—DC变换器,其特征在于, 所述控制电路,为了使所述多个DC—DC变换器电路间的输出电流的差变小,选择下一个要驱动的DC—DC变换器电路。
4. 根据权利要求1 ~3中任何一项所述的多相DC—DC变换器,其特征在于,所述控制电路,把所述多个DC—DC变换器电路中被判断为输出电流最 小的DC—DC变换器电路选择为下一个要驱动的DC—DC变换器电路。
5. 根据权利要求1~3中任何一项所述的多相DC—DC变换器,其特征在于,所述控制电路,在所述多个DC—DC变换器电路中,除过去以n次(n 是比DC—DC变换器电路的个数小的自然数)的定时信号驱动的DC—DC变 换器电路,把被判断为输出电流最小的DC—DC变换器电路选择为下一个要 驱动的DC—DC变换器电路。
6. 根据权利要求4或5所述的多相DC—DC变换器,其特征在于,所述控制电路,在所述多个DC—DC变换器电路中,存在过去以m次(m 是DC—DC变换器电路的个数以上的整数)的定时信号仍未驱动的DC—DC 变换器电路的情况下,把该DC—DC变换器电路选择为下一个要驱动的DC— DC变换器电路。
7. 根据权利要求6所述的多相DC—DC变换器,其特征在于, 所述电流检测电路是对于被驱动的DC—DC变换器电路,以开始进行驱动动作为开始进行规定相位时的输出电流的检测的结构。
8. 根据权利要求1~7中任何一项所述的多相DC—DC变换器,其特征在于,所述多相DC—DC变换器是通过PFM控制被驱动的开关变换器。
9. 根据权利要求8所述的多相DC—DC变换器,其特征在于, 所述多相DC—DC变换器是使用共振开关的电压共振型或者电流共振型的开关变换器。
10. 根据权利要求1 ~ 9中任何一项所述的多相DC—DC变换器,其特征在于,所述定时生成电路是根据输出电压来使所述定时信号的输出频率变化的结构。
全文摘要
本发明的目的是,在多相方式的DC-DC变换器中,不管各DC-DC变换器电路是怎样的控制方式,也能够容易地做到使各变换器的输出调整和多相方式的驱动控制并存。本发明提供一种多相DC-DC变换器(100),其并联多个DC-DC变换器电路(11~14),按照输出相位分别不同的方式驱动这些多个DC-DC变换器电路,同时相加各输出作为一个输出。具有生成所述多个DC-DC变换器电路的各驱动定时的定时生成电路(21);进行所述多个DC-DC变换器电路的各输出电流的检测的电流检测电路;以及与所述定时生成电路(21)的定时信号同步来驱动所述多个DC-DC变换器电路的某一个的控制电路(23,24),所述控制电路根据所述电流检测电路的输出选择下一个要驱动的DC-DC变换器电路。
文档编号H02M3/00GK101227141SQ20071019600
公开日2008年7月23日 申请日期2007年11月28日 优先权日2006年11月30日
发明者岛仁志, 远藤直人 申请人:三美电机株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1