专利名称:用于短路保护的系统和方法
技术领域:
本发明一般地涉及电子电 路,并且更具体地涉及用于短路保护的系统和方法。
背景技术:
用于例如信用卡、身份卡以及对计算机系统和交通的安全接入之类的应用的智能 卡技术正在变得越来越普遍。通常,智能卡包含小型外部供电的集成电路,例如安装在口袋 大小的卡上的微处理器。集成电路可以编程成与智能卡读卡器接口连接以便例如验证金融 交易、提供对计算机系统的安全接入以及核实身份。由于智能卡内部的集成电路是外部供 电的,因此智能卡通常在其卡面上具有多个电触点,其可以与智能卡读卡器内的数据和电 源接口的相应触点接口连接。典型的智能卡接口包括八个金属触点。这些触点中有电源触点和地触点,地触点 通常与读卡器内的电源系统共用。然而,如果将具有短路触点的损坏的智能卡或金属薄片 插入到读卡器内,则可能导致智能卡读卡器内的电源触点和地触点之间的短路。这种短路 可能将禁用智能卡接口并且可能断开耦合到智能卡接口的系统。这种系统断开会造成问 题,特别是在执行金融交易(例如,自动提款机或银行事务计算机)的系统中。在过去,通过使用一次性熔丝、自复原熔丝或隔离的电源,已经解决了智能卡读卡 器内的短路保护的问题。一次性熔丝会造成问题,因为熔丝的结构要花费长时间来反应,由 此在智能卡电源接口处的短路开始后,触发系统复位。进一步,一次性熔丝对于系统维护也 造成困难,因为触发过的一次性熔丝通常需要技术人员来更换或手动复位,这将造成停工 期并且损失来自于创造收入的机器的利润。使用自复原熔丝的智能卡系统可以在短路条件被去除时立即重启。然而,自复原 熔丝可能需要太长的时间来触发,并且可能无法对整个智能卡系统提供足够的保护。处理智能卡读卡器的电源触点之间的短路问题的另一种途径是将智能卡电源与 主电源进行隔离,例如,通过使用分离和独立的电源。因此,智能卡接口上的短路将不会影 响用于整个智能卡系统的电源。制造额外的电源更加昂贵,并且仍将使得智能卡电源易于 受到短路所造成的破坏。图1图示出根据现有技术的智能卡读卡器系统100。系统100具有电源102、连接 器接口 106以及智能卡读卡器电子组件104。电源102向整个智能卡读卡器系统供电,并且 智能卡读卡器电子组件104包含例如微处理器或微控制器、存储器和接口电子组件以执行 智能卡读卡器的功能。连接器接口 106物理地配置成接受智能卡并且具有多个连接器端子 108、110、112、114、116、118、120和122,其用于与智能卡(未示出)进行接触。对智能卡供 电是通过电源管脚108和地管脚110来提供的。全局地101被提供给电源102、智能卡读卡 器电子组件104和连接器接口 106。如果电源管脚108连接到地管脚110从而形成短路130,则将生成大电流Iss。这 种短路例如可以通过将有故障的或已遭破坏的智能卡插入到连接器接口 106、或通过将金 属块或金属薄片插入到连接器接口 106来形成。如果Iss和系统的剩余部分所吸收的电流的和超出电源102的额定电流,则将造成对电源102的破坏和/或系统故障。在电源的领域内,所需要的是成本有效的系统和方法,其快速检测和禁用系统的 一部分中的短路条件而不会影响系统的其余部分的性能。
发明内容
在一个实施方式中,公开了一种用于提供短路保护的系统。所述系统具有供电电 路和串联开关。供电电路具有供电输入端和供电输出端,并且配置成在供电输出端处递送 输出电流,并且如果输出电流超出第一电流限度则禁用供电输出端。串联开关耦合在供电 电路的供电输出端和供电节点之间,并且供电节点配置成耦合到负载。在另一个实施方式中,公开了一种用于向负载提供短路保护的电路。所述电路具 有第一晶体管、第二晶体管、第一电阻器、第二电阻器和第三电阻器。第一晶体管具有耦合 到供电输入端的输入端子,耦合到供电输出端的输出端子,以及控制端子。第二晶体管具有 耦合到第一供电参考电势的输入端子,耦合到第一晶体管的控制端子的输出端子,以及控 制端子。第一电阻器耦合在供电输入端和第一晶体管的控制端子之间,第二电阻器耦合在 供电输出端和第二晶体管的控制端子之间,并且第三电阻器耦合在供电输入端和第二晶体 管的控制端子之间。
在另外的实施方式中,公开了一种用于提供电源的短路保护的方法。所述方法具 有下面的步骤通过串联晶体管向负载供应电流并且确定所述电流是否超出了第一阈值。 如果所述电流超出了第一阈值,则执行断开控制晶体管的步骤使得控制晶体管断开串联晶 体管,所述控制晶体管具有耦合到串联晶体管的控制节点的输出节点。上文相对宽泛地总结了本公开的特征。下文将描述本公开的附加特征,其形成了 本发明的权利要求的主题。本领域技术人员应该理解这里公开的概念和具体实施方式
可以 容易地用作修改或设计用于实施本发明的相同目的的其他结构或过程的基础。本领域技术 人员还应该意识到此类的等同构造并不偏离于如在所附权利要求书中所描述的本发明的 精神和范围。
为了更为完整地理解本公开及其优势,现在将参考结合附图所做出的下文描述, 其中图1图示出现有技术读卡器系统的示意图;图2图示出读卡器系统的一个实施方式的示意图;图3图示出短路保护电路的一个实施方式的示意图;图4图示出电源系统的一个实施方式的示意图;以及图5图示出短路保护电路的另一实施方式的示意图。除非特别指出,不同附图中的相应标号和符号通常代表相应的部件。附图被绘制 成清晰地图示出本发明的实施方式的相关方面并且并未按比例绘制。为了更为清晰地图示 出某些实施方式,指示相同结构、材料或过程步骤的变形的字母可以跟随附图标号。
具体实施例方式下面将详细描述实施方式的实现和使用。然而,应该理解本发明提供了许多可应用的创造性概念,其可以具体实施在各种特定的环境中。所讨论的具体实施方式
仅仅是实 现和使用本发明的特定方式的示意性说明,并不是限制本发明的范围。将参考特定环境中的实施方式来描述本公开,该特定的环境即用于IC卡读卡器 系统(例如智能卡系统)的短路保护的系统和方法。本发明的实施方式也可以应用于需要 针对短路和高电流条件进行保护的其他电路和系统。图2图示出根据本公开的一个实施方式的智能卡读卡器系统200。系统200具有 电源102、智能卡读卡器电子组件204、连接器接口 106和短路保护电路206。在一个实施方 式中,短路保护电路206在信号CTL是低时(例如,处于地电势或零伏特)的常规操作期间 提供Vin和Vout之间的低串联电阻。如果通过连接器106中的管脚IOS(VCC)吸收的电流 超出某个电流阈值,则Vin和Vout之间的阻抗将变得很高,由此有效地断开连接器106处 的电源。在本公开的实施方式中,短路条件130(例如,连接器106的电源管脚108和地管 脚110之间)仅造成短时间段内的短路电流Iss,该时间段取决于短路保护电路内的选择的 晶体管的断开速度,例如在短路保护电路206达到高阻抗状态前的5ns到15ns之间。在本 发明的可选实施方式中,根据实现和系统需要,短路保护电路206可以更快或更慢地断开。在示例性实施方式中,在系统启动期间,智能卡读卡器电子组件204将信号CTL设 置成高,由此在加电时禁止供应电源到VCC。到智能卡读卡器电子组件204的感应输入端 在启动期间询问连接器106处的电源电压VCC以检查在VCC管脚108处的电压是否经由上 拉电阻器R而处于电源电压VDD。如果VCC管脚108的电压处于或高于VDD,或超出某个阈 值,则智能卡读卡器电子组件204将通过令信号CTL变低来启用短路保护电路206。如果 从VCC管脚108到GND管脚110的路径最近被短路,则电容器C将处于放电状态并且智能 卡电子组件204将等待直到电容器C经由上拉电阻器R再次被充电。智能卡电子组件204 中的感应特征阻止了 VCC管脚108处的电源在存在短路条件的情况下被启用。在示例的实 施方式中,上拉电阻R的值大约是IOK Ω并且C的值大约是1 μ F,这产生了大约IOms的稳 定时间。在可选的实施方式中,其他的值和/或时间常数可以用于电阻器R和电容器C。在可选的实施方式中,CTL可以是活跃的高,或完全被去除。在另外的实施方式中, 可以使用其他的阈值、电压和电流等级。除了智能卡读卡器以外,短路保护电路可以用于为 其他系统和应用提供短路保护,例如计算机、蜂窝电话等的商业或消费类电子产品。转向图3,其图示出短路保护电路300的一个实施方式的示意图。该实施方式的短 路保护电路300的主要布局使用PMOS晶体管Ql、NMOS晶体管Q2以及电阻器Rl、R2和R3 来自动地检测Vout处的短路条件。电阻器R2优选地具有比电阻器R3低得多的电阻值,例 如电阻器R3是R2电阻值的100倍。额外的PMOS晶体管Q3用作为耦合到Vout的负载进 行上电ON和断电OFF的开关。电阻器R4向Q3的栅极提供保护,并且上拉电阻器R5将电 容器Cl充电到电压Vin以提供如上所述的检测最近短路条件的方式。通过选择合适的组 件参数,将保护耦合到Vin的主电源免于在Vout被短路的时间期间发生故障状况。根据一个实施方式,在将电源供应给耦合到Vout的负载前,信号SWITCH(开关) 被设置成高,由此断开PMOS器件Q3。因为Q3的漏源电阻Rds处于高阻抗,NMOS器件Q2的 栅极被充电到Vin,这将接通NMOS器件Q2。当Q2接通时,PMOS器件Ql的栅极将被拉低到地,由此接通PMOS器件Ql,从而在Ql的漏极处的电压大约等于在Vin处的电压。在可选的 实施方式中,除了 MOSFET以外,其他的器件类型(例如BJT或JFET器件)也可以用于例如 晶 体管Ql、Q2和Q3。在另外的实施方式中,取决于系统及其要求,例如在使用负电源电压 的系统中,匪OS和PMOS器件的极性可以被翻转。当将信号SWITCH设置为低时,PMOS器件Q3被接通,电流经由PMOS器件Ql和Q3 供给RL0AD。由于R2比R3小得多并且RLOAD没有被短路,所以NMOS器件Q2的栅极将保持高 并且电源将持续供应给负载。只要NMOS器件Q2的栅极电压高于Q2的阈值,NMOS器件Q2就将 保持接通。Q2的栅极电压主要由Q2的漏极电压造成,其等于Vin减去PMOS器件Ql的VSD。然而,如果智能卡或将要保护的电路的Vcc被短路到地,则将经由R2将NMOS器件 Q2的栅极拉低。这将导致断开Q2,由此允许经由上拉电阻Rl将Ql的栅极拉到Vin,由此断 开Ql以将RLOAD与主电源进行隔离。R3优选地具有最优的值范围。如果R3太小,则在负 载被短路的期间,功耗将增加。如果另一方面,R3太大,则可能将阻止NMOS器件Q2接通。在一个示例实施方式中,选择Q2、Q3、R2和R3的组件参数以确保当开关晶体管Q3 断开时,Q2接通。在启动时,当下面的条件得到满足时,Q2接通
权利要求
1.一种用于提供短路保护的系统,所述系统包括供电电路,其包括供电输入端和供电输出端,并且所述供电电路配置成在所述供电输 出端处递送输出电流,并且如果所述输出电流超出第一电流限度则禁用所述供电输出端; 以及串联开关,其耦合在所述供电电路的供电输出端和供电节点之间,其中所述供电节点 配置成耦合到负载。
2.根据权利要求1所述的系统,其中当所述串联开关被断开时,所述供电电路被配置 成复位。
3.根据权利要求1所述的系统,进一步包括电阻器,其耦合在所述供电输出端和第一参考电压之间;以及 电容器,其耦合在所述供电输出端和第二参考电压之间,其中所述电容器配置成在所 述供电节点遭受短路条件后放电。
4.根据权利要求3所述的系统,进一步包括控制器,所述控制器包括耦合到所述供电 节点的输入端以及耦合到所述串联开关的控制端子的输出端,其中所述控制器被配置成如 果所述供电节点和所述第二参考电压之间的电位差大于第一电压阈值,则接通所述开关。
5.根据权利要求4所述的系统,其中所述第二参考电压包括地电压。
6.根据权利要求1所述的系统,其中所述供电电路包括 第一晶体管,包括耦合到所述供电输入端的输入端子, 耦合到所述供电输出端的输出端子,以及 控制端子;第一电阻器,耦合在所述供电输入端和所述第一晶体管的控制端子之间;第二晶体管,包括耦合到供电参考电势的输入端子,耦合到所述第一晶体管的控制端子的输出端子,以及控制端子;第二电阻器,耦合在所述供电输出端和所述第二晶体管的所述控制端子之间;以及 第三电阻器,耦合在所述供电输入端和所述第二晶体管的所述控制端子之间。
7.根据权利要求6所述的系统,其中所述第一晶体管包括PMOS晶体管而第二晶体管包 括NMOS晶体管。
8.根据权利要求1所述的系统,进一步包括耦合到所述供电电路的IC卡读卡器。
9.一种用于向负载提供短路保护的电路,所述电路包括 第一晶体管,其包括耦合到供电输入端的输入端子, 耦合到供电输出端的输出端子,以及 控制端子;第一电阻器,其耦合在所述供电输入端和所述第一晶体管的控制端子之间;第二晶体管,其包括耦合到第一供电参考电势的输入端子,耦合到所述第一晶体管的控制端子的输出端子,以及 控制端子;第二电阻器,其耦合在所述供电输出端和所述第二晶体管的控制端子之间;以及 第三电阻器,其耦合在所述供电输入端和所述第二晶体管的控制端子之间。
10.根据权利要求9所述的电路,进一步包括第三晶体管,其包括耦合到所述供电输出 端的输入端子、耦合到供电节点的输出端子、以及控制端子。
11.根据权利要求10所述的电路,其中所述第一、第二和第三晶体管包括MOS晶体管; 所述第一、第二和第三晶体管的输入端子包括源极; 所述第一、第二和第三晶体管的输出端子包括漏极;以及 所述第一、第二和第三晶体管的控制端子包括栅极。
12.根据权利要求10所述的电路,进一步包括耦合在所述供电节点和所述第一供电参考电势之间的电容器;以及 耦合在第二参考电势和所述供电输出端之间的第四电阻器。
13.根据权利要求10所述的电路,其中所述第一供电参考电势包括地电势。
14.根据权利要求9所述的电路,其中所述电路配置成向IC卡读卡器提供短路保护。
15.根据权利要求10所述的电路,进一步包括控制器,所述控制器包括耦合到所述供 电节点的输入端和耦合到所述第三晶体管的控制端子的输出端,其中所述控制器被配置成 如果所述供电节点和所述第一参考电压之间的电势差大于第一电压阈值,则接通所述第三 晶体管。
16.一种用于提供电源的短路保护的方法,所述方法包括 通过串联晶体管向负载供应电流;确定到所述负载的所述电流是否超出了第一阈值;以及如果所述电流超出了所述第一阈值,则断开具有耦合到所述串联晶体管的控制节点的 输出节点的控制晶体管,其中所述控制晶体管断开所述串联晶体管。
17.根据权利要求16所述的方法,其中断开所述控制晶体管包括经由耦合在所述控 制晶体管的控制节点和所述串联晶体管的输出节点之间的第一电阻器来降低所述控制晶 体管的控制节点的电压。
18.根据权利要求17所述的方法,进一步包括在启用耦合在所述串联晶体管和所述负载之间的开关晶体管后,通过所述开关晶体管 来向所述负载供应电流;以及复位所述串联晶体管,其中所述复位包括 禁用所述开关晶体管,经由耦合在供电节点和所述控制晶体管的所述控制节点之间的上拉电阻器来接通所 述控制晶体管,以及接通所述串联晶体管,其中接通所述串联晶体管包括经由耦合到所述串联晶体管的控 制节点的所述控制晶体管的输出节点来接通所述串联晶体管。
19.根据权利要求17所述的方法,进一步包括 启用所述电源,启用所述电源包括测量所述负载处的电压,以及如果所述负载处的电压超出第二阈值,则启用所述开关晶体管。
20.根据权利要求16所述的方法,进一步包括经由所述电源向IC卡读卡器接口供电。
全文摘要
公开了一种用于提供短路保护的系统和方法。所述系统具有供电电路和串联开关。供电电路具有供电输入端和供电输出端,并且配置成在供电输出端处递送输出电流,并且如果输出电流超出第一电流限度则禁用供电输出端。串联开关耦合在供电电路的供电输出端和供电节点之间,并且供电节点配置成耦合到负载。所述方法包括通过串联晶体管向负载供应电流;确定到所述负载的所述电流是否超出了第一阈值;以及如果所述电流超出了所述第一阈值,则断开具有耦合到所述串联晶体管的控制节点的输出节点的控制晶体管,其中所述控制晶体管断开所述串联晶体管。此外,还公开了一种用于向负载提供短路保护的电路。
文档编号H02H3/08GK102035165SQ20091017570
公开日2011年4月27日 申请日期2009年9月29日 优先权日2009年9月29日
发明者刘海洋, 张建新, 杨兆昂, 涂仲轩 申请人:意法半导体研发(上海)有限公司