减少电磁干扰滤波器的功率消耗的泄放电路及方法

文档序号:7436521阅读:295来源:国知局
专利名称:减少电磁干扰滤波器的功率消耗的泄放电路及方法
技术领域
本发明涉及一种电磁干扰(Electro-Magnetic Interference ;EMI)滤波器,特别是关于一种减少电磁干扰滤波器的功率消耗的泄放电路及方法。
背景技术
近年来,因能源危机及环保概念抬头,欧盟、北美及日本等区域纷纷对电子设备订定相关绿色环保法规,除规定电子设备的转换效率外,也对空载待机能耗提出严格要求。如图ι所示,应用在电源供应设备的电磁干扰滤波器12,为了防止电源插头拔除后因其电容 Cx储存的电荷导致插头长时间带电,因而使用泄放电阻(bleeding resistor)Rl并联电容 Cx以泄放其电荷,使电磁干扰滤波器12符合安规。例如CEI/IEC 60950-lclause 2. 1. 1. 7 规定,电容Cx与泄放电阻Rl的放电时间常数(time constant)需要小于1秒。通常泄放电阻Rl为2ΜΩ,其功率消耗为4 35mW。只要交流电源AC供电,泄放电阻Rl必定一直消耗能量。在系统待机时,泄放电阻Rl的功率消耗更占空载待机能耗相当大的比重。

发明内容
本发明的目的之一,在于提供一种减少电磁干扰滤波器的功率消耗的泄放电路及方法。根据本发明,一种减少电磁干扰滤波器的功率消耗的泄放电路包含整流电路连接该电磁干扰滤波器连接的交流电源,泄放电阻及泄放开关串联于该整流电路及接地端之间,用来建立或切断泄放路径,以及侦测电路根据该整流电路产生的全波信号控制该泄放开关。根据本发明,一种减少电磁干扰滤波器的功率消耗的泄放方法包含对该电磁干扰滤波器连接的交流电源整流以产生全波信号,以及根据该全波信号控制泄放开关以建立或切断泄放路径。


图1是现有的的电磁干扰滤波器;图2是根据本发明的实施例;以及图3是图2的电路的波形图。
具体实施例方式下面结合说明书附图对本发明的具体实施方式
做详细描述。图2是根据本发明的实施例,以泄放电路14取代图1中的泄放电阻R1,其包含泄放电阻R2和泄放开关SW串联于整流电路16及接地端之间,在泄放开关SW闭路时建立起泄放路径,在泄放开关SW开路时切断泄放路径。当交流电源AC供电时,电容Cx的跨压Vx 经整流电路16中的两个二极管Dl、D2整流成全波信号,侦测电路18将此全波信号经分压器20分压后的全波信号Vd和参考电压Vref于比较器22比较而产生比较信号Si。若全波信号Vd高于参考电压Vref,则比较信号Sl为高准位,反之,则为低准位。侦测控制器M 根据比较信号Sl控制泄放开关SW,以控制泄放电阻R2何时泄放电容Cx的电荷,因而减少泄放电阻R2造成的损耗,进而降低空载待机能耗。图3是图2的电路的波形图。当交流电源AC供电时,全波信号Vd与参考电压Vref 比较得到的比较信号Sl会持续于高低准位之间切换,其于高准位的时间为Tl,在此期间泄放开关SW为开路,因此泄放电阻R2等同不存在。在交流电源AC被移除后,若全波信号Vd 高于参考电压Vref,侦测控制器M在比较信号Sl处于高准位的时间超过延迟时间T2时, 导通泄放开关SW使泄放电阻R2泄放电容Cx的电荷,因而使电容Cx与泄放电阻R2的放电时间常数达到小于1秒的要求。延迟时间T2可以依据安规而设定,以决定泄放时间。要达到上述功能的侦测控制器对,其电路非常简单,只需要一个上数或下数定时器,此是本技术领域的人士熟知者。较佳者,该定时器是可程序化的。以上,仅为本发明的较佳实施例,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求所界定的保护范围为准。
权利要求
1.一种减少电磁干扰滤波器的功率消耗的泄放电路,该电磁干扰滤波器具有电容连接于交流电源的两端之间,其特征在于,该泄放电路包含整流电路连接于该交流电源的两端之间,以产生全波信号; 泄放电阻及泄放开关串联于该整流电路及接地端之间;以及侦测电路连接该整流电路及泄放开关,根据该全波信号控制该泄放开关。
2.如权利要求1所述的泄放电路,其特征在于,该整流电路包含两二极管。
3.如权利要求1所述的泄放电路,其特征在于,该侦测电路包含 分压器连接该整流电路,将该全波信号分压;比较器连接该分压器,比较该分压后的全波信号和参考电压,据以产生比较信号;以及侦测控制器连接该比较器,根据该比较信号产生控制信号切换该泄放开关。
4.如权利要求3所述的泄放电路,其特征在于,该侦测控制器计算该比较信号维持高准位的时间,据以决定该控制信号。
5.如权利要求4所述的泄放电路,其特征在于,该侦测控制器包含定时器以决定该控制信号。
6.一种减少电磁干扰滤波器的功率消耗的泄放方法,其特征在于,该电磁干扰滤波器具有电容连接于交流电源的两端之间,该泄放方法包含(A)对该交流电源整流以产生全波信号;以及(B)根据该全波信号控制泄放开关以建立或切断泄放路径。
7.如权利要求6所述的泄放方法,其特征在于,该步骤B包含 将该全波信号分压;比较该分压后的全波信号和参考电压以产生比较信号;以及根据该比较信号产生控制信号,俾将泄放电阻接地而建立该泄放路径。
8.如权利要求7所述的泄放方法,其特征在于,更包含计算该比较信号维持高准位的时间以决定该控制信号。
全文摘要
本发明公开一种减少电磁干扰滤波器的功率消耗的泄放电路及方法,对连接该电磁干扰滤波器的交流电源整流以产生全波信号,根据该全波信号控制泄放开关以建立或切断泄放路径。该泄放电路及方法可以在该交流电源供电期间切断该泄放路径,因而减少泄放电阻的功率消耗。
文档编号H02M1/42GK102244461SQ20101016979
公开日2011年11月16日 申请日期2010年5月12日 优先权日2010年5月12日
发明者林梓诚, 郑荣霈, 陈佑民, 黄培伦 申请人:日隆电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1