专利名称:一种高压电源电路的制作方法
技术领域:
本实用新型属于供电装置技术领域,具体涉及一种高压电源电路。
背景技术:
高压电源电路有着广泛的应用,在一些特殊的场合对高压电源的体积有着严格的要求。现有的设计方法通常有以下两种1.采用常规的推挽或反激电路。控制推挽或反激电路输出电压方波的占空比,由变压器隔离升压,经倍压整流电路整流后得到高的直流输出电压。在这种电路设计中电压方波的快速变化会带来较高的dv/dt,在输出倍压整流器中会产生巨大的尖峰电流,导致整个电路损耗加大,电路效率下降,大大的限制了整个电路的 工作频率,电路体积无法减小。同时由于电路的转换效率低,电源的发热量加大,使电源的可靠性大大下降。2.设计一自激振荡器,该振荡器自激输出一接近正弦的交流电压,该交流电压由变压器升压倍压整流得到高的输出电压。在这种电路设计中避免了在上述设计中电压方波的快速变化带来较高的dv/dt,在输出倍压整流器中会产生巨大的尖峰电流的问题,但该振荡器工作在线性区,电路损耗大,转换效率低,电源的发热量加大,使电源的可靠性大大下降。
发明内容本实用新型提供一种高压电源电路,以克服现有的高压电源电路工作频率低,电路体积大的问题。本实用新型所采用的技术方案为,一种高压电源电路,由控制驱动电路、原边电流源电路、升压变压器、输出倍压整流电路、推挽电路和反馈调节电路组成;控制驱动电路分别与原边电流源电路、推挽电路和反馈调节电路连接;原边电流源电路依次通过升压变压器和输出倍压整流电路连接反馈调节电路;升压变压器与推挽电路连接;原边电流源电路用于产生一脉动直流电流;推挽电路用于将脉动直流电流逆变为频率为60k到200k赫兹的高频交流电流;升压变压器用于高频交流电流的隔离,并将隔离后的高频交流电流输送给输出倍压整流电路,该交流电流对输出倍压整流电路进行充电;输出倍压整流电路用于将交流电流转化为一高压输出的直流电压;控制驱动电路用于控制原边电流源电路以生成所需的脉动直流电流,并控制推挽电路将脉动直流电流逆变为一高频交流电流,还控制输出倍压整流电路将由升压变压器升压隔离后的高频交流电流倍压整流后输出一高压输出的直流电压。原边电流源电路由半桥电路和输入电感组成;半桥电路由第一 NMOS管和第二NMOS管组成;控制驱动电路的型号为WK69 ;第一 NMOS管的漏极接正输入电压+Vin,第一 NMOS管的栅极接控制驱动电路的2脚,第一 NMOS管源极同时接第二 NMOS管的漏极和第一输入电感的一端;第二 NMOS管的栅极接控制驱动电路的3脚,第二 NMOS管的源极接地;升压变压器为包括两个原边绕组和一个副边绕组的第一变压器;推挽电路由第三NMOS管和第四NMOS管组成;第一输入电感的另一端接第一变压器的两个原边绕组;第一变压器的第一原边绕组接第三NMOS管的漏极,第三NMOS管的栅极接驱动电路的4脚,第三NMOS管的源极接地;第一变压器的第二原边绕组接第四NMOS管的漏极,第四NMOS管的栅极接控制驱动电路的5脚,第四NMOS管的源极接地;输出倍压整流电路由第一电容、第二电容、第一二极管和第二二极管组成;反馈调节电路由第一电阻、第二电阻、第一集成运算放大器和光电耦合器组成;第一变压器副边绕组的一端通过串接的第一电容和第二二极管接输出正电压,另一端接输出地;第一变压器副边绕组的一端依次通过串接的第一电容和第二二极管接第一电阻的一端,第二二极管的正极与第一变压器副边绕组接地端之间连接有第一二极管,第二二极管的负极与第一变压器副边绕组接地端之间连接有第二电容;第一电阻的另一端同时接第二电阻的一端和第一集成运算放大器的同相输入端,第一集成运算放大器的反相输入端接参考电压,第一集成运算放大器的输出端与光电稱合器的发光器件正极连接,光电稱合器的发光器件负极与第二电阻的另一端接输出地;光电耦合器的光接收器件集电极接控制驱动电路的7脚,光电耦合器的光接收器件发射极接地。原边电流源电路由半桥电路和第二输入电感组成;半桥电路由第五NMOS管和第六NMOS管组成;控制驱动电路的型号为WK69 ;第五NMOS管的漏极接正输入电压+Vin,第五NMOS管的栅极接控制驱动电路的2脚,第五NMOS管的源极同时接第六NMOS管的漏极和第二输入电感的一端;第六NMOS管的栅极接控制驱动电路的3脚,第六NMOS管的源极接地;升压变压器为包括两个原边绕组和两个副边绕组的第二变压器;推挽电路由第七NMOS管和第八NMOS管组成;第二输入电感的另一端接第二变压器的两个原边绕组;第二变压器的第一原边绕组接第七NMOS管的漏极,第七NMOS管的栅极接驱动电路的4脚,第七NMOS管的源极接地;第二变压器的第二原边绕组接第八NMOS管的漏极,第八NMOS管的栅极接驱动电路的5脚,第八NMOS管的源极接地;输出倍压整流电路由第三电容、第四电容、第三二极管和第四二极管组成;反馈调节电路由第五二极管、第五电容、第三电阻和第四电阻组成;第二变压器第一副边绕组的一端通过串接的第三电容和第四二极管接输出电压正端,第四二极管的正极与第二变压器第一副边绕组的另一端之间连接有第三二极管,第四二极管的负极与第二变压器第一副边绕组的另一端之间连接有第四电容,第一副边绕组的另一端接输出电压负端;第二变压器第二副边绕组的一端接第五二极管的正极,第五二极管的负极同时接第五电容的一端和第三电阻的一端,第五电容的另一端和第二副边绕组的另一端直接接地;第三电阻的另一端同时接控制电路的6脚和第四电阻的一端;控制驱动电路的7脚、8脚和第四电阻的另一端同时接地。本实用新型的有益效果是,最大输出效率可达85%以上,工作频率高,体积小,电路更容易扩展到更高的输出功率。
图I是本实用新型的电路原理框图;图2是本实用新型实施例I所述高压电源电路的电路图;图3是本实用新型实施例2所述高压电源电路的电路图;图4是本实用新型高压电源电路在t0、tl、t2、t3和t4时刻时,控制驱动电路I的5脚、4脚、2脚和3脚输出的电平图。[0014]图中,I.控制驱动电路,2.原边电流源电路,3.升压变压器,4.输出倍压整流电路,5.推挽电路,6.反馈调节电路。
具体实施方式
如图I所示,本发明提供一种高压电源电路,由控制驱动电路I、原边电流源电路
2、升压变压器3、输出倍压整流电路4、推挽电路5和反馈调节电路6组成;控制驱动电路I分别与原边电流源电路2、推挽电路5和反馈调节电路6连接;原边电流源电路2依次通过升压变压器3和输出倍压整流电路4连接反馈调节电路6 ;升压变压器3与推挽电路5连接。原边电流源电路2用于产生一脉动直流电流;推挽电路5用于将脉动直流电流逆变为频率为60k到200k赫兹的高频交流电流;升压变压器3用于高频交流电流的隔离,并 将隔离后的高频交流电流输送给输出倍压整流电路4,该交流电流对输出倍压整流电路4进行充电;输出倍压整流电路4用于将交流电流转化为一高压输出的直流电压;控制驱动电路I用于控制原边电流源电路2以生成所需的脉动直流电流,并控制推挽电路5将脉动直流电流逆变为一高频交流电流,还控制输出倍压整流电路4将由升压变压器3升压隔离后的高频交流电流倍压整流后输出一高压输出的直流电压。同时,控制驱动电路I还监测输出的直流电压调节电流源电路输出直流电流的大小,从而稳定该电源输出的直流电压。实施例I如图2所示,本发明提供一种高压电源电路,由控制驱动电路I、原边电流源电路
2、升压变压器3、输出倍压整流电路4、推挽电路5和反馈调节电路6组成;原边电流源电路2由半桥电路和第一输入电感LI组成;半桥电路由第一 NMOS管Ql和第二 NMOS管Q2组成;控制驱动电路I的型号为WK69 ;第一 NMOS管Ql的漏极接正输入电压+Vin,第一 NMOS管Ql的栅极接控制驱动电路I的2脚,第一 NMOS管Ql源极同时接第二 NMOS管Q2的漏极和第一输入电感LI的一端;第二 NMOS管Q2的栅极接控制驱动电路I的3脚,第二 NMOS管Q2的源极接地;升压变压器3为包括两个原边绕组和一个副边绕组的第一变压器Tl ;推挽电路5由第三NMOS管Q3和第四NMOS管Q4组成;第一输入电感LI的另一端接第一变压器Tl的两个原边绕组;第一变压器Tl的第一原边绕组接第三NMOS管Q3的漏极,第三NMOS管Q3的栅极接驱动电路I的4脚,第三NMOS管Q3的源极接地;第一变压器Tl的第二原边绕组接第四NMOS管Q4的漏极,第四NMOS管Q4的栅极接控制驱动电路I的5脚,第四NMOS管Q4的源极接地;输出倍压整流电路4由第一电容Col、第二电容Co2、第一二极管Dl和第二二极管D2组成;反馈调节电路由第一电阻R1、第二电阻R2、第一集成运算放大器U2和光电耦合器Ul组成;第一变压器Tl副边绕组的一端依次通过串接的第一电容Col和第二二极管D2接输出正电压,另一端接输出地;第一变压器Tl副边绕组的一端依次通过串接的第一电容Col和第二二极管D2接第一电阻Rl的一端,第二二极管D2的正极与第一变压器Tl副边绕组接地端之间连接有第一二极管D1,第二二极管D2的负极与第一变压器Tl副边绕组接地端之间连接有第二电容Co2 ;第一电阻Rl的另一端同时接第二电阻R2的一端和第一集成运算放大器U2的同相输入端,第一集成运算放大器U2的反相输入端接参考电压,第一集成运算放大器U2的输出端与光电稱合器Ul的发光器件正极连接,光电稱合器Ul的发光器件负极与第二电阻R2的另一端接输出地;光电耦合器Ul的光接收器件集电极接控制驱动电路的7脚,光电耦合器Ul的光接收器件发射极接地。本实施例高压电源电路的工作原理如下t0时刻,控制驱动电路I的5脚输出一持续时间为几微秒到几十微秒的高电平,第四NMOS管Q4导通;同时控制驱动电路I的2脚输出一高电平,该高电平的持续时间小于控制驱动电路I的5脚输出高电平的时间。与控制驱动电路I的5脚输出高电平的时间在电路设计中保持恒定不变不同,控制驱动电路I的2脚输出高电平该的持续时间与输入电压、输出功率都有关系,受驱动控制电路控制,用以维持输出电压恒定。控制驱动电路I的2脚输出高电平时,第一 NMOS管Ql导通,输入电压+Vin加在第一输入电感LI的左端,与此同时由于第四NMOS管Q4导通,第二电容Co2上的电压+Vo与第一电容Col上的电压迭加后经第一变压器Tl反射到第一变压器Tl原边第二原边绕组加到第一输入电感LI的右端。在电路设计中保证此时第一输入电感LI左端的电压大于右端得电压,在该电压差值的作用下,第一输入电感LI中的电流以一定的斜率上升。达到设定的时刻tl时,控制驱动电路I的2脚输出低电平,第一 NMOS管Ql关断。控制驱动电路I的3脚输出一高电平,第二 NMOS管Q2导通,这样第一输入电感LI的左端接地。值得注意的是,为了防止输入电源短路,第一 NMOS管Ql和第二 NMOS管Q2有一短暂的共同截止时间,在该时间内第一 NMOS管Ql和第二 NMOS管Q2同时关断。与此同时由于第 四NMOS管Q4继续导通,第二电容Co2上的电压+Vo与第一电容Col上的电压迭加后经第一变压器Tl反射到第一变压器Tl原边第二原边绕组加到第一输入电感LI的右端,第一输入电感LI中的电流以一定的斜率下降。电路稳定工作时,电感中电流上升的部分与电流下降的部分相同。在t2时刻,控制驱动电路I的4脚输出一持续时间为几微秒到几十微秒的高电平,该时间与控制驱动电路I的5脚输出高电平时间相同。第三NMOS管Q3导通;控制驱动电路I的5脚变为低,第四NMOS管Q4关断。为了保证第一输入电感LI中的电流持续的流动,第三NMOS管Q3和第四匪OS管Q4有一短暂的共同导通时间。在该时间内第三NMOS管Q3和第四NMOS管Q4同时保持开通。在t2时刻控制驱动电路I的2脚输出一高电平,该电平的维持时间小于控制驱动电路I的4脚输出高电平的时间,与控制驱动电路I的4脚输出高电平的时间在电路设计中保持恒定不变不同,该高电平的维持时间与输入电压、输出功率都有关系,是受驱动控制电路控制,以维持输出电压恒定。控制驱动电路I的3脚变为低,第二 NMOS管Q2关断。为了防止输入电源短路,第一 NMOS管Ql和第二 NMOS管Q2有一短暂的共同截止时间。在该时间内第一 NMOS管Ql和第二 NMOS管Q2同时关断。控制驱动电路I的2脚输出高电平时,第一 NMOS管Ql导通,输入电压+Vin加在第一输入电感LI的左端,与此同时由于第三NMOS管Q3导通,第一电容Col上的电压经第一变压器Tl反射到第一变压器Tl原边第一原边绕组加到第一输入电感LI的右端,在该电压差值的作用下,第一输入电感LI中的电流以一定的斜率上升;达到时刻t3时,控制驱动电路I的2脚输出低电压,第一 NMOS管Ql关断,控制驱动电路I的3脚输出一高电平,第二 NMOS管Q2导通。为了防止输入电源短路,第一 NMOS管Ql和第二 NMOS管Q2有一短暂的共同截止时间。在该时间内第一 NMOS管Ql和第二 NMOS管Q2同时关断。第一输入电感LI的左端接地,由于第三NMOS管Q3保持导通,第一电容Col上的电压经第一变压器Tl反射到第一变压器Tl第一原边绕组加到第一输入电感LI的右端,第一输入电感LI中的电流以一定的斜率下降,电路稳定工作时,电感中电流上升的部分与电流下降的部分相同。[0021 ] 时刻t4时,控制驱动电路I的5脚输出高电平,2脚输出高电平,4脚输出低电平,3脚输出低电平。t0、tl、t2、t3、t4时刻,控制驱动电路I的5脚、4脚、2脚和3脚输出的电平如图4所示,并以此类推,以上的过程重复进行。这样就输出一直流输出电压。该电压经第一电阻Rl,第二电阻R2分压采样后送往第一集成运算放大器U2同相端与第一集成运算放大器U2反相端的基准电压比较,如果同相端得电压高于反相端电压第一集成运算放大器U2的I脚输出电压上升,使得光电I禹合器Ul中的发光二极管发光增强,光电I禹合器Ul的4脚输出电压下降,该电压送往控制驱动电路I的7脚,控制驱动电路I的2脚输出高电平的时间变短,从而使得最终的输出电压下降,以上环节构成一闭环控制系统,从而稳定输出电压为一
设定值,不随输入电压与该电路的输出电流变动。实施例2如图3所示,本发明提供一种高压电源电路,由控制驱动电路I、原边电流源电路
2、升压变压器3、输出倍压整流电路4、推挽电路5和反馈调节电路6组成;原边电流源电路2由半桥电路和第二输入电感L2组成;半桥电路由第五NMOS管Q5和第六NMOS管Q6组成;控制驱动电路I的型号为WK69,第五NMOS管Q5的漏极接正输入电压+Vin,第五NMOS管Q5的栅极接控制驱动电路I的2脚,第五NMOS管Q5的源极同时接第六NMOS管Q6的漏极和第二输入电感L2的一端;第六NMOS管Q6的栅极接控制驱动电路I的3脚,第六NMOS管Q6的源极接地;升压变压器3为包括两个原边绕组和两个副边绕组的第二变压器T2 ;推挽电路5由第七NMOS管Q7和第八NMOS管Q8组成;第二输入电感L2的另一端接第二变压器T2的两个原边绕组;第二变压器T2的第一原边绕组接第七NMOS管Q7的漏极,第七NMOS管Q7的栅极接驱动电路I的4脚,第七NMOS管Q7的源极接地;第二变压器T2的第二原边绕组接第八NMOS管Q8的漏极,第八NMOS管Q8的栅极接驱动电路I的5脚,第八NMOS管Q8的源极接地;输出倍压整流电路4由第三电容Co3、第四电容Co4、第三二极管D3和第四二极管D4组成;反馈调节电路6由第五二极管D5、第五电容Co5、第三电阻R3和第四电阻R4组成;第二变压器T2第一副边绕组的一端通过串接的第三电容Co3和第四二极管D4接输出电压正端,第四二极管D4的正极与第二变压器T2第一副边绕组的另一端之间连接有第三二极管D3,第四二极管D4的负极与第二变压器T2第一副边绕组的另一端之间连接有第四电容Co4,第一副边绕组的另一端接输出电压负端;第二变压器T2第二副边绕组的一端接第五二极管D5的正极,第五二极管D5的负极同时接第五电容Co5的一端和第三电阻R3的一端,第五电容Co5的另一端和第二副边绕组的另一端直接接地;第三电阻R3的另一端同时接控制电路I的6脚和第四电阻R4的一端;控制驱动电路I的7脚、8脚和第四电阻R4的另一端同时接地。本实施例高压电源电路的工作原理如下t0时刻,控制驱动电路I的5脚输出一持续时间为几微秒到几十微秒的高电平,第八NMOS管Q8导通;同时控制驱动电路I的2脚输出一高电平,该高电平的持续时间小于控制驱动电路I的5脚输出高电平的时间。与控制驱动电路I的5脚输出高电平的时间在电路设计中保持恒定不变不同,控制驱动电路I的2脚输出高电平的持续时间与输入电压、输出功率都有关系,受驱动控制电路控制,用以维持输出电压恒定。控制驱动电路I的2脚输出高电平时,第五NMOS管Q5导通,输入电压+Vin加在第二输入电感L2的左端,与此同时由于第八NMOS管Q8导通,第四电容Co4上的电压与第三电容Co3上的电压迭加后经第二变压器T2反射到第二变压器T2原边第二原边绕组加到第二输入电感L2的右端。在电路设计中保证此时第二输入电感L2左端的电压大于右端得电压,在该电压差值的作用下,第二输入电感L2中的电流以一定的斜率上升。达到设定的时刻tl时,控制驱动电路I的2脚输出低电平,第五NMOS管Q5关断。控制驱动电路I的3脚输出一高电平,第六NMOS管Q6导通,这样第二输入电感L2的左端接地。为了防止输入电源短路,第五NMOS管Q5和第六NMOS管Q6有一短暂的共同截止时间。在该时间内第五NMOS管Q5和第六NMOS管Q6同时关断。与此同时由于第八NMOS管Q8继续导通,第三电容Co3上的电压与第四电容Co4上的电压迭加后经第二变压器T2反射到第二变压器T2原边第二原边绕组加到第二输入电感L2的右端,第二输入电感L2中的电流以一定的斜率下降。电路稳定工作时,电感中电流上升的部分与电流下降的部分相同。在t2时刻,控制驱动电路I的4脚输出一持续时间为几微秒到几十微秒的高电平,该时间与控制驱动电路I的5脚输出高电平时间相同。第七NMOS管Q7导通;控制驱动电路I的5脚变为低,第八NMOS管Q8关断。为了保证第二输入电感L2中的电流持续的流动,第七NMOS管Q7和第八NMOS管Q8有一短暂的共同导通时间。在该时间内第七NMOS管 Q7和第八NMOS管Q8同时保持开通。在时刻t2控制驱动电路I的2脚输出一高电平,该电平的维持时间小于控制驱动电路I的4脚输出高电平的时间,与控制驱动电路I的4脚输出高电平的时间在电路设计中保持恒定不变不同,该高电平的维持时间与输入电压、输出功率都有关系,是受驱动控制电路控制,以维持输出电压恒定。控制驱动电路I的3脚变为低,第六NMOS管Q6关断。为了防止输入电源短路,第五NMOS管Q5和第六NMOS管Q6有一短暂的共同截止时间。在该时间内第五NMOS管Q5和第六NMOS管Q6同时关断。控制驱动电路I的2脚输出高电平时,第五NMOS管Q5导通,输入电压+Vin加在第二输入电感L2的左端,与此同时由于第七NMOS管Q7导通,第三电容Co3上的电压经第二变压器T2反射到第二变压器T2原边第一原边绕组加到第二输入电感L2的右端,在该电压差值的作用下,第二输入电感L2中的电流以一定的斜率上升;达到时刻t3时,控制驱动电路I的2脚输出低电压,第五NMOS管Q5关断,控制驱动电路I的3脚输出一高电平,第六NMOS管Q6导通。为了防止输入电源短路,第五NMOS管Q5和第六NMOS管Q6有一短暂的共同截止时间。在该时间内第五NMOS管Q5和第六NMOS管Q6同时关断。第二输入电感L2的左端接地,由于第七NMOS管Q7保持导通,第三电容Co3上的电压经第二变压器T2反射到第二变压器T2第一原边绕组加到第二输入电感L2的右端,第二输入电感L2中的电流以一定的斜率下降,电路稳定工作时,电感中电流上升的部分与电流下降的部分相同。时刻t4时,控制驱动电路I的5脚输出高电平,2脚输出高电平,4脚输出低电平,3脚输出低电平。t0、tl、t2、t3、t4时刻,控制驱动电路I的5脚、4脚、2脚和3脚输出的电平如图4所示,并以此类推,以上的过程重复进行。在该实施例中第二变压器T2的第二副边绕组基于以上的原理也会在第五电容Co5上产生一与第四电容Co4输出电压Vo成比例的电压。该电压经第三电阻R3,第四电阻R4分压采样后送往控制驱动电路I的6脚,与控制驱动电路I内部的基准电压比较,如果采样的电压高于基准电压控制驱动电路I的2脚输出高电平的时间变短,从而使得最终的输出电压下降,以上环节构成一闭环控制系统,从而稳定输出电压为一设定值,不随输入电压与该电路的输出电流变动。
权利要求1.一种高压电源电路,其特征在于由控制驱动电路(I)、原边电流源电路(2)、升压变压器(3)、输出倍压整流电路(4)、推挽电路(5)和反馈调节电路(6)组成;控制驱动电路(1)分别与原边电流源电路(2)、推挽电路(5)和反馈调节电路(6)连接;原边电流源电路(2)依次通过升压变压器(3)和输出倍压整流电路(4)连接反馈调节电路¢);升压变压器(3)与推挽电路(5)连接; 所述原边电流源电路(2)用于产生一脉动直流电流;推挽电路(5)用于将脉动直流电流逆变为频率为60k到200k赫兹的高频交流电流;升压变压器(3)用于高频交流电流的隔 离,并将隔离后的高频交流电流输送给输出倍压整流电路(4),该交流电流对输出倍压整流电路(4)进行充电;输出倍压整流电路(4)用于将交流电流转化为一高压输出的直流电压;控制驱动电路⑴用于控制原边电流源电路⑵以生成所需的脉动直流电流,并控制推挽电路(5)将脉动直流电流逆变为一高频交流电流,还控制输出倍压整流电路(4)将由升压变压器(3)升压隔离后的高频交流电流倍压整流后输出一高压输出的直流电压。
2.根据权利要求I所述的高压电源电路,其特征在于所述原边电流源电路(2)由半桥电路和第一输入电感(LI)组成;半桥电路由第一 NMOS管(Ql)和第二 NMOS管(Q2)组成;控制驱动电路(I)的型号为WK69 ; 第一 NMOS管(Ql)的漏极接正输入电压+Vin,第一 NMOS管(Ql)的栅极接控制驱动电路(I)的2脚,第一 NMOS管(Ql)源极同时接第二 NMOS管(Q2)的漏极和第一输入电感(LI)的一端;第二 NMOS管(Q2)的栅极接控制驱动电路⑴的3脚,第二 NMOS管(Q2)的源极接地;所述升压变压器(3)为包括两个原边绕组和一个副边绕组的第一变压器(Tl);所述推挽电路(5)由第三NMOS管(Q3)和第四NMOS管(Q4)组成;第一输入电感(LI)的另一端接第一变压器(Tl)的两个原边绕组;第一变压器(Tl)的第一原边绕组接第三NMOS管(Q3)的漏极,第三NMOS管(Q3)的栅极接驱动电路(I)的4脚,第三NMOS管(Q3)的源极接地;第一变压器(Tl)的第二原边绕组接第四NMOS管(Q4)的漏极,第四NMOS管(Q4)的栅极接控制驱动电路⑴的5脚,第四NMOS管(Q4)的源极接地;输出倍压整流电路⑷由第一电容(Col)、第二电容(Co2)、第一二极管(Dl)和第二二极管(D2)组成;反馈调节电路(6)由第一电阻(Rl)、第二电阻(R2)、第一集成运算放大器(U2)和光电I禹合器(Ul)组成;第一变压器(Tl)副边绕组的一端通过串接的第一电容(Col)和第二二极管(D2)接输出正电压,另一端接输出地;第一变压器(Tl)副边绕组的一端依次通过串接的第一电容(Col)和第二二极管(D2)接第一电阻(Rl)的一端,第二二极管(D2)的正极与第一变压器(Tl)副边绕组接地端之间连接有第一二极管(Dl),第二二极管(D2)的负极与第一变压器(Tl)副边绕组接地端之间连接有第二电容(Co2);第一电阻(Rl)的另一端同时接第二电阻(R2)的一端和第一集成运算放大器(U2)的同相输入端,第一集成运算放大器(U2)的反相输入端接参考电压,第一集成运算放大器(U2)的输出端与光电耦合器(Ul)的发光器件正极连接,光电I禹合器(Ul)的发光器件负极与第二电阻(R2)的另一端接输出地;光电I禹合器(Ul)的光接收器件集电极接控制驱动电路的7脚,光电耦合器(Ul)的光接收器件发射极接地。
3.根据权利要求I所述的高压电源电路,其特征在于所述原边电流源电路(2)由半桥电路和第二输入电感(L2)组成;半桥电路由第五NMOS管(Q5)和第六NMOS管(Q6)组成;控制驱动电路(I)的型号为WK69 ;第五NMOS管(Q5)的漏极接正输入电压+Vin,第五NMOS管(Q5)的栅极接控制驱动电路(I)的2脚,第五NMOS管(Q5)的源极同时接第六NMOS管(Q6)的漏极和第二输入电感(L2)的一端;第六NMOS管(Q6)的栅极接控制驱动电路(I)的3脚,第六NMOS管(Q6)的源极接地;所述升压变压器(3)为包括两个原边绕组和两个副边绕组的第二变压器(T2);所述推挽电路(5)由第七NMOS管(Q7)和第八NMOS管(Q8)组成;第二输入电感(L2)的另一端接第二变压器(T2)的两个原边绕组;第二变压器(T2)的第一原边绕组接第七NMOS管(Q7)的漏极,第七NMOS管(Q7)的栅极接驱动电路(I)的4脚,第七NMOS管(Q7)的源极接地;第二变压器(T2)的第二原边绕组接第八NMOS管(Q8)的漏极,第八NMOS管(Q8)的栅极接驱动电路(I)的5脚,第八NMOS管(Q8)的源极接地;所述输出倍压整流电路(4)由第三电容(Co3)、第四电容(Co4)、第三二极管(D3)和第四二极管(D4)组成;反馈调节电路¢)由第五二极管(D5)、第五电容(Co5)、第三电阻(R3)和第四电阻(R4)组成;第二变压器(T2)第一副边绕组的一端通过串接的第三电容(Co3)和第四二极管(D4)接输出电压正端,第四二极管(D4)的正极与第二变压器(T2)第一副边绕组的另一端之间连接有第三二极管(D3),第四二极管(D4)的负极与第二变压器(T2)第一副边绕组的另一端之间连接有第四电容(Co4),第一副边绕组的另一端接输出电压负端;第二变压器(T2)第二副边绕组的一端接第五二极管(D5)的正极,第五二极管(D5)的负极同时接第五电容(Co5)的一端和第三电阻(R3)的一端,第五电容(Co5)的另一端和第二副边绕组的另一端直接接地;第三电阻(R3)的另一端同时接控制电路(I)的6脚和第四电阻(R4)的一端;控制驱动电路⑴的7脚、8脚和第四电阻(R4)的另一端同时接地。
专利摘要本实用新型提供一种高压电源电路,由控制驱动电路、原边电流源电路、升压变压器、输出倍压整流电路、推挽电路和反馈调节电路组成;控制驱动电路分别与原边电流源电路、推挽电路和反馈调节电路连接;原边电流源电路依次通过升压变压器和输出倍压整流电路连接反馈调节电路;升压变压器与推挽电路连接;本实用新型的有益效果是,最大输出效率可达85%以上,工作频率高,体积小,电路更容易扩展到更高的输出功率。
文档编号H02M3/337GK202495879SQ201220101149
公开日2012年10月17日 申请日期2012年3月16日 优先权日2012年3月16日
发明者林建伟 申请人:西安伟京电子制造有限公司