专利名称:一种编码与译码电路的制作方法
技术领域:
本发明的一种编码与译码电路,不需要中心时钟频率,在一 基准电压下利用电阻限流限压特性进行编码,矩阵译码器由若干 个电阻、三极管、二极管组成的若干个基本放大电路相串联而成, 输出若干个触发信号,属于电子控制领域。
背景技术:
CPU控制编码与译码方式都需要准确的中心时钟频率,时钟
信号很容易受到印刷电路板的特性,如铜线的阻抗,线路的长 度、布局,以及时钟产生器的输出特性和驱动能力等众多不同因
素影响,可能造成同一时钟信号之间产生时间差异;时钟振荡频 率,根据晶振输入电压产生的电流和给定的电阻阻值确定、电容 器充、放电的速度由该电流值和电容值确定,当电路板在某种条 件下绝缘阻值下降,所产生的时钟频率就会偏离规定频率,即时 钟偏移,时钟偏移即使不大,也会使微处理无法正常工作。
现有编码与译码电路控制结构复杂,成本高,电子元件多。
发明内容
针对现有技术存在的不足,本发明的目的在于提供一种编码 与译码电路不需要中心时钟频率,控制结构简单、成本低、性能
可靠编码与译码器。
为实现上述目的,本发明采用的技术方案是 一种编码与译 码电路,包括至少一个编码单元,产生基准脉冲信号;矩阵译码 单元,将所述的基准脉冲信号译码,输出触发信号触发相对应锁存器。
所述的编码单元与矩阵译码单元、锁存器相连接。 所述的编码单元由若干组按钮单元并联组成,每组按钮单元 由电阻和自复式按钮串联而成,并且每个按钮单元的电阻阻值不
所述的矩阵译码单元由一个基准脉冲信号输入端、 -个限流 单兀、若干个基本放大电路相依次串联组成。
所述一个基准脉冲信号输入端与若干个串联基本放大电路 的基准脉冲信号输入端口相并联。
所述限流单元由 一个电容和一个电阻并联而成,所述限流电 路的一端与所述若干个基本放大电路的基准脉冲信号输入端相 连接,另一端接地。
所述串联的若干个基本放大电路组成的矩阵译码单元,可集 成在- -芯片上。
本发明的有益效果在于本发明的目的在于提供一种低功 耗、零部件少、不受线路板布局、中心时钟频率偏移所影响,实 施特别简单的编码和译码器。
图l、为本发明一种编码与译码电路结构框图。
图2、为本发明一种编码与译码电路编码单元(A)与矩阵译 码单元中基本放大电路部分示意图(B)。
图3、为本发明一种编码与译码电路若干个编码单元和若干 个基本放大电路串联示意图。
具体实施例方式
下面结合附图对本发明作进一步详细描述
如图1、所述一种编码与译码电路包括编码单元,产生基 准脉冲信号;矩阵译码单元,将编码单元产生基准脉冲信号进行 译码,输出触发脉冲电压,触发相对应锁存器。
所述的编码单元与矩阵译码单元相连接;译码单元包括一基 准脉冲信号输入端口、 一个限流单元、若干个基本放大电路依次 串联组成。
如图2 (A)、所述编码单元由若干组按钮单元并联组成,每 组按钮单元由电阻R和自复式按钮K串联而成,并且每个按钮单 兀的电阻阻值不等,自复式按钮K的一端与基准电压的输入端相 连接,K的另一端与电阻R的一端相连接,电阻R的另 一端输出 基准脉冲信号,所述的编码单元可根据需要增加。
如图2 (B)、所述的基本放大电路由限流电阻R1、 R3、补偿 电阻R2、 Ql为NPN型三极管、Q2为PNP型三极管、隔离二极管 D构成;限流电阻Rl的一端与基准脉冲信号输入端相连接,Rl 的另一端与Ql基极相连接;Ql的集电极与Q2的基极、补偿电 阻R2的-端相连接;Q2的发射极与基准电压输入端相连接、又
与补偿电阻R2、隔离二极管D的负极端相连接;Q2集电极与R3 的一端相连接,R3的另 -端输出译码触发信号;译码触发信号
触发相应的锁存器的工作状态。
如图3所示的一个限流单元由电阻R4、旁路电容C相并联 构成;限流单元的一端与若干个串联基本放大电路的基准脉冲信 号输入端相连接,另一端接地。
串联的若干个基本放大电路的基准电压经隔离二极管D逐 级下降O. 5-0. 8V之间。
图3所示若干个编码单元和若干个基本放大电路依次串联组 成的矩阵译码单元,输出多个独立的触发脉冲,触发相对应的锁 存器的工作状态。
如图2 (B)、图3所示若干个基本放大电路串联组成的矩阵译 码单元,可集成在一芯片上。
权利要求
1、一种编码与译码电路,不需要中心时钟频率,在一基准电压下利用电阻限流限压特性进行编码;矩阵译码器由若干个电阻、三极管、二极管组成若干个基本放大电路相串联而成,输出若干个触发信号,其特征在于包括至少一个编码单元,产生基准脉冲信号;矩阵译码单元,将所述的基准脉冲信号译码,输出相对应的触发脉冲电压。所述的编码单元与矩阵译码单元相连接。
2、 根据权利要求1所述的一种编码与译码电路,其特征在于 所述的编码单元由若干组按钮单元并联组成,每组按钮单元由电 阻和自复式按钮串联而成,并且每个按钮单元的电阻阻值不等; 按钮单元的一端与基准电压输入端相连接;按钮单元的另一端输 出基准脉冲信号。
3、 根据权利要求1所述的一种编码与译码电路,其特征在J、 所述的矩阵译码单元由一个基准脉冲信号输入端、 一个限流单 兀、若干个基本放大电路相依次串联组成。
4、 根据权利要求3所述的 一种编码与译码电路,其特征在于 所述一个基准脉冲信号输入端与若干个串联的基本放大电路的 基准脉冲输入端口相并联。
5、根据权利要求3所述的一种编码与译码电路,其特征在 于所述限流单元由-一个电容和一个电阻并联而成,所述限流电路的一端与所述若干个串联基本放大电路的基准脉冲信号输入 端相连接,另一端接地。
6、 根据权利要求3所述的一种编码与译码电路,其特征在 于所述的基本放大电路由限流电阻Rl、补偿电阻R2、 Ql为NPN 型三极管、Q2为PNP型三极管、隔离二极管D构成;Rl的一端与基准脉冲信号输入端相连接,Rl的另一端与Ql基极相连接; Ql的集电极与Q2的基极、补偿电阻R2的一端相连接;Q2的发 射极与基准电压输入端相连接、又与补偿电阻R2、隔离二极管D 的负极一端相连接;Q2集电极与R3的一端相连接,R3的另一 端输出译码触发信号。
7、 根据权利要求6所述的一种编码与译码电路,其特征在 于串联的若干个基本放大电路中的基准电压经隔离二极管D逐 级下降0.5-0. 8V之间。
8、 根据权利要求6所述的一种编码与译码电路,其特征在 于所述串联的若干个基本放大电路组成的矩阵译码单元,可集 成在一芯片上。
全文摘要
本发明的一种编码与译码电路,不需要中心时钟频率,在一基准电压下利用电阻限流限压特性进行编码,所述的编码单元由若干组按钮单元并联组成,每组按钮单元由电阻和自复式按钮串联而成,并且每个按钮单元的电阻阻值不等;矩阵译码器由若干个电阻、三极管、二极管组成的若干个基本放大电路相串联而成,输出若干个触发信号;所述一个基准脉冲信号输入端与若干个串联基本放大电路的基准脉冲信号输入端口相并联;本发明的目的在于提供一种低功耗、零部件少、控制结构简单、不受线路板布局、中心时钟频率偏移所影响,实施特别简单的一种编码与译码器。
文档编号H03M7/00GK101179276SQ20061014612
公开日2008年5月14日 申请日期2006年11月7日 优先权日2006年11月7日
发明者魏兴茂 申请人:魏兴茂