专利名称:用于减少本机振荡器路径中的平均电流消耗的系统与方法
技术领域:
本发明大体上涉及通信系统。更具体来说,本发明涉及用于减少本机振荡器路径中的平均电流消耗的系统和方法。
背景技术:
无线通信系统已成为全世界许多人借以进行通信的重要手段。无线通信系统可向许多移动装置提供通信,移动装置中的每一者可由基站服务。移动装置的实例包括蜂窝式电话、个人数字助理(PDA)、手持式装置、无线调制解调器、膝上型计算机、个人计算机,等寸。移动装置可包括在操作期间使用的多种数字电路。举例来说,振荡器可用以使跨越移动装置内的板电路或集成电路的各种电路同步。此外,移动装置内的不同电路可使用不同频率进行操作。因此,移动装置可使用多个振荡器以用于不同目的。然而,类似其它便携式电子装置,移动装置可具有有限的电池使用期限。振荡器在操作期间连同其它类型的电路一起消耗电流,从而使电池使用期限缩短。因此,可通过用于减少在无线通信系统的操作期间的移动装置中的电流的消耗的改进的方法和设备来实现益处。
发明内容
揭示一种用于减少本机振荡器(LO)路径中的平均电流消耗的方法。在主控分频器和从属分频器处接收LO信号。将来自所述主控分频器的输出与输入信号混合以产生第一混合输出。将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出。迫使所述第二混合输出与所述第一混合输出同相。在一个配置中,所述迫使可包括确定来自所述主控分频器的输出与来自所述分频器的输出之间的相位差,且如果存在相位差,则使用交叉耦合开关使所述从属分频器的相位反相。所述反相可包括使所述从属分频器的所述输出反相,使所述第二混合输出反相,或在将所述输入信号与所述从属分频器的所述输出混合之前使所述输入信号反相。可对所述第一混合输出与所述第二混合输出求和。所述输入信号可为射频信号, 且所述第一混合输出和所述第二混合输出可为基带信号。或者,所述输入信号可为基带信号,且所述第一混合输出和所述第二混合输出可为射频信号。所述本机振荡器(LO)信号可由压控振荡器(VCO)产生。来自所述主控分频器的所述输出可由第一输出缓冲器缓冲,且来自所述从属分频器的所述输出可由第二输出缓冲器缓冲。可响应于所述本机振荡器(LO) 路径的增益要求的改变而将所述从属分频器通电。还揭示一种完全分裂的本机振荡器(LO)路径。所述LO路径包括经配置以接收LO 信号的主控分频器和从属分频器。所述LO路径还包括第一混频器,其经配置以将来自所述主控分频器的输出与输入信号混合以产生第一混合输出。所述LO路径还包括第二混频器, 其经配置以将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出。所述 LO路径还包括控制模块,其经配置以迫使所述第二混合输出与所述第一混合输出同相。还揭示一种完全分裂的本机振荡器(LO)路径。所述LO路径包括用于在主控分频器和从属分频器处接收LO信号的装置。所述LO路径还包括用于将来自所述主控分频器的输出与输入信号混合以产生第一混合输出的装置。所述LO路径还包括用于将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出的装置。所述LO路径还包括用于迫使所述第二混合输出与所述第一混合输出同相的装置。还揭示一种计算机可读媒体。所述计算机可读媒体编码有计算机可执行指令。所述指令用于在主控分频器和从属分频器处接收LO信号。所述指令还用于将来自所述主控分频器的输出与输入信号混合以产生第一混合输出。所述指令还用于将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出。所述指令还用于迫使所述第二混合输出与所述第一混合输出同相。
图1为说明用于减少本机振荡器(LO)路径中的电流的接收器的方框图;图2为说明用于减少LO路径中的电流的发射器的方框图;图3为说明LO路径的方框图;图4为说明部分地分裂成若干区段的LO路径的方框图;图5为说明完全分裂成若干区段的LO路径的方框图;图6为说明完全分裂成若干区段的LO路径的另一方框图;图7为说明完全分裂成若干同步区段的LO路径的方框图;图8为说明完全分裂成若干同步区段的LO路径的另一方框图;图9为说明用于减少LO路径中的平均电流消耗的方法的流程图;图10说明对应于图9的方法的装置加功能块;图11为说明完全分裂成若干同步区段的LO路径的另一方框图;图12为说明完全分裂成若干同步区段的LO路径的另一方框图;图13为用于使两个完全分裂的LO路径区段同步的方法的流程图;图14说明对应于图13的方法的装置加功能块;以及图15说明可包括于无线装置内的某些组件。
具体实施例方式本机振荡器(LO)可用于移动装置中以将特定信号转换成不同频率。举例来说,可使用LO将高频信号转换成较低基带信号,或将较低基带信号转换成高频信号。除振荡器 (例如,压控振荡器(VCO))之外,LO可包括LO路径,所述LO路径可包括一个或一个以上缓冲器、分频器和混频器。LO路径可处理振荡器的输出以实现所要输出。此处理可消耗相对较大量的电流,从而减少装置(例如,移动装置)的电池使用期限。传统上,每一操作频率仅可使用一个LO路径。然而,此可能为低效的,这是因为即使在不需要缓冲器的全容量(即,在LO路径输出上需要小于全增益的增益或高于最小值的噪声水平为可接受的)的情况下,输入缓冲器、输出缓冲器和分频器也可能消耗最大电流。 在一些配置中,可将LO路径分裂以更多地减少平均电流消耗。虽然此可能比使用未分裂的 LO路径更有效,但在分裂的LO路径的区段之间可能发生相位同步问题(尤其在于LO路径区段之间转变或对LO路径区段添加信号的时间期间)。换句话说,因为LO区段中的分频器最初可产生具有难以预测的相位的输出,所以相同LO路径内的不同区段可具有不同相位, 所述不同相位可造成非所要的信号消除。因此,本发明的系统和方法可实施完全分裂的LO路径,在所述完全分裂的LO路径中,一个或一个以上相位检测器用以检测LO区段之间的任何相位差。此外,交叉耦合开关可用以改变区段混频器输入或输出的极性。分裂的LO路径可允许电流减少和增益控制。图1为说明用于减少本机振荡器(LO)路径112中的电流的接收器100的方框图。 接收器100可为经设计用于无线通信的移动装置或基站的部分。接收器100可尤其包括低噪声放大器(LNA) 102、VCO 108和LO路径112。LNA 102可接收在天线104处所接收的无线通信信号。LNA 102可将所接收的信号放大到可用水平且产生射频(RF)信号106(即,所发送的原始信号的表示)。VCO 108可为输出具有基于VCO 108输入处的直流(DC)电压电平的频率的VCO信号110的装置。LO路径112可接收来自LNA 102的RF信号106和来自 VCO 108的VCO信号110,且使用一个或一个以上缓冲器、分频器、混频器和求和器来产生基带信号114。基带信号114可为由发射装置上的麦克风接收的实际经重构的音频(例如,有声语音)。因此,接收器100可使用LO路径112来重构基带信号114。图2为说明用于减少LO路径212中的电流的发射器200的方框图。发射器200 可为移动装置的部分,所述移动装置还可包括图1中所说明的接收器100。发射器200可尤其包括VCO 208、L0路径212、驱动放大器216,和功率放大器218。LO路径212可接收VCO 信号210和基带信号214 (例如,有声语音),且使用一个或一个以上缓冲器、分频器、混频器和求和器来产生RF信号206。换句话说,发射器200可使用LO路径212来产生待发射的经调制的高频RF信号206。在经由天线204发射RF信号206之前,可由驱动放大器216、功率放大器218或驱动放大器216与功率放大器218两者来放大RF信号206。因此,发射器 200可使用LO路径212来建构RF信号206以用于发射。图3为说明LO路径312的方框图。LO路径312可与本发明的系统和方法一起使用以减少平均电流消耗。如本文中所使用,术语“L0路径”指代至少一分频器318与混频器322的组合。LO路径312还可包括输入缓冲器316和输出缓冲器320。LO路径312可尤其用于接收器100或发射器200中以分别产生特定振幅下的基带信号114或RF信号206。 在一个配置中,LO路径312可包括单一输入缓冲器316、单一分频器318、单一输出缓冲器 320,和单一混频器322。当LO路径312正操作时,输入缓冲器316和分频器318可以完整大小接通。针对不同情形,LO路径输出324可能需要不同增益,例如,用于远离基站的移动装置的高增益、 用于接近于基站的移动装置的低增益、高噪声、低噪声等。然而,不管操作模式(高增益、低增益等)如何,分频器318仅可能能够在全功率下操作,即使在需要部分操作时(例如,在 LO路径输出324处不需要具有最大振幅或最低噪声的信号)也如此。换句话说,归因于长距离路由、有损耗的衬底、大负载电容和高操作频率,使得LO路径312(包括驱动放大器216 和分频器318)可能消耗高电流。可能需要减少此LO电流。因此,可将LO路径312分裂成较小区段。视系统要求而定,LO路径312可在一个或所有区段接通的模式中工作。因此, 由LO路径312区段消耗的平均电流可得以减少。图4为说明部分地分裂成若干区段的LO路径412的方框图。在此配置中,LO路径 412可分裂输出缓冲器420和混频器422,但使用一个输入缓冲器416和一个分频器418。换句话说,输出缓冲器420可分裂成第一输出缓冲器420a和第二输出缓冲器420b。同样地, 混频器422可分裂成第一混频器422a和第二混频器422b。此可允许减少输出缓冲器420 和混频器422的平均电流消耗。然而,当仅选择输出缓冲器420和混频器422的部分来工作时,输入缓冲器416和分频器418仍可消耗高电流,即,输入缓冲器416和分频器418可消耗比在仅使用第一输出缓冲器420a和第一混频器422a或仅使用第二输出缓冲器420b 和第二混频器422b时所需的电流多的电流。因此,图4中所说明的LO路径412可能比图 3中所说明的LO路径312更有效,但仍可在输入缓冲器中消耗比所需电流多的电流。图5为说明完全分裂成若干区段的LO路径512的方框图。换句话说,图5中所说明的LO路径512可为图4中的部分分裂的LO路径412的更详细说明。在一个配置中,LO 路径512可包括主控分频器518和多个从属分频器单元526a到526g。虽然说明八个从属分频器单元526,但本发明的系统和方法不限于任何特定数目个从属分频器单元526。主控分频器518可分别将参考信号输出到每一从属分频器单元526。主控分频器518可能不需要具有极佳相位噪声的高性能。举例来说,主控分频器518可为任何常规低功率分以节省电力,同时提供主控时钟相位。另外,从属分频器单元526中的任一者可充当主控分频器518且产生待发送到每一从属分频器单元526的参考信号。可将相应电力控制件528a到528g通电以操作从属分频器单元526,直到从属分频器单元526的相位与从主控分频器518输出的参考信号同步为止。可将来自数控(或压控)振荡器508 (例如,VCO 108)的振荡信号输入到每一从属分频器单元526,且可由从属分频器单元526使用以使从属分频器单元526的相应相位与参考信号同步。另外,增益切换控制单元530可对LO路径512区段中的每一者执行增益切换。在从属分频器单元526与来自主控分频器518的参考信号同步之后,可使用相应从属分频器单元526的相应电力控制件528使相应从属分频器单元526延迟通电。此后, 主控分频器518可转向低功率状态以节省电力。经同步的从属分频器单元526可接着(例如)将所产生的时钟信号输出到相应混频器单元522a到522g。所产生的时钟信号可用于接收器100、发射器200或其它模块内的各种应用。因为每一通电的从属分频器单元526可与由主控分频器518产生的恒定参考信号同步(即,同相),所以随之的是每一从属分频器单元526也将彼此同相。图6为说明完全分裂成若干区段的LO路径612的另一方框图。在此配置中,输入缓冲器616、分频器618、输出缓冲器620和混频器622可分裂成较小组件。换句话说,每一 LO路径612区段可为全功能型LO路径612,且包括输入缓冲器616、分频器618、输出缓冲器620、混频器622和交叉耦合开关(未图示)。举例来说,第一区段可包括第一输入缓冲器
8616a、第一分频器618a、第一输出缓冲器620a,和第一混频器622a。同样地,第二区段可包括第二输入缓冲器616b、第二分频器618b、第二输出缓冲器620b,和第二混频器622b。或者,LO可分裂成两个以上区段。分频器618中的每一者可通过相同比率进行分频,例如,通过25%、50%等进行分频。此完全分裂的LO路径612可减少在操作模式期间所使用的平均LO电流,因为LO 可在仅一些区段通电而其它区段断电的情况下操作。换句话说,可能需要图5中所说明的主控分频器518在至少一时间周期内在全功率下操作,甚至当仅需要所述区段中的一个区段时也如此。相比而言,如果特定操作模式不需要图6中所说明的LO路径612中的第二区段,则第二分频器618b可根本不通电,从而导致LO路径612中的平均电流减少。LO路径 612中的每一区段可具有不同特性。举例来说,第一区段中的组件可为LO路径612的总大小的2/3,且第二区段中的组件可为LO路径612的总大小的1/3。这些比率还可大致近似每一区段的负载(输入电容)和/或每一区段的电流消耗。可对区段输出求和以产生LO路径输出624。因此,可选择性地接通一个或一个以上区段以产生所要LO路径输出624。换句话说,可视系统要求(例如,增益、噪声、线性等)和操作环境的过程变化而确定工作区段的数目。因此,与图5中所说明的LO路径512、图4中所说明的LO路径412和图3中所说明的LO路径312相比,图6中所说明的LO路径612可减少平均电流消耗。另外,与图6中所说明的分频器618相比,图5中所说明的主控分频器518可能需要相对较大,以便在增加或减少操作区段时保持分频器518输出相位不变。除减少LO路径612中的平均电流消耗之外,完全分裂的配置还可提出同步挑战。 第一分频器618a可以不同于第二分频器618b的相位开始。因此,第一混频器622a的输出信号与第二混频器622b的输出信号彼此可无意地抵销。此可能为两种情形中的问题。第一,因为操作模式要求已改变(例如,移动装置已移动到更接近于基站且需要较低增益)而使得移动装置从第一区段转变到第二区段。在此情形下,应经由转变在第二区段中维持第一区段的相位(即,在增益改变期间应保持LO相位)。然而,当第二区段开始时,初始相位可能难以预测。第二,如果移动装置使用第一区段且接着添加第二区段,则第二区段还应与第一区段同相。因此,可使分频器618a到618b同步,以便在操作期间在转变到新区段或添加新区段期间维持相位。图7为说明完全分裂成若干同步区段732a到732η的LO路径712的方框图。LO 路径712可分裂成η个区段732,所述η个区段732各自包括输入缓冲器716a到716η、分频器718a到718η、输出缓冲器720a到720η和混频器722a到722n。VCO 708的输出可由 VCO缓冲器734缓冲且接着经馈送到区段732中。可视所要操作模式而选择每一区段732 以个别地工作或与其它区段732 —起工作。如果一个以上区段732接通,则可对操作区段 732的输出求和以产生LO路径输出724。另外,同步开关736可用以使分频器718的相位同步,且避免在操作期间在于区段 732之间转变或添加区段732期间发生相位跳跃。可通过链接多个分频器718的内部节点来实施开关736。举例来说,第一开关736a可链接第一分频器718a的内部节点与第二分频器718b的内部节点。同样地,第二开关736b可链接第二分频器718b的内部节点与第η 分频器718η的内部节点。还可能存在链接第一分频器718a的内部节点与第η分频器718η 的内部节点的第三开关(未图示)。链接内部节点可迫使第二分频器718b的相位与第一分频器718a的相位一致。然而,这些同步开关736可向分频器718加负载。此外,最大操作频率可归因于与开关736有关的寄生电容而下降。图8为说明完全分裂成若干同步区段832的LO路径812的另一方框图。在此配置中,可使用由相位检测器838控制的交叉耦合开关842来使区段832同步。每一区段832a 到832b可接收VCO信号810,且使用输入缓冲器816a到816b、分频器818a到818b、输出缓冲器820a到820b和混频器822a到822b来产生区段832输出。如同从前,每一区段832 可在其中一个或一个以上区段接通的模式中工作。可使用求和器846对每一操作区段832 的区段输出求和,且通过输出滤波器849对总和进行滤波以产生LO路径输出824 (例如,基带信号114)。然而,如上文所论述,在未执行同步时,区段输出可能彼此异相。因为LO路径区段832可使用相同差分VCO信号810进行操作,所以两个区段832 的相位差可为180度或0度(而非其它值)。如果两个区段832彼此异相(即,相位差为 180度),则可对区段832输出相消地求和,从而造成不正确的LO路径输出824。因此,每一 LO路径区段832可包括一交叉耦合开关842。交叉耦合开关842可为在操作时能够使差分信号反相或允许差分信号保持不变的装置。此外,交叉耦合开关842可被切断而不允许任何事物通过。换句话说,第一交叉耦合开关842a在被命令时可使混频器822的输入或输出 (例如,区段832输出、RF信号806a到806b、输出缓冲器820的输出,等等)的极性反转。 在低时钟信号(例如,基带信号114)上包括交叉耦合开关842可产生较佳性能。出于说明的目的,假定移动装置使用第一区段832a且接着转变到第二区段832b 或添加第二区段832b。如前所述,LO路径812可包括大量区段832,区段832的任何组合可一起使用(即,在操作期间可接通区段832中的一者或一者以上)。通电的第一区段832a 在本文中称作“主控”区段832a(即,后续从属区段832b应与其同步的区段832a)。此后, 当第二区段832b接通时(即,具有应与已经通电的主控区段832a同步的相位的从属区段 832b),可由相位检测器838来测量主控区段832a的LO信号与从属区段832b的LO信号的相对相位。如果主控区段832a与从属区段832b中的LO信号同相,则从属区段832b的LO 信号极性可保持不变。否则,如果相位差为180度,则可通过在混频器822b之后的第二交叉耦合开关842b将从属区段832b的极性翻转。相位检测器838可使用同相分量(I)或正交分量(Q)或同相分量(I)与正交分量(Q)两者作为输入,来测量从属区段832b输出与主控区段832a输出之间的相位差。可同时控制I与Q两者。相位检测器838的一个实例为异或(XOR)逻辑门或XOR功能。低通滤波器(LPF)848可衰减相位检测器838输出上的任何噪声。交叉耦合开关控制模块840可用以基于相位检测器838输出和来自系统的控制信号844 (例如,从移动装置或其它装置上的处理器发送的增益控制或电流节省信息)而控制交叉耦合开关842。可在系统层级下通过本地状态机或使用本地静态逻辑门来实施控制模块840。举例来说,在不存在相位差的情况下(“THROUGH”),控制模块840可能不改变从属区段832b,或在存在相位差的情况下(“CR0SS_C0UPLE”),控制模块840使从属区段832b
极性反转。下文展示取样控制算法Power on cross coupled switch j: if working—segment_set is empty
Initialize MASTER_LO=/-;
Set cross_coupled—switch j to THROUGH;
Add j to working_segment_set;
else
Add j to working_segment_set;
if phase detector output (MASTER LOj/) =1 (同相) set crosscoupled switch j to THROUGH
else
set cross_coupled switch j to CROSS CO UPLE
end
end
Turn off cross_coupled_switch j:
delete j from working_segment_set;
if MASTER LO= =j AND working_segment_set is not empty
set MASTER_LO=m (m 为 working_segment_set 中的任何区段);
end
Set cross coupled switch j to OFF
只要任何区段832接通,对应于主控区段842的交叉耦合开关842即可不断开。因此,当断开交叉耦合开关842时,控制模块840可首先检查交叉耦合开关842是否对应于主控区段842。如果交叉耦合开关842对应于主控区段842,则控制模块840可在断开交叉耦合开关842之前将另一区段832指定为主控区段。然而,如果待断开的交叉耦合开关842 对应于接通的仅有区段832,则不可将其它区段832指定为主控区段。
图9为说明用于减少LO路径812中的平均电流消耗的方法900的流程图。可在如图1中所说明的接收器100、如图2中所说明的发射器200或其它模块中的LO路径812 中执行方法900。如同上文的描述,第一分频器818a将称作主控分频器818a且第二分频器 818b将称作从属分频器818b,但许多不同的组合是可能的(例如,LO路径812中的两个以上区段832具有一个以上从属分频器818b)。主控分频器818a和从属分频器818b可接收 (950)L0信号。第一混频器822a可将来自主控分频器818a的输出与输入信号混合(952) 以产生第一混合输出。举例来说,第一混频器822a可将主控分频器818a的输出与接收器 100中的RF信号806a混合(952)以产生基带信号114。或者,第一混频器822a可将主控分频器818a的输出与发射器200中的基带信号214混合(952)以产生RF信号206。第二混频器822b可将来自从属分频器818b的输出与所述输入信号混合(954)以产生第二混合输出。举例来说,第二混频器822b可将从属分频器818b的输出与接收器100中的RF信号 806b混合(954)以产生基带信号114。或者,第二混频器822b可将从属分频器818b的输出与发射器200中的基带信号214混合(954)以产生RF信号206。混频器822可为接收器 100或发射器200内的调制/解调过程的部分。可迫使(956)第二混合输出与第一混合输出同相。此迫使(956)可使用由控制模块840控制的交叉耦合开关842来执行。可将交叉耦合开关842置于混频器822的输入或输出中的任一者处。控制模块840可接收来自相位检测器838的输入,相位检测器838经设计以检测不同区段832中的信号之间的任何相位差。求和器846可对第一混合输出与第二混合输出求和(958)。换句话说,可对第一区段832a与第二区段832b的同步的输出求和 (958)以产生LO路径输出824。通过迫使(956)第一混合输出与第二混合输出同相,所述两个区段832输出可能不会无意地相消地相加。上文所描述的图9的方法900可由对应于图10中所说明的装置加功能块1000的各种硬件和/或软件组件和/或模块来执行。换句话说,图9中所说明的块950到958对应于图10中所说明的装置加功能块1050到1058。图11为说明完全分裂成若干同步区段1132a到1132b的LO路径1112的另一方框图。图11中所说明的输入缓冲器1116a到1116b、分频器1118a到1118b、输出缓冲器 1120a到1120b、混频器1122a到1122b、求和器1146、低通滤波器1148、输出滤波器1149、相位检测器1138、控制模块1140和VCO信号1110可类似于图8中所说明的输入缓冲器816a 到816b、分频器818a到818b、输出缓冲器820a到820b、混频器822a到822b、求和器846、 低通滤波器848、输出滤波器849、相位检测器838、控制模块840和VCO信号810而进行操作。然而,在此配置中,交叉耦合开关1142a到1142b可在接收器100的RF信号1106a到 1106b上,或在到发射器200中的混频器1122的基带信号214输入上。换句话说,可在到混频器1122的RF输入路径上切换极性(如果有的话)。此可潜在地使LO路径输出1124的噪声性能降级。图12为说明完全分裂成若干同步区段1232a到1232b的LO路径1212的另一方框图。图12中所说明的输入缓冲器1216a到1216b、分频器1218a到1218b、输出缓冲器 1220a到1220b、混频器1222a到1222b、RF信号1206a到1206b、求和器1246、低通滤波器 1248、输出滤波器1249、相位检测器1238、控制模块1240和VCO信号1210可类似于图8中所说明的输入缓冲器816a到816b、分频器818a到818b、输出缓冲器820a到820b、混频器 822a到822b、RF信号806a到806b、求和器846、低通滤波器848、输出滤波器849、相位检测器838、控制模块840和VCO信号810而进行操作。然而,在此配置中,交叉耦合开关1242a 到1242b可在输出缓冲器1220或分频器1218之后在LO路径1212上。换句话说,可在到混频器1222的LO输入上切换极性(如果有的话)。此还可潜在地使LO路径输出1224处的相位噪声降级。此外,与相位检测器1138位于交叉耦合开关1142前面的较早配置相对比,LO路径1212可包括位于交叉耦合开关1242后面的相位检测器1238。图13为用于使两个完全分裂的LO路径区段832同步的方法1300的流程图。方法1300可由控制模块840来执行。控制模块840可确定(1362)接通的主控分频器818a。 如上文所描述,主控分频器818a可为具有应由随后接通的任何其它分频器818匹配的相位的已通电的分频器,即,主控分频器818a为接通的第一分频器。控制模块840还可确定(1366)待接通的从属分频器818b。视LO路径812的配置和所要操作模式而定,可能存在一个以上从属分频器818b。控制模块840还可确定(1368)主控分频器818a输出与从属分频器818b输出之间的相位差。此可包括使用相位检测器838。相位检测器838可在主控分频器818a的输出处或在输出缓冲器820a的输出处测量主控分频器818a的相位。同样地, 相位检测器838可在从属分频器818b的输出处或在输出缓冲器820b的输出处测量从属分频器818b的相位。在相位差接近于180度的情况下,控制模块840还可使用交叉耦合开关 842b使来自从属分频器818b的输出的相位反相(1370)。相位差可为180度或0度,其中误差为5度,例如,175度到185度或355度到5度。因此,使与主控分频器818a异相接近于180度的从属分频器818b的极性反相(1370)可使区段832的相位同步。上文所描述的图13的方法1300可由对应于图14中所说明的装置加功能块1400 的各种硬件和/或软件组件和/或模块来执行。换句话说,图13中所说明的块1362到1370 对应于图14中所说明的装置加功能块1462到1470。图15说明可包括于无线装置1501内的某些组件。无线装置1501可为移动装置或基站。具体来说,无线装置1501可为包括如图1中所说明的接收器100和/或图2中所说明的发射器200 (其中LO路径812完全分裂成若干区段)的移动装置。无线装置1501包括处理器1503。处理器1503可为通用单芯片微机或多芯片微处理器(例如,ARM)、专用微处理器(例如,数字信号处理器(DSP))、微控制器、可编程门阵列,等等。处理器1503可称作中央处理单元(CPU)。虽然在图15的无线装置1501中仅展示单一处理器1503,但在替代配置中,可使用处理器的组合(例如,ARM与DSP)。无线装置1501还包括存储器1505。存储器1505可为能够存储电子信息的任何电子组件。存储器1505可体现为随机存取存储器(RAM)、只读存储器(ROM)、磁盘存储媒体、 光学存储媒体、RAM中的快闪存储器装置、与处理器一起包括的板上存储器、EPROM存储器、 EEPROM存储器、寄存器等等(包括其组合)。数据1507和指令1509可存储于存储器1505中。指令1509可由处理器1503来执行以实施本文中所揭示的方法。执行指令1509可涉及使用存储于存储器1505中的数据 1507。无线装置1501还可包括发射器1511和接收器1513以允许在无线装置1501与远程位置之间的信号发射和接收。发射器1511和接收器1513可统称作收发器1515。天线 1517可电耦合到收发器1515。无线装置1501还可包括(未图示)多个发射器、多个接收器、多个收发器和/或多个天线。无线装置1501的各种组件可通过一个或一个以上总线而耦合在一起,所述一个或一个以上总线可包括电力总线、控制信号总线、状态信号总线、数据总线等等。为清晰起见,在图15中将各种总线说明为总线系统1519。在以上描述中,有时结合各种术语使用了参考数字。在结合参考数字使用术语的情况下,此意在指代在各图中的一者或一者以上中所展示的特定元件。在无参考数字而使用术语的情况下,此意在大体上指代所述术语而不限于任何特定的图。术语“确定”涵盖广泛多种动作,且因此,“确定”可包括推算、计算、处理、导出、调查、查找(例如,在表、数据库或另一数据结构中查找)、断定等。而且,“确定”可包括接收 (例如,接收信息)、存取(例如,存取存储器中的数据)等。而且,“确定”可包括解析、选择、挑选、建立等。除非另外明确指定,否则短语“基于”不是指“仅基于”。换句话说,短语“基于”描述“仅基于”与“至少基于”两者。应将术语“处理器”广泛地解释为涵盖通用处理器、中央处理单元(CPU)、微处理器、数字信号处理器(DSP)、控制器、微控制器、状态机等等。在一些情况下,“处理器”可指代专用集成电路(ASIC)、可编程逻辑装置(PLD)、现场可编程门阵列(FPGA)等等。术语“处理器”可指代处理装置的组合,例如,DSP与微处理器的组合、多个微处理器、结合DSP核心的一个或一个以上微处理器或任何其它此类配置。应将术语“存储器”广泛地解释为涵盖能够存储电子信息的任何电子组件。术语“存储器”可指代各种类型的处理器可读媒体,例如,随机存取存储器(RAM)、只读存储器 (ROM)、非易失性随机存取存储器(NVRAM)、可编程只读存储器(PROM)、可擦除可编程只读存储器(EPROM)、电可擦除PROM(EEPROM)、快闪存储器、磁性或光学数据存储装置、寄存器, 等等。如果处理器可从存储器读取信息和/或将信息写入到存储器,则称存储器与处理器电子通信。与处理器成一体式的存储器与处理器电子通信。应将术语“指令”和“代码”广泛地解释为包括任何类型的计算机可读语句。举例来说,术语“指令”和“代码”可指代一个或一个以上程序、例程、子例程、函数、程序等等。“指令”和“代码”可包含单一计算机可读语句或许多计算机可读语句。本文中所描述的功能可作为一个或一个以上指令而存储于计算机可读媒体上。术语“计算机可读媒体”指代可由计算机存取的任何可用媒体。举例来说且非限制,计算机可读媒体可包含RAM、ROM、EEPROM、CD-ROM或其它光盘存储装置、磁盘存储装置或其它磁性存储装置,或可用以载运或存储呈指令或数据结构的形式的所要程序代码且可由计算机存取的任何其它媒体。如本文中所使用,磁盘和光盘包括压缩光盘(CD)、激光光盘、光学光盘、数字多功能光盘(DVD)、软盘和BlU-ray_ 光盘,其中磁盘通常以磁性方式再现数据,而光盘用激光以光学方式再现数据。还可经由传输媒体传输软件或指令。举例来说,如果使用同轴缆线、光纤缆线、双绞线、数字订户线(DSL)或例如红外线、无线电和微波的无线技术从网站、服务器或其它远程源传输软件,则同轴缆线、光纤缆线、双绞线、DSL或例如红外线、无线电和微波的无线技术包括于传输媒体的定义中。本文中所揭示的方法包含用于实现所描述的方法的一个或一个以上步骤或动作。 在不偏离权利要求书的范围的情况下,可将方法步骤和/或动作彼此互换。换句话说,除非所描述的方法的适当操作需要特定步骤或动作次序,否则可在不偏离权利要求书的范围的情况下修改特定步骤和/或动作的次序和/或使用。另外,应了解,用于执行本文中所描述的方法和技术(例如,通过图9和图13所说明的那些方法和技术)的模块和/或其它适当装置可由装置下载和/或以其它方式获得。 举例来说,装置可耦合到服务器以促进用于执行本文中所描述的方法的装置的传送。或者, 可经由存储装置(例如,随机存取存储器(RAM)、只读存储器(ROM)、例如压缩光盘(CD)或软盘等物理存储媒体等等)来提供本文中所描述的各种方法,以使得在将存储装置耦合或提供到装置后所述装置便可获得各种方法。此外,可利用用于将本文中所描述的方法和技术提供到装置的任何其它合适技术。
应理解,权利要求书不限于上文所说明的精确配置和组件。可在不偏离权利要求书的范围的情况下在本文中所描述的系统、方法和设备的布置、操作和细节方面作出各种修改、改变和变化。
权利要求
1.一种用于减少本机振荡器LO路径中的平均电流消耗的方法,其包含在主控分频器和从属分频器处接收LO信号;将来自所述主控分频器的输出与输入信号混合以产生第一混合输出;将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出;以及迫使所述第二混合输出与所述第一混合输出同相。
2.根据权利要求1所述的方法,其中所述迫使包含确定来自所述主控分频器的输出与来自所述从属分频器的输出之间的相位差;以及在存在相位差的情况下使用交叉耦合开关使所述从属分频器的相位反相。
3.根据权利要求2所述的方法,其中所述反相包含使来自所述从属分频器的所述输出反相。
4.根据权利要求2所述的方法,其中所述反相包含使所述第二混合输出反相。
5.根据权利要求2所述的方法,其中所述反相包含在将所述输入信号与来自所述从属分频器的所述输出混合之前使所述输入信号反相。
6.根据权利要求1所述的方法,其进一步包含对所述第一混合输出与所述第二混合输出求和。
7.根据权利要求1所述的方法,其中所述输入信号为射频信号,且所述第一混合输出和所述第二混合输出为基带信号。
8.根据权利要求1所述的方法,其中所述输入信号为基带信号,且所述第一混合输出和所述第二混合输出为射频信号。
9.根据权利要求1所述的方法,其中由压控振荡器VCO产生所述本机振荡器LO信号。
10.根据权利要求1所述的方法,其中来自所述主控分频器的所述输出已由第一输出缓冲器缓冲,且来自所述从属分频器的所述输出已由第二输出缓冲器缓冲。
11.根据权利要求1所述的方法,其中响应于所述本机振荡器LO路径的增益要求的改变而将所述从属分频器通电。
12.一种完全分裂的本机振荡器LO路径,其包含主控分频器和从属分频器,其经配置以接收LO信号;第一混频器,其经配置以将来自所述主控分频器的输出与输入信号混合以产生第一混合输出;第二混频器,其经配置以将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出;以及控制模块,其经配置以迫使所述第二混合输出与所述第一混合输出同相。
13.根据权利要求12所述的本机振荡器LO路径,其进一步包含相位检测器,其经配置以确定来自所述主控分频器的输出与来自所述从属分频器的输出之间的相位差;以及交叉耦合开关,其经配置以在存在相位差的情况下使所述从属分频器的相位反相。
14.根据权利要求13所述的本机振荡器LO路径,其中所述交叉耦合开关进一步经配置以使来自所述从属分频器的所述输出反相。
15.根据权利要求13所述的本机振荡器LO路径,其中所述交叉耦合开关进一步经配置以使所述第二混合输出反相。
16.根据权利要求12所述的本机振荡器LO路径,其中所述交叉耦合开关进一步经配置以在将所述输入信号与来自所述从属分频器的所述输出混合之前使所述输入信号反相。
17.根据权利要求12所述的本机振荡器LO路径,其进一步包含经配置以对所述第一混合输出与所述第二混合输出求和的求和器。
18.根据权利要求12所述的本机振荡器LO路径,其中所述输入信号为射频信号,且所述第一混合输出和所述第二混合输出为基带信号。
19.根据权利要求12所述的本机振荡器LO路径,其中所述输入信号为基带信号,且所述第一混合输出和所述第二混合输出为射频信号。
20.根据权利要求12所述的本机振荡器LO路径,其进一步包含经配置以产生所述LO 信号的压控振荡器VC0。
21.根据权利要求12所述的本机振荡器LO路径,其进一步包含经配置以缓冲来自所述主控分频器的所述输出的第一输出缓冲器和经配置以缓冲来自所述从属分频器的所述输出的第二输出缓冲器。
22.根据权利要求12所述的本机振荡器LO路径,其中所述从属分频器响应于所述LO 路径的增益要求的改变而被通电。
23.一种完全分裂的本机振荡器LO路径,其包含用于在主控分频器和从属分频器处接收LO信号的装置;用于将来自所述主控分频器的输出与输入信号混合以产生第一混合输出的装置;用于将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出的装置;以及用于迫使所述第二混合输出与所述第一混合输出同相的装置。
24.根据权利要求23所述的本机振荡器LO路径,其进一步包含用于确定来自所述主控分频器的输出与来自所述从属分频器的输出之间的相位差的装置;以及用于在存在相位差的情况下使用交叉耦合开关使所述从属分频器的相位反相的装置。
25.根据权利要求24所述的本机振荡器LO路径,其中所述用于反相的装置包含用于使来自所述从属分频器的所述输出反相的装置。
26.根据权利要求24所述的本机振荡器LO路径,其中所述用于反相的装置包含用于使所述第二混合输出反相的装置。
27.根据权利要求24所述的本机振荡器LO路径,其中所述用于反相的装置包含用于在将所述输入信号与来自所述从属分频器的所述输出混合之前使所述输入信号反相的装置。
28.根据权利要求23所述的本机振荡器LO路径,其中所述从属分频器响应于所述LO 路径的增益要求的改变而被通电。
29.—种编码有计算机可执行指令的计算机可读媒体,其中对所述计算机可执行指令的执行是用于在主控分频器和从属分频器处接收LO信号;将来自所述主控分频器的输出与输入信号混合以产生第一混合输出;将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出;以及迫使所述第二混合输出与所述第一混合输出同相。
30.根据权利要求29所述的计算机可读媒体,其进一步包含用于以下操作的计算机可执行指令确定来自所述主控分频器的输出与来自所述从属分频器的输出之间的相位差;以及在存在相位差的情况下使用交叉耦合开关使所述从属分频器的相位反相。
31.根据权利要求29所述的计算机可读媒体,其中所述用于反相的指令包含用于使来自所述从属分频器的所述输出反相的指令。
32.根据权利要求29所述的计算机可读媒体,其中所述用于反相的指令包含用于使所述第二混合输出反相的指令。
33.根据权利要求29所述的计算机可读媒体,其中所述用于反相的指令包含用于在将所述输入信号与来自所述从属分频器的所述输出混合之前使所述输入信号反相的指令。
34.根据权利要求29所述的计算机可读媒体,其中所述从属分频器响应于所述LO路径的增益要求的改变而被通电。
全文摘要
本发明揭示一种用于减少本机振荡器LO路径中的平均电流消耗的方法。在主控分频器和从属分频器处接收LO信号。将来自所述主控分频器的输出与输入信号混合以产生第一混合输出。将来自所述从属分频器的输出与所述输入信号混合以产生第二混合输出。迫使所述第二混合输出与所述第一混合输出同相。
文档编号H03L7/07GK102474289SQ201080031894
公开日2012年5月23日 申请日期2010年7月15日 优先权日2009年7月16日
发明者乔东江, 布尚·S·阿苏瑞, 弗雷德里克·博苏, 邓君雄 申请人:高通股份有限公司