采样保持电路的制作方法

文档序号:7523751阅读:199来源:国知局
专利名称:采样保持电路的制作方法
技术领域
本实用新型涉及一种采样保持电路,尤指一种能够消除运算放大器的失调误差累积效应的采样保持电路。
背景技术
采样保持电路是用在模拟/数字转换系统中的一种电路,作用是采集模拟输入电压在某一时刻的瞬时值,并在模数转换器进行转换期间保持输出电压不变,以供模数转换。请参阅图1,图1所示的为现有的两级采样保持电路,其由两级单独的采样保持电路级联而成,每级采样保持电路的工作原理如下在PHl相位,电容Cll和电容C12采样输入信号;在PH2相位,电容C13和电容C14将输入信号保持;由于在PHl相位采样的时候,运算放大器不需要工作,因此,可以利用这个相位来对运算放大器进行失调电压消除。但是, 对于这个两级采样保持电路,需要两个运算放大器,大大增加了系统功耗。为了减小功耗,现有的两级采样保持电路也出现了运算放大器在两级采样保持电路间共用的采样保持电路,当第一级采样时,运算放大器和第二级保持电路相连;当第二级采样时,运算放大器和第一级保持电路相连。由于运算放大器一直处于信号保持的工作状态,失调误差会一直累积在输入信号上,影响采样保持电路的精度。
发明内容鉴于以上内容,有必要提供一种能够消除运算放大器的失调误差累积效应的采样保持电路。一种采样保持电路,包括一运算放大器、一分别与所述运算放大器相连的第一级采样保持电路及一第二级采样保持电路,所述运算放大器具有一正输入端、一负输入端、一正输出端及一负输出端,所述采样保持电路具有一第一相位及一第二相位,所述第二级采样保持电路包括一采样电容,在所述第一相位时,所述采样电容连接于所述运算放大器的正输入端与负输出端之间,在所述第二相位时,所述采样电容连接于所述运算放大器的负输入端与正输出端之间。优选地,所述采样保持电路还包括一第一输入端、一第二输入端、一第一输出端及一第二输出端,所述第一级采样保持电路包括一第一开关、一第二开关、一第三开关、一第四开关、一第五开关、一第六开关、一第七开关、一第八开关、一第九开关、一第十开关、一第十一开关、一第十二开关、一共模电压端、一第一电容、一第二电容、一第三电容及一第四电容,所述第二级采样保持电路包括一第十三开关、一第十四开关、一第十五开关、一第十六开关、一第十七开关、一第十八开关、一第十九开关、一第二十开关、一第二十一开关、一第二十二开关、一第二十三开关、一第二十四开关、一第六电容、一第七电容及一第八电容,所述采样电容为一第五电容。优选地,所述第一开关、第二开关、第五开关、第六开关、第十一开关、第十二开关、 第十五开关、第十六开关、第十九开关、第二十开关、第二十一开关及第二十二开关由所述第一相位控制,所述第三开关、第四开关、第七开关、第八开关、第九开关、第十开关、第十三开关、第十四开关、第十七开关、第十八开关、第二十三开关及第二十四开关由所述第二相位控制。优选地,所述第一输入端与所述第一开关的一端相连,所述第一开关的另一端与所述第一电容的一端及所述第三开关的一端相连,所述第一电容的另一端与所述第五开关的一端相连,并通过一第一电压端与所述第七开关的一端相连,所述第七开关的另一端与所述运算放大器的正输入端相连,所述第二输入端与所述第二开关的一端相连,所述第二开关的另一端与所述第二电容的一端及所述第四开关的一端相连,所述第二电容的另一端与所述第六开关的一端相连,并通过一第二电压端与所述第八开关的一端相连,所述第八开关的另一端与所述运算放大器的负输入端相连,所述第三开关的另一端、所述第四开关的另一端、所述第五开关的另一端及所述第六开关的另一端与所述共模电压端相连。优选地,所述第三电容的一端与所述第一电压端相连,另一端通过一第三电压端与所述第九开关的一端、所述第十一开关的一端及所述第十三开关的一端相连,所述第九开关的另一端与所述运算放大器的负输出端相连,所述第四电容的一端与所述第二电压端相连,另一端通过一第四电压端与所述第十开关的一端、所述第十二开关的一端及所述第十四开关的一端相连,所述第十开关的另一端与所述运算放大器的正输出端相连,所述第十一开关的另一端及所述第十二开关的另一端与所述共模电压端相连。优选地,所述第五电容的一端与所述第十三开关的另一端及所述第十五开关的一端相连,另一端与所述第十七开关的一端相连,并通过一第五电压端与所述第十九开关的一端相连,所述第十九开关的另一端与所述运算放大器的负输入端相连,所述第六电容的一端与所述第十四开关的另一端及所述第十六开关的一端相连,另一端与所述第十八开关的一端相连,并通过一第六电压端与所述第二十开关的一端相连,所述第二十开关的另一端与所述运算放大器的正输入端相连,所述第十五开关的另一端、所述第十六开关的另一端、所述第十七开关的另一端及所述第十八开关的另一端与所述共模电压端相连。优选地,所述第七电容的一端与所述第五电压端相连,另一端与所述第二十一开关的一端、所述第二十三开关的一端及所述第一输出端相连,所述第二十一开关的另一端与所述运算放大器的正输出端相连,所述第八电容的一端与所述第六电压端相连,另一端与所述第二十二开关的一端、所述第二十四开关的一端及所述第二输出端相连,所述第二十二开关的另一端与所述运算放大器的负输出端相连,所述第二十三开关及所述第二十四开关的另一端与所述共模电压端相连。相对现有技术,本实用新型采样保持电路通过在第一相位和第二相位上将第二级采样保持电路中的的采样电容连接在运算放大器的不同反馈通路上来消除运算放大器失调误差的累积效应,本实用新型电路结构简单且提高了采样保持电路的精度。

图1为现有技术中的采样保持电路的电路图。图2为本实用新型采样保持电路较佳实施方式的电路图。
具体实施方式
请参阅图2,本实用新型采样保持电路包括一运算放大器AMP、一第一级采样保持电路、一第二级采样保持电路、一第一输入端Vinp、一第二输入端Virm、一第一输出端Vo2n 及一第二输出端Vo2p。该运算放大器AMP具有一正输入端Vip、一负输入端Vin、一正输出端Vop及一负输出端Von。该第一级采样保持电路包括一第一开关K1、一第二开关K2、一第三开关K3、一第四开关K4、一第五开关K5、一第六开关K6、一第七开关K7、一第八开关K8、 一第九开关K9、一第十开关K10、一第十一开关K11、一第十二开关K12、一共模电压端Vcom、 一第一电容C11、一第二电容C12、一第三电容C13及一第四电容C14。该第二级采样保持电路包括一第十三开关K13、一第十四开关K14、一第十五开关K15、一第十六开关K16、一第十七开关K17、一第十八开关K18、一第十九开关K19、一第二十开关K20、一第二十一开关 K21、一第二十二开关K22、一第二十三开关K23、一第二十四开关K24、一第五电容C15、一第六电容C16、一第七电容C17及一第八电容C18。该共模电压端Vcom在该第一级采样保持电路与该第二级采样保持电路中共用。该采样保持电路包括一第一相位PHl相位及一第二相位PH2相位,其中,第一开关K1、第二开关K2、第五开关K5、第六开关K6、第十一开关K11、第十二开关K12、第十五开关K15、第十六开关K16、第十九开关K19、第二十开关K20、第二十一开关K21及第二十二开关K22由PHl相位控制,第三开关K3、第四开关K4、第七开关K7、第八开关K8、第九开关K9、第十开关K10、第十三开关K13、第十四开关K14、第十七开关K17、 第十八开关K18、第二十三开关K23及第二十四开关K24由PH2相位控制。该第五电容C15 为该第二级采样保持电路的采样电容。本实用新型采样保持电路的具体连接关系如下该第一输入端Vinp与该第一开关Kl的一端相连,该第一开关Kl的另一端与该第一电容Cll的一端及该第三开关K3的一端相连,该第一电容Cll的另一端与该第五开关K5的一端相连,并通过一第一电压端Vilp 与该第七开关K7的一端相连,该第七开关K7的另一端与该运算放大器AMP的正输入端Vip 相连,该第二输入端Virm与该第二开关K2的一端相连,该第二开关K2的另一端与该第二电容C12的一端及该第四开关K4的一端相连,该第二电容C12的另一端与该第六开关K6的一端相连,并通过一第二电压端Viln与该第八开关K8的一端相连,该第八开关K8的另一端与该运算放大器AMP的负输入端Vin相连。该第三开关K3的另一端、该第四开关K4的另一端、该第五开关K5的另一端及该第六开关K6的另一端与该共模电压端Vcom相连。该第三电容C13的一端与该第一电压端Vilp相连,另一端通过一第三电压端Voln与该第九开关K9的一端、该第十一开关Kll的一端及该第十三开关K13的一端相连,该第九开关K9 的另一端与该运算放大器AMP的负输出端Von相连,该第四电容C14的一端与该第二电压端Viln相连,另一端通过一第四电压端Volp与该第十开关KlO的一端、该第十二开关K12 的一端及该第十四开关K14的一端相连,该第十开关KlO的另一端与该运算放大器AMP的正输出端Vop相连。该第十一开关Kll的另一端及该第十二开关K12的另一端与该共模电压端Vcom相连。该第五电容C15的一端与该第十三开关K13的另一端及该第十五开关 K15的一端相连,另一端与该第十七开关K17的一端相连,并通过一第五电压端Vi2p与该第十九开关K19的一端相连,该第十九开关K19的另一端与该运算放大器AMP的负输入端 Vin相连,该第六电容C16的一端与该第十四开关K14的另一端及该第十六开关K16的一端相连,另一端与该第十八开关K18的一端相连,并通过一第六电压端Vi2n与该第二十开关K20的一端相连,该第二十开关K20的另一端与该运算放大器AMP的正输入端Vip相连。 该第十五开关K15的另一端、该第十六开关K16的另一端、该第十七开关K17的另一端及该第十八开关K18的另一端与该共模电压端Vcom相连。该第七电容C17的一端与该第五电压端Vi2n相连,另一端与该第二十一开关K21的一端、该第二十三开关K23的一端及该第一输出端Vo2n相连,该第二十一开关K21的另一端与该运算放大器AMP的正输出端Vop相连,该第八电容C18的一端与该第六电压端Vi2p相连,另一端与该第二十二开关K22的一端、该第二十四开关K24的一端及该第二输出端Vo2p相连,该第二十二开关K22的另一端与该运算放大器AMP的负输出端Von相连。该第二十三开关K23及该第二十四开关K24的另一端与该共模电压端Vcom相连。本实用新型采样保持电路的工作原理如下假设该运算放大器AMP的失调误差为 Voffset,加在该运算放大器AMP的正输入端Vip上;当在PHl相位时,该第一电容Cll与该第二电容C12将第一输入端Vinp与第二输入端Virm输入的信号进行采样,当在PH2相位时,该第三电容C13与该第四电容C14将输入的信号进行保持。当在PH2相位时,该第五电容C15连接在该运算放大器AMP的正输入端Vip与负输出端Von反馈路径上,此时,该第五电容C15上的输出电压,即该电压端Voln的电压 Voln=Vinp+Voffset0当在PHl相位时,该第五电容C15连接在该运算放大器AMP的负输入端Vin和正输出端Vop反馈路径上,此时,第一输出端Vo2p的输出电压Vo2p=VoIn-Voffset=Vinp。由以上的分析可以看出,本实用新型采样保持电路消除了该运算放大器AMP的失调误差的累积效应,使得采样保持电路的精度得以保证。本实用新型采样保持电路通过在PHl相位和PH2相位上将第二级采样保持电路中的的采样电容连接在运算放大器的不同反馈通路上来消除运算放大器失调误差的累积效应,本实用新型电路结构简单且提高了采样保持电路的精度。
权利要求1.一种采样保持电路,包括一运算放大器、一分别与所述运算放大器相连的第一级采样保持电路及一第二级采样保持电路,所述运算放大器具有一正输入端、一负输入端、一正输出端及一负输出端,所述采样保持电路具有一第一相位及一第二相位,所述第二级采样保持电路包括一采样电容,其特征在于在所述第一相位时,所述采样电容连接于所述运算放大器的正输入端与负输出端之间,在所述第二相位时,所述采样电容连接于所述运算放大器的负输入端与正输出端之间。
2.如权利要求1所述的采样保持电路,其特征在于所述采样保持电路还包括一第一输入端、一第二输入端、一第一输出端及一第二输出端,所述第一级采样保持电路包括一第一开关、一第二开关、一第三开关、一第四开关、一第五开关、一第六开关、一第七开关、一第八开关、一第九开关、一第十开关、一第十一开关、一第十二开关、一共模电压端、一第一电容、一第二电容、一第三电容及一第四电容,所述第二级采样保持电路包括一第十三开关、 一第十四开关、一第十五开关、一第十六开关、一第十七开关、一第十八开关、一第十九开关、一第二十开关、一第二十一开关、一第二十二开关、一第二十三开关、一第二十四开关、 一第六电容、一第七电容及一第八电容,所述采样电容为一第五电容。
3.如权利要求2所述的采样保持电路,其特征在于所述第一开关、第二开关、第五开关、第六开关、第十一开关、第十二开关、第十五开关、第十六开关、第十九开关、第二十开关、第二十一开关及第二十二开关由所述第一相位控制,所述第三开关、第四开关、第七开关、第八开关、第九开关、第十开关、第十三开关、第十四开关、第十七开关、第十八开关、第二十三开关及第二十四开关由所述第二相位控制。
4.如权利要求3所述的采样保持电路,其特征在于所述第一输入端与所述第一开关的一端相连,所述第一开关的另一端与所述第一电容的一端及所述第三开关的一端相连, 所述第一电容的另一端与所述第五开关的一端相连,并通过一第一电压端与所述第七开关的一端相连,所述第七开关的另一端与所述运算放大器的正输入端相连,所述第二输入端与所述第二开关的一端相连,所述第二开关的另一端与所述第二电容的一端及所述第四开关的一端相连,所述第二电容的另一端与所述第六开关的一端相连,并通过一第二电压端与所述第八开关的一端相连,所述第八开关的另一端与所述运算放大器的负输入端相连, 所述第三开关的另一端、所述第四开关的另一端、所述第五开关的另一端及所述第六开关的另一端与所述共模电压端相连。
5.如权利要求4所述的采样保持电路,其特征在于所述第三电容的一端与所述第一电压端相连,另一端通过一第三电压端与所述第九开关的一端、所述第十一开关的一端及所述第十三开关的一端相连,所述第九开关的另一端与所述运算放大器的负输出端相连, 所述第四电容的一端与所述第二电压端相连,另一端通过一第四电压端与所述第十开关的一端、所述第十二开关的一端及所述第十四开关的一端相连,所述第十开关的另一端与所述运算放大器的正输出端相连,所述第十一开关的另一端及所述第十二开关的另一端与所述共模电压端相连。
6.如权利要求5所述的采样保持电路,其特征在于所述第五电容的一端与所述第十三开关的另一端及所述第十五开关的一端相连,另一端与所述第十七开关的一端相连, 并通过一第五电压端与所述第十九开关的一端相连,所述第十九开关的另一端与所述运算放大器的负输入端相连,所述第六电容的一端与所述第十四开关的另一端及所述第十六开关的一端相连,另一端与所述第十八开关的一端相连,并通过一第六电压端与所述第二十开关的一端相连,所述第二十开关的另一端与所述运算放大器的正输入端相连,所述第十五开关的另一端、所述第十六开关的另一端、所述第十七开关的另一端及所述第十八开关的另一端与所述共模电压端相连。
7.如权利要求6所述的采样保持电路,其特征在于所述第七电容的一端与所述第五电压端相连,另一端与所述第二十一开关的一端、所述第二十三开关的一端及所述第一输出端相连,所述第二十一开关的另一端与所述运算放大器的正输出端相连,所述第八电容的一端与所述第六电压端相连,另一端与所述第二十二开关的一端、所述第二十四开关的一端及所述第二输出端相连,所述第二十二开关的另一端与所述运算放大器的负输出端相连,所述第二十三开关及所述第二十四开关的另一端与所述共模电压端相连。
专利摘要一种采样保持电路,包括一运算放大器、一分别与所述运算放大器相连的第一级采样保持电路及一第二级采样保持电路,所述运算放大器具有一正输入端、一负输入端、一正输出端及一负输出端,所述采样保持电路具有一第一相位及一第二相位,所述第二级采样保持电路包括一采样电容,在所述第一相位时,所述采样电容连接于所述运算放大器的正输入端与负输出端之间,在所述第二相位时,所述采样电容连接于所述运算放大器的负输入端与正输出端之间。本实用新型电路结构简单且提高了采样保持电路的精度。
文档编号H03M1/54GK201966892SQ20112012132
公开日2011年9月7日 申请日期2011年4月22日 优先权日2011年4月22日
发明者朱国军 申请人:四川和芯微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1