专利名称:一种抗干扰滤波器的制作方法
技术领域:
本实用新型涉及一种抗干扰滤波器。
背景技术:
现有的抗干扰滤波器在有干扰信号输入时,无法实现将干扰脉冲完全清除,即无法保证输出信号的完整性。如何解决这一问题,是本领域的技术难题。
实用新型内容本实用新型要解决的技术问题是提供一种结构简单、能够实现将干扰脉冲完全清除的抗干扰滤波器。为解决上述技术问题,本实用新型提供的抗干扰滤波器,其特点是包括第一、第二和第三触发器Ul、U2和U3,或运算单元U6,与非运算单元U7,带置位清零功能的正边沿触发型D触发器U4和时钟脉冲发生器TO ;第一触发器Ul的D端为信号输入端hput,第一触发器Ul的Q端与第二触发器Ul的D端相连,第二触发器Ul的Q端与第三触发器Ul的 D端相连;第一、第二和第三触发器U1、U2和U3的Q端分别与或运算单元U6的三个信号输入端相连,第一、第二和第三触发器U1、U2和U3的Q端还分别与与非运算单元U7的三个信号输入端相连,或运算单元U6和与非运算单元U7的信号输出端分别与所述D触发器U4的 ⑶端和SD端相连,所述D触发器U4的Q端为抗干扰滤波器的信号输出端Input ;时钟脉冲发生器U5的时钟脉冲输出端与所述第一、第二和第三触发器U1、U2和U3的CLK端相连。本实用新型具有的技术效果本实用新型的抗干扰滤波器在有干扰信号输入时, 电路工作时序如图3所示,图中干扰脉冲1、3会被滤波,但会增加一定的输出信号延时; 干扰脉冲2同样会被滤波,且不会增加输出信号延时。从图中可以看出,叠加在输入信号 Input中的干扰脉冲1、2、3经过三重点采样抗干扰滤后被完全清除,且保证了输出信号Out put的完整性。
为了使本实用新型的内容更容易被清楚的理解,下面根据的具体实施例并结合附图,对本实用新型作进一步详细的说明,其中图1实施例中的抗干扰滤波器的电路框图;图2为实施例中的电压、电流采样电路的原理图;图3为实施例中的第一单片机和射频发射电路的原理图。
具体实施方式
以下结合附图及实施例对本实用新型进行详细说明本实施例的抗干扰滤波器包括第一、第二和第三触发器U1、U2和U3,或运算单元 U6,与非运算单元U7,带置位清零功能的正边沿触发型D触发器U4和时钟脉冲发生器TO ;第一触发器Ul的D端为信号输入端hput,第一触发器Ul的Q端与第二触发器Ul的D端相连,第二触发器Ul的Q端与第三触发器Ul的D端相连;第一、第二和第三触发器U1、U2 和U3的Q端分别与或运算单元U6的三个信号输入端相连,第一、第二和第三触发器U1、U2 和U3的Q端还分别与与非运算单元U7的三个信号输入端相连,或运算单元U6和与非运算单元U7的信号输出端分别与所述D触发器U4的CD端和SD端相连,所述D触发器U4的 Q端为抗干扰滤波器的信号输出端Input ;时钟脉冲发生器U5的时钟脉冲输出端与所述第一、第二和第三触发器U1、U2和U3的CLK端相连。如图1,输入信号Input经过第一、第二和第三触发器U1、U2和U3锁存后,分别产生信号 SignalU Signal2、Signal3 ;或运算单元 U6 对信号 SignalU Signal2、Signal3 或运算,所述D触发器U4的CD端产生CD信号,当信号Signall、Signa12、Signa13均为0时, CD = 0,清U4输出Out put = 0 ;与非运算单元U7对所述信号Signall、Signal2、Signal3 与非运算,产生SD信号,当信号Signall、Signa12、Signa13均为1时,SD = 0,置锁存器U4 输出 Output = I0本实施例的抗干扰滤波器的电路工作时序如图2所示,时钟脉冲发生器TO为第一、第二和第三触发器U1、U2和U3提供时钟脉冲,调节时钟脉冲发生器U5脉冲宽度Clock 可调节滤波性能,Clock脉冲越宽,滤波能力越强,但Clock脉冲必须< Input/3。为了防止滤掉正常Input信号,应选择Clock脉冲<=Input/60有干扰信号输入时,电路工作时序如图3所示,图中干扰脉冲1、3会被滤波,但会增加一定的输出信号延时;干扰脉冲2同样会被滤波,且不会增加输出信号延时。从图中可以看出,叠加在输入信号hput中的干扰脉冲1、2、3经过三重点采样抗干扰滤后被完全清除,且保证了输出信号Output的完整性。显然,上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而这些属于本实用新型的精神所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围之中。
权利要求1. 一种抗干扰滤波器,其特征在于包括第一、第二和第三触发器,或运算单元,与非运算单元,带置位清零功能的正边沿触发型D触发器和时钟脉冲发生器;第一触发器的D端为信号输入端,第一触发器的Q端与第二触发器的D端相连,第二触发器的Q端与第三触发器的D端相连;第一、第二和第三触发器的Q端分别与或运算单元的三个信号输入端相连,第一、第二和第三触发器的Q端还分别与与非运算单元的三个信号输入端相连,或运算单元和与非运算单元的信号输出端分别与所述D触发器的CD端和SD端相连,所述D触发器的Q端为抗干扰滤波器的信号输出端;时钟脉冲发生器的时钟脉冲输出端与所述第一、第二和第三触发器的CLK端相连。
专利摘要本实用新型涉及一种抗干扰滤波器,其特点是包括第一、第二和第三触发器,或运算单元,与非运算单元,带置位清零功能的正边沿触发型D触发器和时钟脉冲发生器;第一触发器的D端为信号输入端,第一触发器的Q端与第二触发器的D端相连,第二触发器的Q端与第三触发器的D端相连;第一、第二和第三触发器的Q端分别与或运算单元的三个信号输入端相连,第一、第二和第三触发器的Q端还分别与与非运算单元的三个信号输入端相连,或运算单元和与非运算单元的信号输出端分别与所述D触发器的CD端和SD端相连,所述D触发器的Q端为抗干扰滤波器的信号输出端;时钟脉冲发生器的时钟脉冲输出端与所述第一、第二和第三触发器的CLK端相连。
文档编号H03H9/46GK202094852SQ20112020232
公开日2011年12月28日 申请日期2011年6月15日 优先权日2011年6月15日
发明者沈治 申请人:沈治