谐波抑制混频器的制造方法

文档序号:7542150阅读:416来源:国知局
谐波抑制混频器的制造方法
【专利摘要】一种谐波抑制混频器,输入信号经由第一加权单元,过采样单元,多相位叠加单元,第二加权单元,最后通过求和单元的结构生成I路信号和Q路信号。所述谐波抑制混频器的谐波抑制能力由第一加权单元和第二加权单元中器件匹配(即各个加权单元中加权系数之间的匹配)共同实现。进一步地,由于同时使用第一加权单元和第二加权单元,各个加权单元中各自的器件匹配要求降低了。由于I路信号和Q路信号的相位是由过采样单元确定的,幅度是通过第一加权单元、第二加权单元按多相位叠加单元的预设的叠加方式得到的,所以该谐波抑制混频器在器件匹配要求不高的情况下,输出I信号和Q路信号间的幅度和相位误差都较小。
【专利说明】谐波抑制混频器
[0001]
【技术领域】
[0002]本发明涉及模拟、射频集成电路设计领域,特别涉及一种谐波抑制混频器。
【背景技术】
[0003]在通信系统的接收机中,混频器的作用是将接收信号使用本地振荡信号(本振信号)进行频谱搬移。混频器输出信号频谱是本振信号与接收信号频谱卷积的结果。如果本振信号是正弦波信号,其频谱只有在本振信号频率(本振频率)处的能量,在规定的混频器输出信号频带内只包含有用信号;如果本振信号是非正弦信号(如方波信号),这类本振信号频谱不但包含在本振频率处的能量而且还有位于本振频率整数倍谐波处的能量,在规定的混频器输出信号频带内不但包含有用信号,而且包含有混频器输入信号谐波附近的干扰信号,可能影响有用信号的正常接收。因此,在一些通信系统中,需要设置一种能够抑制本振信号在本振频率整数倍谐波的混频器。
[0004]现代通信系统中,如模拟、数字电视标准(NTSC、PAL、ATSC、DVB-C/T等)、WiF1、FM、GSM等,射频集成接收、发射机电路对混频器在本振频率整数倍谐波处的抑制有着严格的要求。同时出于射频集成接收、发射机电路对于镜像信号抑制的要求,混频器输出正交信号的幅度与相位误差也都需要满足严格的要求。
[0005]在射频前端中使用分立器件滤除输入信号谐波附近的干扰信号可以等价地实现本振频率整数倍谐波处的抑制,但是这些分立器件不集成于芯片中,而且器件成本较高。所以,全集成的本振信号谐波抑制混频器越来越受到关注。
[0006]传统谐波抑制混频器是通过工作在射频的器件匹配实现本振信号谐波的抑制。虽然可以通过增大需要匹配器件提高匹配程度,从而增大谐波抑制能力,但是能够达到的最大谐波抑制通常在30 - 40dB之间,不能满足所需要的谐波抑制要求。而且器件匹配误差会引入输出正交信号幅度和相位误差。
[0007]美国专利US7, 738,851的谐波抑制混频器通过工作在基带的器件匹配实现抑制本振信号的谐波,而且输出正交幅度与相位误差都较小。虽然能够满足谐波抑制要求,但是该谐波抑制混频器对工作在基带的器件匹配的很高,需要消耗大量的芯片面积。
[0008]多级级联谐波抑制混频器通过分别工作在射频、基带的器件匹配抑制本振信号的谐波。虽然器件匹配的要求相比较于之前有了明显降低,但是输出正交信号相位误差较大。

【发明内容】

[0009]本发明解决的问题是设计较现有技术更经济、更有效、并且满足谐波抑制要求的谐波抑制混频器,并且输出正交信号的幅度和相位误差也能满足严格的要求。
[0010]为解决上述问题,本发明实施例提供了一种谐波抑制混频器,包括:第一加权单元,用于将输入信号使用#个相位叠加系数加权以生成#路第一加权信号;过采样单元,用于在每个输入信号周期内,对每路所述第一加权信号进行Λ/倍本振频率过采样以获得在#路#点过采样序列;多相位叠加单元,用于在每个输入信号周期内,将所述#路#点过采样序列依照预设的叠加方式合并成一路#点叠加信号;第二加权单元,用于将所述合并成的一路#点叠加信号分别使用对应I路和Q路信号的两组#点过采样系数加权以获得两路#点第二加权信号;求和单元,用于对所述两路#点第二加权信号分别进行求和以生成/路信号和^路信号;时钟产生单元,用于产生所述过采样单元所需时钟信号;其中,所述#和#都
是正整数,且满足f = ,其中I为正整数。
[0011]可选地,所述第一加权单元中的相位叠加系数为下述方程组的解a,…的任意正数倍:
【权利要求】
1.一种谐波抑制混频器,其特征在于,包括: 第一加权单元,用于将输入信号使用#个相位叠加系数加权以生成#路第一加权信号; 过采样单元,用于在每个输入信号周期内,对每路所述第一加权信号进行#倍本振频率过采样以获得在#路#点过采样序列; 多相位叠加单元,用于在每个输入信号周期内,将所述#路#点过采样序列依照预设的叠加方式合并成一路Ar点叠加信号; 第二加权单元,用于将所述合并成的一路#点叠加信号分别使用对应I路和Q路信号的两组#点过采样系数加权以获得两路#点第二加权信号; 求和单元,用于对所述两路#点第二加权信号分别进行求和以生成I路信号和G路信号; 时钟产生单元,用于产生所述过采样单元所需时钟信号; 其中,所述#和N都是正整数,且满足j =k-M ,其中々为正整数。
2.如权利要求1所述的谐波抑制混频器,其特征在于,所述第一加权单元中的相位叠加系数为下述方程组的解
3.如权利要求1所述的谐波抑制混频器,其特征在于,所述过采样单元包括: 第一类过采样单元,用于在每个输入信号周期内,首先使用#倍于本振频率的信号对第一加权信号中每路进行过采样,然后使用#路窗口信号进行处理以获得#点过采样序列。
4.第二类过采样单元,用于在每个输入信号周期内,直接使用#路窗口信号对第一加权信号中每路进行处理以获得N点过采样序列。
5.如权利要求1所述的谐波抑制混频器,其特征在于,所述预设的叠加方式为:


6.如权利要求1所述的谐波抑制混频器,其特征在于,所述第二加权单元中的过采样系数包括:第一类路过采样的
7.其中,/7取值为久2、…、U 取值为[0,2 7iV) 如权利要求1所述的谐波抑制混频器,其特征在于,所述求和单元是将第二加权单元的Ar点输出合并。
【文档编号】H03D7/14GK103546099SQ201310362755
【公开日】2014年1月29日 申请日期:2013年8月20日 优先权日:2013年8月20日
【发明者】金晶 申请人:上海数字电视国家工程研究中心有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1