一种逻辑电平信号传输装置制造方法
【专利摘要】本实用新型提供一种逻辑电平信号传输装置,包括第一组信号输入输出接口、逻辑电平信号叠加电路、逻辑电平信号分离电路、第二组信号输入输出接口;第一组信号输入输出接口连接逻辑电平信号叠加电路的两个信号输入端;逻辑电平信号叠加电路,用于将第一、第二逻辑电平信号进行叠加后传输到逻辑电平信号分离电路;逻辑电平信号分离电路,用于将叠加逻辑电平信号分离为第三、第四逻辑电平信号;第二组信号输入输出接口用于响应接收第三逻辑电平信号或第四逻辑电平信号。本实用新型的技术方案实现用一根信号线传输两路逻辑信号,减少车载娱乐导航系统的分体机主机和显示屏之间的连接器的引脚数,降低结构设计难度,提高信号连接的可靠性。
【专利说明】一种逻辑电平信号传输装置
【技术领域】
[0001 ] 本实用新型涉及信号传输【技术领域】,尤其涉及一种逻辑电平信号传输装置。
【背景技术】
[0002]在目前的车载娱乐导航系统中,越来越多地出现主机和面板分体、两者之间使用线缆进行电气联接的分体机;一般主机上含有MCU及相关电路,面板上含有MPU及相关电路。而分体机的主机和面板彼此连接的信号非常多,包括音视频、控制、通讯等信号,这样就要求使用的连接器的引脚PIN必须足够多,从而导致连接器选型困难,相应的结构设计也变得复杂,进而导致分体机的信号连接可靠性降低。
[0003]在分体机的连接信号中,有很多信号不必同时传输,比如,车载娱乐导航系统的面板上设计有复位键,在系统发生异常(如死机)时,通过此复位键产生一个复位信号,对MCU、MPU整体复位,使其恢复到正常状态;同时,主机上的MCU也有单独对面板上的MPU进行复位的信号线。这两种复位信号就不是同时传输的,但在现有的技术方案中,要实现上述两种复位功能,必须使用两条信号线传输两种复位信号。
实用新型内容
[0004]本实用新型提供一种逻辑电平信号传输装置,解决了用一根信号线完成两路逻辑电平信号传输的技术问题。
[0005]为达到上述目的,本实用新型所采取的技术方案为:
[0006]本实用新型提供一种逻辑电平信号传输装置,包括第一组信号输入输出接口、逻辑电平信号叠加电路、逻辑电平信号分离电路、第二组信号输入输出接口 ;
[0007]第一组信号输入输出接口包括第一逻辑电平信号输出接口与第二逻辑电平信号输出接口,分别连接逻辑电平信号叠加电路的第一逻辑电平信号输入端与第二逻辑电平信号输入端,用于将第一逻辑电平信号与第二逻辑电平信号发送到逻辑电平信号叠加电路;
[0008]逻辑电平信号叠加电路,用于将第一逻辑电平信号与第二逻辑电平信号进行叠加后产生叠加逻辑电平信号,并将所述叠加逻辑电平信号通过叠加信号输出端传输到逻辑电平信号分离电路的信号输入端;
[0009]逻辑电平信号分离电路,用于将所述叠加逻辑电平信号分离为第三逻辑电平信号与第四逻辑电平信号,分别通过第三逻辑电平信号输出端和第四逻辑电平信号输出端输出;
[0010]第二组信号输入输出接口包括第三逻辑电平信号输入接口与第四逻辑电平信号输入接口,分别连接逻辑电平信号分离电路的第三逻辑电平信号输出端和第四逻辑电平信号输出端,用于响应接收所述第三逻辑电平信号或第四逻辑电平信号。
[0011]进一步地,所述第一组信号输入输出接口连接开关,通过所述开关控制发送的第一逻辑电平信号或第二逻辑电平信号由常态逻辑电平信号变为有效逻辑电平信号。
[0012]进一步地,所述逻辑电平信号叠加电路的第一逻辑电平信号输入端经第一电阻接电源,经第二电阻接地;
[0013]所述逻辑电平信号叠加电路的第二逻辑电平信号输入端经第四电阻连接第三电阻的一端,第三电阻的另一端接电源;
[0014]第一电阻和第二电阻的对接端与第三电阻和第四电阻的对接端连接为电平信号叠加电路的叠加信号输出端。
[0015]进一步地,所述逻辑电平信号分离电路的信号输入端连接所述叠加信号输出端,所述逻辑电平信号分离电路具有第一三极管、第二三极管、第三三极管;
[0016]所述信号输入端连接第一三极管的发射极,第一三极管的基极与电源之间串联有第五电阻,第一三极管的基极与地之间串联有第六电阻,第一三极管的集电极与电源之间串联有第七电阻,第一三极管的集电极连接所述第三逻辑电平信号输入接口 ;
[0017]所述信号输入端经第八电阻连接第三三极管的基极,所述第八电阻的两端并联有第一电容,第三三极管的基极经第九电阻接地;第三三极管的发射极接地;第三三极管的集电极连接第二三极管的基极,第二三极管的基极经第十电阻连接所述信号输入端,第二三极管的基极经第二电容接地;第二三极管的发射极接地;第二三极管的集电极经第十一电阻接电源,第二三极管的集电极连接所述第四逻辑电平信号输入接口。
[0018]本实用新型通过将两路逻辑电平信号进行叠加后产生叠加逻辑电平信号,再将叠加逻辑电平信号传输后分离为两路逻辑电平信号,实现用一根信号线传输两路逻辑信号,减少车载娱乐导航系统的分体机主机和显示屏之间的连接器的引脚数,降低结构设计难度,提高信号连接的可靠性。
【专利附图】
【附图说明】
[0019]图1是本实用新型的逻辑电平信号传输装置的结构示意图;
[0020]图2是本实用新型的逻辑电平信号传输装置的电路结构示意图。
【具体实施方式】
[0021]下面结合附图具体阐明本实用新型的实施方式,附图仅供参考和说明使用,不构成对本实用新型专利保护范围的限制。
[0022]如图1所示,本实施例提供一种逻辑电平信号传输装置,包括第一组信号输入输出接口、逻辑电平信号叠加电路、逻辑电平信号分离电路、第二组信号输入输出接口 ;
[0023]第一组信号输入输出接口包括第一逻辑电平信号输出接口 1/011与第二逻辑电平信号输出接口 1/012,分别连接逻辑电平信号叠加电路的第一逻辑电平信号输入端与第二逻辑电平信号输入端,用于将第一逻辑电平信号Al与第二逻辑电平信号BI发送到逻辑电平信号叠加电路;
[0024]逻辑电平信号叠加电路,用于将第一逻辑电平信号Al与第二逻辑电平信号BI进行叠加后产生叠加逻辑电平信号,并将所述叠加逻辑电平信号通过叠加信号输出端传输到逻辑电平信号分离电路的信号输入端;
[0025]逻辑电平信号分离电路,用于将所述叠加逻辑电平信号分离为第三逻辑电平信号A2与第四逻辑电平信号B2,分别通过第三逻辑电平信号输出端和第四逻辑电平信号输出端输出;
[0026]第二组信号输入输出接口包括第三逻辑电平信号输入接口 1/021与第四逻辑电平信号输入接口 1/022,分别连接逻辑电平信号分离电路的第三逻辑电平信号输出端和第四逻辑电平信号输出端,用于响应接收所述第三逻辑电平信号A2或第四逻辑电平信号B2。
[0027]在本实施例中,如图1所示,所述第一组信号输入输出接口 1/011,1/012、逻辑电平信号叠加电路属于发送端;所述逻辑电平信号分离电路、第二组信号输入输出接口 I/021,1/022属于接收端。
[0028]在本实施例中,如图2所示,所述第一组信号输入输出接口连接开关S11,
[0029]通过所述开关Sll控制发送的第一逻辑电平信号Al或第二逻辑电平信号BI由常态逻辑电平信号变为有效逻辑电平信号。
[0030]如图2所示,在本实用新型的实施例中,所述逻辑电平信号叠加电路的第一逻辑电平信号输入端经第一电阻Rll接电源,经第二电阻R12接地;
[0031]所述逻辑电平信号叠加电路的第二逻辑电平信号输入端经第四电阻R14连接第三电阻R13的一端,第三电阻R13的另一端接电源;
[0032]第一电阻Rll和第二电阻R12的对接端与第三电阻R13和第四电阻R14的对接端连接为电平信号叠加电路的叠加信号输出端。
[0033]如图2所示,在本实用新型的实施例中,所述逻辑电平信号分离电路的信号输入端连接所述叠加信号输出端,所述逻辑电平信号分离电路具有第一三极管Q21、第二三极管Q22、第三三极管Q23 ;
[0034]所述信号输入端连接第一三极管Q21的发射极,第一三极管Q21的基极与电源之间串联有第五电阻R21,第一三极管Q21的基极与地之间串联有第六电阻R22,第一三极管Q21的集电极与电源之间串联有第七电阻R23,第一三极管Q21的集电极连接所述第三逻辑电平信号输入接口 1/021 ;第一三极管Q21的集电极作为第三逻辑电平信号输出端。
[0035]所述信号输入端第八电阻R24连接第三三极管Q23的基极,所述第八电阻R24的两端并联有第一电容C21,第三三极管Q23的基极经第九电阻R25接地;第三三极管Q23的发射极接地;第三三极管Q23的集电极连接第二三极管Q22的基极,第二三极管Q22的基极经第十电阻R26连接所述信号输入端,第二三极管Q22的基极经第二电容C22接地;第二三极管Q22的发射极接地;第二三极管Q22的集电极经第十一电阻R27接电源,第二三极管Q22的集电极连接所述第四逻辑电平信号输入接口 1/022 ;第二三极管Q22的集电极作为第四逻辑电平信号输出端。
[0036]在本实施例提供的逻辑电平信号传输装置可应用于分体机形式的车载娱乐导航系统,具体用于分体机的主机和面板之间的信号传输,如对主机上的MCU和面板上的MPU整体复位的机械复位信号和单独对面板上的MPU复位的软件复位信号的传输,应用本实施例用一根信号线先后传输,而不必同时传输。
[0037]如图2所示,在本实施例中,开关Sll为机械开关,按下后使电阻Rll与R12相连的一端接地,从而产生低电平的复位信号。
[0038]图2中三极管选用导通门限电压大于等于0.7V。
[0039]复位信号可根据系统的实际需要设置为低电平或高电平有效。在本实施例中,设置复位信号为低电平有效。
[0040]在本实施例中,第一逻辑电平信号为机械复位信号Al,第二逻辑电平信号为软件复位信号BI,第三逻辑电平信号为机械复位信号A2,第四逻辑电平信号为软件复位信号B2。
[0041]本实施例的逻辑电平信号传输装置的工作过程为:
[0042]I)电路初始状态:当机械复位信号Al、软件复位信号BI皆无效(即高电平3.3V)时,节点I的电压为3.3V,由于第一三极管Q21的发射极电压即等于节点I电压,基极电压是3.3V经电阻R21、R22分压后而得到,为1.05V,因此第一三极管Q21截止,机械复位信号A2为高电平;第三三极管Q23的基极电压是节点I的电压经电阻R24、R25分压后得到,为
1.115V,因此第三三极管Q23导通,使得第二三极管Q22的基极接地而截止,软件复位信号B2为高电平。
[0043]2)机械复位信号Al有效时:机械复位信号Al由高电平3.3V变为低电平0V,则节点I的电压为0V,第一三极管Q21的发射极电压即等于节点I电压,基极电压是3.3V经电阻R21、R22分压后而得到,为1.05V,因此第一三极管Q21导通,复位信号A2由原来的高电平3.3V变为低电平OV ;第二三极管Q22的基极电压为0V,因而截止,软件复位信号B2保持为闻电平。
[0044]3)软件复位信号BI有效时:软件复位信号BI由高电平3.3V变为低电平0V,则节点I的电压是3.3V经电阻R13、R14分压后得到,为1.115V,第一三极管Q21的发射极电压即等于节点I电压,基极电压经电阻R21、R22分压后得到,为1.05V,因此第一三极管Q21截止,机械复位信号A2为高电平;第三三极管Q23的基极电压是节点I的电压经电阻R24、R25分压后得到,为0.377V,因此Q23截止,而Q22的基极电压为1.115V,因而导通,软件复位信号B2为低电平。
[0045]以上所揭露的仅为本实用新型的较佳实施例,不能以此来限定本实用新型的权利保护范围,因此依本实用新型申请专利范围所作的等同变化,仍属本实用新型所涵盖的范围。
【权利要求】
1.一种逻辑电平信号传输装置,其特征在于:包括第一组信号输入输出接口、逻辑电平信号叠加电路、逻辑电平信号分离电路、第二组信号输入输出接口 ; 第一组信号输入输出接口包括第一逻辑电平信号输出接口与第二逻辑电平信号输出接口,分别连接逻辑电平信号叠加电路的第一逻辑电平信号输入端与第二逻辑电平信号输入端,用于将第一逻辑电平信号与第二逻辑电平信号发送到逻辑电平信号叠加电路; 逻辑电平信号叠加电路,用于将第一逻辑电平信号与第二逻辑电平信号进行叠加后产生叠加逻辑电平信号,并将所述叠加逻辑电平信号通过叠加信号输出端传输到逻辑电平信号分离电路的信号输入端; 逻辑电平信号分离电路,用于将所述叠加逻辑电平信号分离为第三逻辑电平信号与第四逻辑电平信号,分别通过第三逻辑电平信号输出端和第四逻辑电平信号输出端输出;第二组信号输入输出接口包括第三逻辑电平信号输入接口与第四逻辑电平信号输入接口,分别连接逻辑电平信号分离电路的第三逻辑电平信号输出端和第四逻辑电平信号输出端,用于响应接收所述第三逻辑电平信号或第四逻辑电平信号。
2.根据权利要求1所述的逻辑电平信号传输装置,其特征在于: 所述第一组信号输入输出接口连接开关,通过所述开关控制发送的第一逻辑电平信号或第二逻辑电平信号由常态逻辑电平信号变为有效逻辑电平信号。
3.根据权利要求1或2所述的逻辑电平信号传输装置,其特征在于: 所述逻辑电平信号叠加电路的第一逻辑电平信号输入端经第一电阻(RH)接电源,经第二电阻(R12)接地; 所述逻辑电平信号叠加电路的第二逻辑电平信号输入端经第四电阻(R14)连接第三电阻(R13)的一端,第三电阻(R13)的另一端接电源; 第一电阻(Rll)和第二电阻(R12)的对接端与第三电阻(R13)和第四电阻(R14)的对接端连接为电平信号叠加电路的叠加信号输出端。
4.根据权利要求1或2所述的逻辑电平信号传输装置,其特征在于: 所述逻辑电平信号分离电路的信号输入端连接所述叠加信号输出端,所述逻辑电平信号分离电路具有第一三极管(Q21)、第二三极管(Q22)、第三三极管(Q23); 所述信号输入端连接第一三极管(Q21)的发射极,第一三极管(Q21)的基极与电源之间串联有第五电阻(R21),第一三极管(Q21)的基极与地之间串联有第六电阻(R22),第一三极管(Q21)的集电极与电源之间串联有第七电阻(R23),第一三极管(Q21)的集电极连接所述第三逻辑电平信号输入接口; 所述信号输入端经第八电阻(R24)连接第三三极管(Q23)的基极,所述第八电阻(R24)的两端并联有第一电容(C21),第三三极管(Q23)的基极经第九电阻(R25)接地;第三三极管(Q23)的发射极接地;第三三极管(Q23)的集电极连接第二三极管(Q22)的基极,第二三极管(Q22)的基极经第十电阻(R26)连接所述信号输入端,第二三极管(Q22)的基极经第二电容(C22)接地;第二三极管(Q22)的发射极接地;第二三极管(Q22)的集电极经第i^一电阻(R27)接电源,第二三极管(Q22)的集电极连接所述第四逻辑电平信号输入接口。
【文档编号】H03K19/0175GK203933595SQ201420376421
【公开日】2014年11月5日 申请日期:2014年7月8日 优先权日:2014年7月8日
【发明者】陈守和, 刘凌云 申请人:惠州华阳通用电子有限公司