一种均衡器电路的制作方法

文档序号:23731471发布日期:2021-01-26 10:02阅读:来源:国知局

技术特征:
1.一种均衡器电路,其特征在于,包括:均衡器;采样器,用于对所述均衡器的输出信号进行采样,获取四相位时钟采样信号;时钟恢复电路,用于根据所述四相位时钟采样信号获取自适应相位控制信号,并根据所述自适应相位控制信号恢复四相位时钟,输出至所述采样器,控制所述采样器的采样;均衡器自适应电路,用于根据所述自适应相位控制信号生成增益控制信号,并将所述增益控制信号输出至所述均衡器,调节所述均衡器的增益。2.根据权利要求1所述的均衡器电路,其特征在于,所述均衡器包括电阻序列,通过所述增益控制信号选择连通所述电阻序列中的一个或多个电阻,控制所述均衡器的接入电阻值,以调节所述均衡器的增益。3.根据权利要求1所述的均衡器电路,其特征在于,所述时钟恢复电路包括:相位检测单元,用于接收输入的所述四相位时钟采样信号,将所述四相位时钟采样信号进行异或处理,并生成所述自适应相位控制信号;时钟恢复单元,用于根据所述自适应相位控制信号得到四相位时钟。4.根据权利要求3所述的均衡器电路,其特征在于,所述时钟恢复单元包括:时钟恢复控制器,用于根据所述自适应相位控制信号获取恢复控制信号;相位选择相位插值器,用于根据所述恢复控制信号进行相位选择和插值,获取所述四相位时钟。5.根据权利要求1所述的均衡器电路,其特征在于,所述均衡器自适应电路包括:码间干扰检测模块,用于检测所述自适应相位控制信号的偏差值;投票器模块,用于根据所述码间干扰检测模块输出的偏差值,获取多个周期内的偏差变化信息;滤波模块,用于对所述投票器模块的输出进行滤波处理,得到偏差变化的二进制表示;计数模块,用于记录根据所述二进制表示需要执行的加减操作数量;带宽和增益控制模块,用于根据所述需要执行的加减操作数量选择预设的输入值,执行对应的加减操作以生成指定输出信号;译码模块,用于将所述指定输出信号转换为所述增益控制信号。6.根据权利要求1所述的均衡器电路,其特征在于,所述自适应相位控制信号的生成方式为:式为:式为:式为:其中,d90_3,d180,d270,d0分别表示相位为90,180,270,0的相位时钟采样信号,且d90_2与d90_3相差一个时钟。7.根据权利要求6所述的均衡器电路,其特征在于,所述码间干扰检测模块的计算方式为:
其中,hi表示均衡器输出信号大于基准频谱,low表示均衡器输出信号小于基准频谱;e2(n-1)表示前一时钟周期得到的自适应相位控制信号。8.根据权利要求5所述的均衡器电路,其特征在于,所述投票器模块包括第一判决器、第二判决器、第三判决器、第一触发器、第二触发器、第三触发器;所述第一判决器接收所述码间干扰检测模块的输出,输出端分别连接所述第二判决器输入端和所述第一触发器的输入端;所述第一触发器的输出端与所述第二判决器的输入端连接;所述第二判决器的输出端与所述第二触发器的输入端连接;所述第二触发器的输出端分别与所述第三触发器的输入端和第三判决器的输入端连接;所述第三触发器的输出端与所述第三判决器的输入端连接;所述第三判决器的输出端与所述滤波模块的输入端连接。9.根据权利要求5所述的均衡器电路,其特征在于,所述滤波模块包括时钟生成器、模数转换器和第四判决器;所述时钟生成器分别与所述模数转换器和所述第四判决器连接;所述模数转换器的输入端与所述投票器模块的输出端连接;所述模数转换器的输出端与所述第四判决器的输入端连接;所述第四判决器的输出端与所述计数模块连接。10.根据权利要求8或9所述的均衡器电路,其特征在于,判决器的输出端包括两个输出引脚,两个所述输出引脚同为高电平时,表示后续需要执行减一操作;同为0时,表示后续不需要执行任何操作;两个所述输出引脚为一高一低时,表示后续需要执行加一操作。
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1